亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI TMS320F2812的LCD源代碼。
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲成av人片在线观看无码| 久久综合国产精品| 日韩一级在线观看| 国产拍揄自揄精品视频麻豆| 亚洲手机成人高清视频| 三级欧美在线一区| 国产成人在线影院| 欧美三电影在线| 久久综合狠狠综合| 一区二区三区中文字幕精品精品| 奇米888四色在线精品| 国产精品亚洲专一区二区三区| 97国产一区二区| 制服.丝袜.亚洲.另类.中文| 中文字幕av不卡| 天天综合色天天| 成人99免费视频| 欧美一二区视频| 亚洲欧洲三级电影| 久久精品国产精品亚洲红杏| 成人av动漫网站| 欧美一区二区免费视频| 综合婷婷亚洲小说| 精品一区二区三区久久久| 成人高清免费观看| 欧美一级在线观看| 亚洲精品乱码久久久久久黑人| 国内精品国产成人| 99精品久久久久久| 久久夜色精品一区| 日本视频中文字幕一区二区三区| 成人免费毛片高清视频| 91精品国产综合久久久蜜臀粉嫩| 国产精品二三区| 久久精品国产精品亚洲红杏| 欧美午夜精品一区二区三区| 欧美国产综合色视频| 蜜桃久久久久久久| 欧美性受极品xxxx喷水| 日本一区二区三区免费乱视频| 日韩高清不卡一区二区三区| 国产亚洲一区二区三区四区| 午夜精品久久久| 99精品国产视频| 国产欧美一区二区精品性色超碰| 日本不卡在线视频| 欧美日韩在线不卡| 一区二区三区在线观看动漫| 成人av小说网| 国产欧美日韩亚州综合 | 91毛片在线观看| 国产三级一区二区| 韩国精品久久久| 欧美成人乱码一区二区三区| 亚洲国产视频一区二区| 色偷偷久久一区二区三区| 国产精品乱子久久久久| 国产成人精品一区二| 久久综合九色综合97婷婷女人| 另类小说色综合网站| 日韩欧美在线综合网| 丝袜亚洲精品中文字幕一区| 欧美视频在线一区| 亚洲午夜激情av| 欧美日韩一区二区三区四区五区| 一区二区三区欧美亚洲| 色综合夜色一区| 亚洲视频资源在线| 色94色欧美sute亚洲13| 亚洲一区二区欧美| 欧美日精品一区视频| 丝袜脚交一区二区| 日韩三级av在线播放| 免费久久精品视频| 日韩一二三四区| 国产资源精品在线观看| 国产亚洲一区二区三区四区| 成人免费视频视频在线观看免费| 国产欧美精品区一区二区三区 | 九九国产精品视频| 日韩欧美电影在线| 国产一区二区久久| 国产亚洲短视频| www.久久精品| 亚洲综合成人在线视频| 欧美男同性恋视频网站| 日本中文字幕一区| 337p粉嫩大胆色噜噜噜噜亚洲 | 亚洲欧美一区二区视频| 色香色香欲天天天影视综合网| 一区二区三区国产| 在线播放91灌醉迷j高跟美女 | 欧美va亚洲va国产综合| 国产露脸91国语对白| 日本一二三不卡| 色综合夜色一区| 亚洲国产成人av好男人在线观看| 欧美一区二区在线视频| 久久91精品国产91久久小草| 久久久精品免费观看| 成人app下载| 舔着乳尖日韩一区| 2023国产精华国产精品| av色综合久久天堂av综合| 一卡二卡欧美日韩| 欧美一区三区四区| 国产成人在线视频网址| 亚洲亚洲人成综合网络| 精品成a人在线观看| caoporen国产精品视频| 亚洲电影在线免费观看| 欧美成人福利视频| aaa欧美色吧激情视频| 图片区小说区国产精品视频| 久久蜜桃香蕉精品一区二区三区| 99在线精品一区二区三区| 亚洲国产日韩精品| 国产亚洲精品中文字幕| 欧美高清在线一区二区| 欧美中文字幕一二三区视频| 久久不见久久见免费视频1| 亚洲免费观看高清完整版在线观看熊 | 亚洲精品一区二区三区蜜桃下载 | 亚洲小说春色综合另类电影| 精品剧情在线观看| 色综合激情五月| 精品午夜一区二区三区在线观看| 国产精品白丝在线| 欧美成人一区二区| 91浏览器在线视频| 极品美女销魂一区二区三区| 国产精品福利一区| 精品美女在线观看| 欧美午夜一区二区| 成人av片在线观看| 狠狠色丁香久久婷婷综合_中| 依依成人综合视频| 国产目拍亚洲精品99久久精品| 欧美三电影在线| 99精品久久久久久| 极品少妇一区二区| 午夜视频一区二区三区| 国产精品久久久久久亚洲伦| 日韩美一区二区三区| 日本精品一区二区三区高清| 精久久久久久久久久久| 一级中文字幕一区二区| 中文字幕精品一区二区精品绿巨人 | 亚洲精品午夜久久久| 久久久久久综合| 欧美精品三级日韩久久| 99久久精品免费看国产| 国产精品羞羞答答xxdd| 日本视频在线一区| 亚洲国产三级在线| 亚洲免费在线看| 激情五月婷婷综合网| 亚洲国产欧美日韩另类综合| 国产精品成人免费在线| 久久久www免费人成精品| 日韩一区二区三免费高清| 欧美日韩国产一二三| 日本乱码高清不卡字幕| av电影一区二区| av激情综合网| caoporen国产精品视频| 国产91色综合久久免费分享| 国内外精品视频| 狠狠色丁香久久婷婷综合_中| 美女一区二区三区| 免费成人av在线播放| 日韩精品一二区| 日韩精品一卡二卡三卡四卡无卡| 亚洲国产精品一区二区久久 | 欧美日韩一区三区| 欧美一a一片一级一片| 在线观看区一区二| 一本大道久久a久久综合婷婷| 99re这里都是精品| 91在线国内视频| 在线视频亚洲一区| 在线观看亚洲精品视频| 欧美做爰猛烈大尺度电影无法无天| 日本久久精品电影| 欧美日韩一卡二卡三卡| 在线成人高清不卡| 日韩欧美美女一区二区三区| 精品对白一区国产伦| 国产亚洲欧美色| 国产精品久久久久久久久搜平片 | 欧美午夜精品免费| 欧美高清视频一二三区 | 国产精品99久久久久久有的能看| 国产精品一区免费在线观看| 国产99久久久国产精品免费看| 国产成人一级电影| 成人黄色电影在线| 91成人在线精品| 91精品国产一区二区三区蜜臀| 日韩欧美一卡二卡|