亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 基于TMS320F系列DSP的步進電機完全控制程序。
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区三区日韩精品| 在线免费观看视频一区| 成人黄页毛片网站| 91在线视频播放地址| 亚洲人123区| 丝瓜av网站精品一区二区| 国产一区二区导航在线播放| 一本一道久久a久久精品 | 一区二区三区精品在线| 视频一区视频二区中文字幕| 韩国女主播一区| 色婷婷久久久综合中文字幕| 日韩精品一区二区三区老鸭窝 | 懂色av一区二区在线播放| 成人ar影院免费观看视频| 欧美区一区二区三区| 国产丝袜在线精品| 天堂在线一区二区| 国产91丝袜在线18| 欧美午夜一区二区| 久久蜜臀精品av| 亚洲午夜精品网| 成人一区在线看| 777奇米四色成人影色区| 国产欧美精品一区二区色综合 | 欧美日韩在线一区二区| 国产亚洲综合性久久久影院| 亚洲综合区在线| 国产激情视频一区二区三区欧美| 91电影在线观看| 日本一区二区免费在线观看视频 | 在线综合亚洲欧美在线视频 | 色素色在线综合| 久久在线观看免费| 午夜精品久久久久影视| 成人高清视频免费观看| 精品久久五月天| 亚洲国产精品久久久久婷婷884 | 亚洲美腿欧美偷拍| 国产成人精品1024| 日韩一级欧美一级| 亚洲一区二区三区影院| 成人激情视频网站| 久久伊99综合婷婷久久伊| 污片在线观看一区二区| 色婷婷一区二区| 中文字幕一区在线观看视频| 激情欧美一区二区三区在线观看| 欧美日韩国产高清一区二区三区 | 在线影院国内精品| 国产精品国产三级国产aⅴ无密码| 美女尤物国产一区| 欧美日韩在线播放三区四区| 中文字幕在线不卡| 成人午夜精品一区二区三区| 精品国产乱码久久久久久免费| 五月天亚洲婷婷| 欧美日韩精品高清| 亚洲国产精品嫩草影院| 欧美在线观看视频一区二区| 亚洲欧美在线视频| 成人av免费观看| 国产精品国产三级国产普通话99| 国产精品资源在线观看| 亚洲精品一线二线三线无人区| 青青草精品视频| 欧美一区二区三区小说| 天天影视网天天综合色在线播放| 欧美熟乱第一页| 亚洲18色成人| 欧美精品日韩精品| 丝袜亚洲另类丝袜在线| 欧美绝品在线观看成人午夜影视| 亚洲国产精品精华液网站| 欧美日韩一区二区三区在线看| 亚洲自拍与偷拍| 欧美日韩视频在线一区二区| 亚洲福中文字幕伊人影院| 欧美日本国产一区| 日韩激情视频在线观看| 日韩区在线观看| 精品一区二区三区影院在线午夜| 精品少妇一区二区三区视频免付费 | 国产v日产∨综合v精品视频| 久久久久久免费| 成人午夜伦理影院| 亚洲欧美日韩综合aⅴ视频| 99国产麻豆精品| 亚洲精品自拍动漫在线| 欧美视频一区二区在线观看| 偷拍一区二区三区四区| 欧美一区二区免费| 国产乱色国产精品免费视频| 日本一区二区视频在线| 99国产精品久久| 亚洲成人动漫av| 日韩欧美aaaaaa| 国产精品自在在线| ...中文天堂在线一区| 欧洲一区在线电影| 日韩av一区二| 国产亚洲精品7777| 色一情一乱一乱一91av| 午夜精品久久久久影视| 精品成人一区二区三区四区| www.亚洲激情.com| 亚洲国产精品尤物yw在线观看| 日韩欧美国产精品| 成人性生交大片免费看在线播放 | 欧美肥妇bbw| 国产精品77777| 一区二区三区美女| 欧美大片国产精品| www..com久久爱| 五月开心婷婷久久| 久久久一区二区| 91成人在线精品| 国产一区二区三区av电影 | 欧美色图12p| 国产乱人伦精品一区二区在线观看 | 国产一区二区三区日韩 | 91精品国产入口在线| 国产成人免费av在线| 亚洲综合偷拍欧美一区色| ww久久中文字幕| 欧美伊人精品成人久久综合97 | 国产午夜精品久久久久久久| 日本久久电影网| 国产一区久久久| 午夜激情久久久| 亚洲欧洲一区二区三区| 日韩欧美一级二级| 色综合欧美在线视频区| 久久国产欧美日韩精品| 亚洲摸摸操操av| 亚洲精品一区二区三区福利| 日本精品一级二级| 国产精品18久久久久久久久久久久| 亚洲成人免费看| 亚洲色图制服诱惑| 久久中文字幕电影| 91精品视频网| 色婷婷久久综合| 成人丝袜18视频在线观看| 免费一级片91| 亚洲一二三区在线观看| 亚洲国产精品成人综合| 欧美一级黄色录像| 欧美在线观看你懂的| 成人国产在线观看| 精品一二三四在线| 偷偷要91色婷婷| 一区二区三区产品免费精品久久75| 久久精品视频在线免费观看| 91精品国产综合久久精品app| 色又黄又爽网站www久久| 国产精品亚洲专一区二区三区| 视频一区在线视频| 亚洲线精品一区二区三区八戒| 亚洲少妇30p| 久久精品在线免费观看| 精品成人佐山爱一区二区| 91精品国产综合久久久久久| 欧美亚洲高清一区| 91网站黄www| av不卡免费电影| 成人午夜免费电影| 国产成人精品亚洲午夜麻豆| 久久精品国产澳门| 日本伊人色综合网| 三级精品在线观看| 婷婷丁香久久五月婷婷| 亚洲一二三四在线| 亚洲成人先锋电影| 亚洲成av人片在线| 性欧美大战久久久久久久久| 一区二区成人在线观看| 亚洲美女视频在线| 亚洲美女在线一区| 一区二区三区中文字幕在线观看| 日韩理论片在线| 亚洲欧美成人一区二区三区| 1024国产精品| 亚洲专区一二三| 亚洲高清三级视频| 首页亚洲欧美制服丝腿| 三级不卡在线观看| 麻豆91小视频| 国产乱码字幕精品高清av| 国产成a人无v码亚洲福利| 国产91精品一区二区麻豆网站| 国产成人自拍在线| 成人国产精品免费网站| caoporn国产精品| 色综合久久久久综合| 欧美无人高清视频在线观看| 欧美精品自拍偷拍| 欧美zozo另类异族| 国产无遮挡一区二区三区毛片日本| 国产欧美日韩激情|