亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達DSKF2812開發板的測試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
蜜臀av国产精品久久久久| 亚洲高清一区二区三区| 国产精品传媒视频| 日韩欧美三级在线| 欧美人与性动xxxx| 欧美精品在线视频| 91精品国产欧美一区二区18 | 日韩精品1区2区3区| 亚洲一区在线电影| 五月天国产精品| 麻豆精品精品国产自在97香蕉| 免费av网站大全久久| 青草av.久久免费一区| 久久精品国产成人一区二区三区| 美女任你摸久久| 国产成人免费在线观看不卡| 国产成人一区二区精品非洲| 波多野结衣91| 色噜噜夜夜夜综合网| 欧美性做爰猛烈叫床潮| 欧美美女bb生活片| 欧美xxxxxxxx| 国产精品天天看| 一区二区视频在线看| 亚洲国产成人av| 另类调教123区| 成人动漫精品一区二区| 欧美综合在线视频| 中文字幕一区二区视频| 亚洲一区在线观看免费观看电影高清| 亚洲一二三区不卡| 麻豆精品视频在线观看免费| 成人激情免费网站| 欧美妇女性影城| 国产亚洲婷婷免费| 亚洲一区二区影院| 精品一区二区久久| 日本久久电影网| 欧美xxx久久| 一区二区高清在线| 国产一区 二区| 欧美三级午夜理伦三级中视频| 精品电影一区二区| 亚洲精品国产品国语在线app| 精品一区二区在线看| 一本色道久久综合狠狠躁的推荐| 欧美成人精品福利| 亚洲最大成人网4388xx| 国产精品亚洲视频| 欧美一区二区三区免费视频| 亚洲欧美日韩在线| 国产中文字幕精品| 欧美精品精品一区| 一区二区在线看| 成人毛片在线观看| 日韩伦理av电影| 精品一区二区av| 欧美人动与zoxxxx乱| 亚洲欧美日韩久久精品| 成人黄色av电影| 精品88久久久久88久久久| 男男gaygay亚洲| 欧美日韩成人一区二区| 一区二区三区中文字幕| 99久久er热在这里只有精品66| 久久影音资源网| 精品中文字幕一区二区| 日韩欧美国产精品一区| 日韩国产欧美在线视频| 欧美美女网站色| 天堂精品中文字幕在线| 欧美日韩精品是欧美日韩精品| 成人欧美一区二区三区| 99精品视频一区二区三区| 国产精品久久久久久久浪潮网站| 国产精品1区二区.| 久久精品综合网| 风间由美一区二区av101| 久久综合色鬼综合色| 国产伦理精品不卡| 久久九九久久九九| caoporn国产精品| 亚洲色图一区二区三区| 欧美亚洲一区二区在线| 性做久久久久久免费观看欧美| 欧美久久高跟鞋激| 麻豆成人综合网| 26uuu精品一区二区| 国产不卡在线播放| 中文字幕亚洲在| 91官网在线免费观看| 亚洲高清免费视频| 欧美成人午夜电影| 丁香六月久久综合狠狠色| 国产精品久久久久国产精品日日 | www.色精品| 一区二区久久久久| 欧美一区二区三区在线观看视频 | 中文字幕五月欧美| 色欧美片视频在线观看在线视频| 亚洲美女区一区| 欧美精选在线播放| 高清久久久久久| 一区二区久久久久| 精品福利二区三区| eeuss鲁片一区二区三区在线看| 亚洲午夜在线观看视频在线| 欧美成人国产一区二区| aaa亚洲精品一二三区| 亚洲6080在线| 99re视频精品| 欧美乱妇23p| 蜜芽一区二区三区| 1区2区3区精品视频| 91 com成人网| 国产a区久久久| 久久综合狠狠综合久久综合88 | 在线免费观看一区| 色综合天天综合网天天狠天天| 成人免费视频视频| 成人福利在线看| 色综合久久99| 在线观看视频一区| 欧洲日韩一区二区三区| 欧美剧情电影在线观看完整版免费励志电影 | 91国偷自产一区二区使用方法| 色综合久久综合中文综合网| 在线观看国产精品网站| 欧美色图一区二区三区| 欧美精品高清视频| 欧美成人一区二区三区在线观看| 精品久久国产字幕高潮| 国产视频一区在线播放| 日韩伦理免费电影| 天天操天天干天天综合网| 老司机午夜精品| 成人小视频在线| 精品视频免费在线| 精品少妇一区二区三区| 国产精品午夜在线观看| 亚洲最大成人综合| 激情图片小说一区| 99re在线精品| 日韩一二三四区| 国产精品丝袜91| 天堂av在线一区| 成人午夜电影网站| 在线免费视频一区二区| 欧美精品一区男女天堂| 亚洲天堂久久久久久久| 日韩av中文字幕一区二区| 国产成人aaa| 制服丝袜日韩国产| 国产午夜精品一区二区三区嫩草 | 国产精品一级二级三级| 色琪琪一区二区三区亚洲区| 日韩午夜中文字幕| 中文字幕一区二区三区蜜月| 日韩成人一区二区三区在线观看| 成人一区二区在线观看| 欧美性色黄大片手机版| 久久久777精品电影网影网| 伊人色综合久久天天人手人婷| 国内精品国产成人| 91极品视觉盛宴| 国产欧美日韩中文久久| 日韩精品五月天| thepron国产精品| 亚洲精品一区二区三区99| 亚洲国产美女搞黄色| 成人免费不卡视频| 日韩女优毛片在线| 亚洲韩国一区二区三区| 成人av网站免费| 久久综合色8888| 久久国产婷婷国产香蕉| 欧美三级电影网站| 亚洲色图清纯唯美| 国产91富婆露脸刺激对白| 欧美一级欧美三级在线观看| 亚洲一区国产视频| 91丨porny丨国产| 国产精品日日摸夜夜摸av| 国产在线精品一区二区不卡了| 4hu四虎永久在线影院成人| 一个色妞综合视频在线观看| 丁香婷婷综合五月| 久久久久久久久久美女| 国内精品国产成人国产三级粉色| 91麻豆精品国产91久久久| 国产成人综合亚洲网站| 日韩精品一区二区三区四区视频 | 成人一区二区三区在线观看| 精品成人一区二区三区四区| 美女视频黄a大片欧美| 日韩欧美一二三四区| 美女诱惑一区二区| 日韩欧美在线一区二区三区| 免费成人在线观看| 精品毛片乱码1区2区3区|