亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達(dá)DSKF2812開發(fā)板的測(cè)試程序
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日本韩国一区二区三区视频| 国产精品久久久久影视| 欧美亚洲免费在线一区| 91在线视频官网| 99re6这里只有精品视频在线观看 99re8在线精品视频免费播放 | 韩国三级中文字幕hd久久精品| 日本欧美肥老太交大片| 免费看黄色91| 精品一区二区三区免费毛片爱| 狠狠色综合日日| 国产精品一二三四| 不卡高清视频专区| 色老汉av一区二区三区| 91美女片黄在线观看| 色哟哟欧美精品| 欧美日韩亚洲综合在线 欧美亚洲特黄一级 | 成人h精品动漫一区二区三区| 国产风韵犹存在线视精品| 大白屁股一区二区视频| 91在线一区二区| 欧美午夜一区二区三区| 91精品国产乱| 国产亚洲午夜高清国产拍精品| 中文字幕一区日韩精品欧美| 亚洲免费在线观看| 日本美女视频一区二区| 国产精品456露脸| 91免费精品国自产拍在线不卡| 欧美日韩一区二区三区在线| 欧美一卡在线观看| 日本一二三不卡| 亚洲午夜精品网| 久久国产日韩欧美精品| heyzo一本久久综合| 欧美久久久久免费| 国产亚洲精品超碰| 亚洲精品成人在线| 麻豆成人免费电影| 成人精品国产一区二区4080| 欧美综合天天夜夜久久| 欧美不卡一区二区| 伊人一区二区三区| 免费美女久久99| 99国内精品久久| 欧美一级国产精品| 欧美国产综合一区二区| 无码av免费一区二区三区试看| 国产成人午夜视频| 欧美久久久久中文字幕| 国产精品网友自拍| 人人精品人人爱| 懂色av中文字幕一区二区三区 | 欧美一区二区三级| 国产精品乱子久久久久| 日本视频一区二区| 色综合久久综合中文综合网| 欧美大片一区二区| 一区二区三区加勒比av| 国产一区二区精品久久99| 欧美日韩中字一区| 亚洲国产成人在线| 蜜臀久久99精品久久久画质超高清 | 综合激情成人伊人| 精品一区二区三区日韩| 欧美日韩一区二区三区不卡| 欧美韩国一区二区| 久国产精品韩国三级视频| 色综合咪咪久久| 国产视频一区二区在线观看| 亚洲成av人片在线| 99天天综合性| 国产亚洲精品7777| 久久精品99国产精品| 欧美日韩一区二区三区视频 | 老司机精品视频一区二区三区| 日本韩国一区二区| 国产精品五月天| 国内成人精品2018免费看| 欧日韩精品视频| 亚洲精品成人悠悠色影视| youjizz久久| 国产性色一区二区| 国产一区二区三区| www日韩大片| 美国av一区二区| 欧美一区二区在线视频| 午夜视频一区二区三区| 一本到不卡精品视频在线观看| 国产精品蜜臀在线观看| 成人精品在线视频观看| 久久蜜臀精品av| 国产制服丝袜一区| 日韩精品一区二区三区在线播放 | 欧美国产欧美综合| 国产成人午夜视频| 国产日韩欧美精品综合| 国产一区二区三区四区五区美女 | 一级中文字幕一区二区| 色综合天天综合网天天看片| |精品福利一区二区三区| 不卡一区在线观看| 一区在线观看视频| 99久久久免费精品国产一区二区| 国产精品青草综合久久久久99| 成人禁用看黄a在线| 18成人在线观看| 91猫先生在线| 亚洲综合免费观看高清完整版在线| 日本久久一区二区| 亚洲国产你懂的| 在线不卡a资源高清| 蜜桃av一区二区| 久久色.com| 成人黄色av网站在线| 国产精品护士白丝一区av| 99精品视频一区二区| 亚洲美女屁股眼交3| 欧美在线一区二区三区| 午夜精品久久久久影视| 欧美一级一级性生活免费录像| 六月丁香综合在线视频| 久久青草欧美一区二区三区| 国产精品香蕉一区二区三区| 国产精品沙发午睡系列990531| 92国产精品观看| 亚洲成人在线网站| 日韩美女在线视频| 成人午夜精品一区二区三区| 中文字幕佐山爱一区二区免费| 欧美天堂一区二区三区| 美日韩一区二区| 亚洲国产精品成人综合色在线婷婷| 一本色道久久综合精品竹菊| 日本亚洲欧美天堂免费| 久久嫩草精品久久久精品一| 北条麻妃一区二区三区| 亚洲大片免费看| 日韩欧美国产麻豆| 99麻豆久久久国产精品免费| 亚洲国产精品影院| 久久精子c满五个校花| 91亚洲精品久久久蜜桃网站| 日日夜夜精品免费视频| 国产日产亚洲精品系列| 在线免费视频一区二区| 国内外成人在线| 一区二区三区精品视频| 久久夜色精品国产欧美乱极品| 99国内精品久久| 国产精品一区二区久久不卡 | 国产精品免费观看视频| 国产精品久久久久永久免费观看| 欧美日韩www| 琪琪久久久久日韩精品| 日本va欧美va精品| 精品亚洲porn| 国产精品午夜在线观看| 免费精品99久久国产综合精品| 国产精品免费久久| 国产 日韩 欧美大片| 欧美一区二区三区人| 欧美精品在欧美一区二区少妇| 日韩一区二区视频在线观看| 一二三区精品福利视频| 国产精品天美传媒| 狠狠色伊人亚洲综合成人| 国产亚洲精品中文字幕| 亚洲福利视频三区| 久久婷婷色综合| 综合色天天鬼久久鬼色| 日日噜噜夜夜狠狠视频欧美人| 综合久久久久久久| 色综合久久久久久久久久久| 成人国产免费视频| 久久一夜天堂av一区二区三区| 欧美午夜精品一区二区三区| 欧美一级欧美一级在线播放| 亚洲一区影音先锋| 国产精品 日产精品 欧美精品| 精品国产污污免费网站入口 | 蜜桃视频免费观看一区| 亚洲国产成人在线| zzijzzij亚洲日本少妇熟睡| 日韩欧美一区中文| 亚洲男同性视频| 国产a久久麻豆| 久久综合久久综合久久综合| 亚洲成人av电影| 91在线视频免费观看| 国产日韩欧美高清| 美女脱光内衣内裤视频久久网站| 国产成人免费在线| 国产亚洲精品福利| 国产精品中文字幕一区二区三区| 欧美男同性恋视频网站| 亚洲视频 欧洲视频| 91丝袜呻吟高潮美腿白嫩在线观看| 精品国产91洋老外米糕| 久久99精品久久久久久久久久久久| 欧美影视一区二区三区|