亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 合眾達DSKF2812開發板的測試程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
午夜久久久久久久久| 精品国产精品一区二区夜夜嗨| 成人激情免费网站| 欧美网站大全在线观看| 欧美不卡一区二区| 国产欧美精品在线观看| 亚洲国产综合91精品麻豆| 亚洲天堂av一区| 天天操天天色综合| 国产一区二区中文字幕| 欧美综合一区二区三区| 久久奇米777| 亚洲一区二区四区蜜桃| 久久不见久久见免费视频1| 99久久精品免费看国产免费软件| 欧美理论在线播放| 国产网红主播福利一区二区| 亚洲国产欧美另类丝袜| 国产河南妇女毛片精品久久久| 91免费版在线| 欧美一区二区在线看| 国产精品色一区二区三区| 亚洲高清免费视频| 韩国一区二区三区| 欧美美女一区二区在线观看| 国产精品日日摸夜夜摸av| 婷婷亚洲久悠悠色悠在线播放| 成人久久视频在线观看| 99r精品视频| 日韩欧美一级二级| 亚洲不卡一区二区三区| 91日韩精品一区| 欧美xxxx老人做受| 香港成人在线视频| 在线观看网站黄不卡| 国产精品久久久久桃色tv| 韩国一区二区视频| 欧美电影免费观看高清完整版在| 亚洲国产成人av网| 国产在线不卡视频| 欧美精品一区二区三区一线天视频| 国产精品视频一二| 处破女av一区二区| 国产欧美一区二区精品秋霞影院 | 日韩电影在线观看电影| 色先锋资源久久综合| 国产精品免费视频网站| 国产裸体歌舞团一区二区| 欧美精品一区二区三区蜜桃| 一区二区三区日韩精品| 色久优优欧美色久优优| 亚洲另类一区二区| 在线中文字幕一区| 亚洲精品久久久久久国产精华液| 日本强好片久久久久久aaa| 欧美在线播放高清精品| 亚洲国产日日夜夜| 欧美日韩一区高清| 青青草原综合久久大伊人精品优势| 88在线观看91蜜桃国自产| 日韩福利电影在线| 99久久婷婷国产综合精品| 国产精品国产三级国产aⅴ原创 | 99久久综合狠狠综合久久| 亚洲国产精品成人综合色在线婷婷| 国产高清视频一区| 中文字幕亚洲区| 99re热视频精品| 国产精品久久久久久久久免费桃花| www.亚洲色图.com| 国产精品久久久久四虎| 国产一区二区三区电影在线观看| 久久蜜桃一区二区| 99免费精品在线观看| 亚洲国产一区二区三区| 日韩免费看网站| 国产成a人亚洲精品| 欧美国产禁国产网站cc| 在线一区二区三区做爰视频网站| 亚洲国产一区二区三区青草影视| 日韩一区二区三区免费观看| 狠狠色2019综合网| 欧美精品一卡二卡| 亚洲高清久久久| 欧美人妖巨大在线| 午夜精品一区二区三区电影天堂 | 亚洲免费观看高清完整版在线观看| 91视频在线观看| 欧美aaaaa成人免费观看视频| 久久女同精品一区二区| 91免费看片在线观看| 日本人妖一区二区| 国产夜色精品一区二区av| 91国偷自产一区二区开放时间| 亚洲精品自拍动漫在线| 欧美刺激午夜性久久久久久久| 国产精品夜夜嗨| 一区二区三区免费看视频| 日韩一区二区三区电影在线观看| 成人av第一页| 日本大胆欧美人术艺术动态| 国产精品理伦片| 欧美日韩国产成人在线91| 国产精品亚洲一区二区三区妖精 | 99re8在线精品视频免费播放| 青青草原综合久久大伊人精品| 国产欧美综合色| 国产一区在线看| 国产精品国产馆在线真实露脸| 欧美自拍偷拍一区| 国产91精品在线观看| 另类的小说在线视频另类成人小视频在线 | 福利视频网站一区二区三区| 天堂在线亚洲视频| 亚洲国产另类精品专区| 久久精品人人做人人综合| 在线电影院国产精品| 91小视频在线| 成人精品免费网站| 国产盗摄女厕一区二区三区| 蜜臀久久久久久久| 一区二区中文字幕在线| 欧美激情在线一区二区| 久久久久久久免费视频了| 欧美mv日韩mv| 日韩精品资源二区在线| 欧美一级欧美三级| 欧美精品 日韩| 成人亚洲精品久久久久软件| 美国毛片一区二区| 青娱乐精品在线视频| 视频在线观看91| 午夜视频在线观看一区| 亚洲福利一区二区三区| 亚洲综合久久久| 一区二区成人在线观看| 国产精品麻豆欧美日韩ww| 欧美国产精品v| ...xxx性欧美| 亚洲女人的天堂| 亚洲成人午夜影院| 日韩电影在线观看网站| 久久精品国产秦先生| 国产中文一区二区三区| 粉嫩高潮美女一区二区三区 | 国产精品伦理在线| 国产精品久久毛片| 亚洲免费观看高清完整版在线| 亚洲综合一区二区| 青青青伊人色综合久久| 午夜国产精品一区| 日韩激情一二三区| 国产精品资源在线看| a美女胸又www黄视频久久| 91丨九色丨国产丨porny| 欧美日韩国产综合一区二区三区| 欧美一级生活片| 国产亚洲女人久久久久毛片| 亚洲蜜臀av乱码久久精品| 玉米视频成人免费看| 无码av免费一区二区三区试看| 久久99精品网久久| 99re这里都是精品| 91精品国产综合久久国产大片| 精品对白一区国产伦| 亚洲免费在线电影| 欧美大片国产精品| 欧美激情综合在线| 免费精品视频最新在线| 91在线免费视频观看| 精品美女一区二区三区| 亚洲福利一二三区| av男人天堂一区| 精品日韩欧美在线| 亚欧色一区w666天堂| 成人av集中营| 亚洲天堂网中文字| 日韩av电影免费观看高清完整版 | 国产制服丝袜一区| 欧美日产国产精品| 亚洲免费毛片网站| 国产精品18久久久久久久久| 欧美精选午夜久久久乱码6080| 亚洲欧洲精品一区二区精品久久久| 久久国产精品72免费观看| 欧美中文字幕一区| 国产精品成人免费| 国产成人免费xxxxxxxx| 精品国产乱子伦一区| 首页国产丝袜综合| 欧美图片一区二区三区| 亚洲精品中文字幕在线观看| 成人开心网精品视频| 国产片一区二区| 国产精品自拍网站| 久久先锋影音av鲁色资源| 理论电影国产精品| 日韩精品一区二区三区swag| 日韩成人一区二区三区在线观看| 欧美亚洲一区三区|