亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_sci.h

?? 合眾達(dá)DSKF2812開(kāi)發(fā)板的測(cè)試程序
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区视频在线| 丝袜诱惑制服诱惑色一区在线观看 | 国产精品18久久久| 亚洲一区中文日韩| 中文av一区二区| 精品国产乱码久久久久久牛牛| 色综合久久88色综合天天免费| 紧缚奴在线一区二区三区| 一区二区三区精品久久久| 久久久亚洲高清| 日韩欧美国产一区在线观看| 在线免费观看日本欧美| 成人综合婷婷国产精品久久蜜臀| 老司机免费视频一区二区三区| 亚洲精品少妇30p| 中文字幕一区二区三区色视频| 2022国产精品视频| 日韩午夜av一区| 欧美日韩国产一区| 日本道免费精品一区二区三区| 成人永久aaa| 成人小视频在线| 国产精品自拍在线| 韩国av一区二区三区| 蜜桃视频一区二区三区在线观看| 一区二区三区高清不卡| 亚洲免费观看在线观看| **网站欧美大片在线观看| 国产精品嫩草99a| 国产精品免费人成网站| 中文av一区特黄| 国产精品三级久久久久三级| 国产日韩av一区| 中文久久乱码一区二区| 中文成人综合网| 中文字幕一区二区三| **欧美大码日韩| 一区二区三区高清在线| 亚洲成人资源网| 日韩精品电影在线| 免费观看在线综合| 麻豆视频一区二区| 狠狠色丁香久久婷婷综| 国产一区激情在线| 国产999精品久久久久久| 国产不卡视频在线观看| 成人听书哪个软件好| 成人永久看片免费视频天堂| 波多野结衣精品在线| av男人天堂一区| 在线精品视频一区二区三四| 欧美日韩一本到| 56国语精品自产拍在线观看| 欧美r级在线观看| 欧美高清在线视频| 亚洲欧美区自拍先锋| 午夜免费欧美电影| 日韩av电影免费观看高清完整版 | 久久精品国产精品亚洲综合| 久久成人免费日本黄色| 国产乱子伦视频一区二区三区 | 国产精品午夜在线观看| 亚洲精品中文在线| 婷婷综合在线观看| 国产一区二区三区高清播放| av不卡在线观看| 欧美日韩国产片| 久久久久久99久久久精品网站| 国产精品理论在线观看| 亚洲国产综合色| 极品少妇xxxx精品少妇| 91啪九色porn原创视频在线观看| 欧美日韩一级二级| 国产日韩视频一区二区三区| 亚洲男人的天堂在线aⅴ视频| 婷婷国产在线综合| 国产精品亚洲人在线观看| 色先锋久久av资源部| 日韩精品在线看片z| 日韩一区有码在线| 美女久久久精品| 99国产精品99久久久久久| 在线播放中文字幕一区| 国产精品久久久久精k8| 日本一区中文字幕| 99久久99久久久精品齐齐| 欧美日本一道本在线视频| 久久久精品一品道一区| 亚洲成人精品一区二区| 国内一区二区视频| 欧美三级电影在线观看| 国产精品福利一区二区| 美美哒免费高清在线观看视频一区二区| 国产98色在线|日韩| 日韩三级中文字幕| 亚洲欧洲99久久| 狠狠色狠狠色综合日日91app| 91久久精品午夜一区二区| 国产三级一区二区三区| 日日摸夜夜添夜夜添国产精品| 9i看片成人免费高清| 亚洲精品在线三区| 日韩av不卡在线观看| 在线欧美小视频| 国产精品久久夜| 国产精品12区| 精品日韩成人av| 久久99久久精品欧美| 欧美视频在线一区| 国产精品国产三级国产aⅴ中文| 久久99久久久久久久久久久| 欧美人与禽zozo性伦| 亚洲精品成a人| 国产福利一区在线观看| 26uuu精品一区二区三区四区在线| 亚洲高清视频在线| 色偷偷成人一区二区三区91| 中文字幕第一区综合| 国产一区二区电影| 精品久久久久久久久久久久包黑料| 亚洲成人在线观看视频| 日本道精品一区二区三区| 亚洲视频在线观看一区| 成人毛片在线观看| 欧美高清在线精品一区| 大胆亚洲人体视频| 国产精品视频免费| 成人动漫在线一区| 国产精品传媒入口麻豆| 波多野结衣中文一区| 国产精品麻豆网站| www.av精品| 亚洲男人的天堂av| 在线观看一区不卡| 一区二区三区在线观看国产| 色狠狠一区二区| 亚洲h精品动漫在线观看| 欧美人狂配大交3d怪物一区| 午夜久久久久久久久久一区二区| 欧美日韩成人综合| 美女视频网站黄色亚洲| 欧美精品一区二区三区很污很色的| 国产制服丝袜一区| 欧美激情一二三区| 99久久精品国产麻豆演员表| 亚洲私人黄色宅男| 欧洲另类一二三四区| 亚洲国产裸拍裸体视频在线观看乱了 | 91麻豆国产香蕉久久精品| 一区二区三区成人在线视频| 欧美视频完全免费看| 日本系列欧美系列| 精品理论电影在线| 成人av资源下载| 亚洲最大色网站| 91精品国产免费久久综合| 久久草av在线| 国产精品网友自拍| 91国偷自产一区二区三区成为亚洲经典| 一区二区三区在线免费观看 | 国产精品福利电影一区二区三区四区| 91啪亚洲精品| 欧美a一区二区| 国产亚洲成aⅴ人片在线观看| av在线一区二区| 天天av天天翘天天综合网| 精品欧美一区二区三区精品久久| 国产成人三级在线观看| 亚洲一区二区三区中文字幕 | 欧美视频日韩视频在线观看| 日本vs亚洲vs韩国一区三区二区| 久久久久久久综合色一本| 一本一道久久a久久精品| 日本不卡的三区四区五区| 中文无字幕一区二区三区| 欧美天堂一区二区三区| 久久er精品视频| 亚洲六月丁香色婷婷综合久久| 日韩一区二区三区视频在线| 成人黄色av电影| 免费高清在线一区| 亚洲视频一区在线| 精品捆绑美女sm三区| 色八戒一区二区三区| 国产美女精品人人做人人爽| 亚洲午夜激情网站| 亚洲国产精品ⅴa在线观看| 欧美久久久久久久久久| 成人在线综合网站| 麻豆国产一区二区| 亚洲综合丁香婷婷六月香| 国产色婷婷亚洲99精品小说| 91.xcao| 色婷婷久久久亚洲一区二区三区| 国产一区二区精品久久91| 香蕉久久一区二区不卡无毒影院 | 欧美欧美午夜aⅴ在线观看| 成人av影院在线| 国内不卡的二区三区中文字幕| 亚洲国产wwwccc36天堂|