亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達DSKF2812開發板的測試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人av在线资源网| 欧美午夜精品免费| 欧美丝袜自拍制服另类| 免费成人小视频| 色婷婷综合久色| 国产精品嫩草久久久久| 国内精品伊人久久久久影院对白| 欧美日韩三级一区| 亚洲国产毛片aaaaa无费看| 成人福利在线看| 日本va欧美va瓶| 亚洲欧美一区二区久久| 成人av免费在线播放| 日本不卡视频一二三区| 亚洲一线二线三线久久久| 欧美在线|欧美| 无码av中文一区二区三区桃花岛| 在线不卡免费av| 日韩不卡在线观看日韩不卡视频| 欧美日韩黄视频| 日本中文一区二区三区| 一区二区三区国产豹纹内裤在线| 欧美日韩极品在线观看一区| caoporen国产精品视频| 亚洲国产日韩综合久久精品| 国产精品久久国产精麻豆99网站| 成人伦理片在线| 亚洲自拍欧美精品| 自拍偷拍国产亚洲| 4438x成人网最大色成网站| 老司机精品视频导航| 日本一区二区久久| 在线一区二区三区四区五区 | 成人免费在线播放视频| 欧美日韩国产小视频在线观看| 丰满白嫩尤物一区二区| 亚洲一区二区在线免费看| 亚洲色图丝袜美腿| 亚洲私人黄色宅男| 亚洲婷婷在线视频| 亚洲欧美偷拍另类a∨色屁股| 国产精品久久久久久久岛一牛影视 | 日韩福利视频导航| 日韩av电影免费观看高清完整版在线观看 | 91精品国产91热久久久做人人 | 亚洲成人精品影院| 精品国产1区二区| 成人福利在线看| 成人免费视频caoporn| 成人小视频在线观看| 国产91精品一区二区| 成人妖精视频yjsp地址| 成人av手机在线观看| 色哟哟在线观看一区二区三区| 99综合电影在线视频| 色系网站成人免费| 欧洲生活片亚洲生活在线观看| 91行情网站电视在线观看高清版| 色婷婷国产精品| 4438x亚洲最大成人网| 精品精品国产高清a毛片牛牛| 精品国产成人系列| 欧美激情中文字幕| 亚洲乱码日产精品bd| 久久精品日产第一区二区三区高清版| 99re热这里只有精品免费视频| 捆绑调教一区二区三区| 国产剧情一区二区三区| 美女尤物国产一区| 一区二区三区在线视频观看 | 欧美日韩精品一区二区三区蜜桃 | 欧美人牲a欧美精品| 日韩亚洲电影在线| 色欧美88888久久久久久影院| 欧美视频第二页| 久久综合九色综合久久久精品综合| 精品视频1区2区3区| 日韩视频中午一区| 中文字幕精品综合| 亚洲国产另类av| 久久91精品国产91久久小草| 蜜臀av一区二区在线免费观看| 国产成人综合亚洲网站| 国内不卡的二区三区中文字幕| 成人美女视频在线看| 欧美色图第一页| 亚洲精品一区二区三区蜜桃下载| 中文字幕在线观看不卡视频| 性做久久久久久久免费看| 国产一区二区三区黄视频 | 91片在线免费观看| 99re66热这里只有精品3直播| 欧美日韩免费一区二区三区| 久久久国产午夜精品| 国产日韩精品一区| 国产欧美日韩麻豆91| 午夜电影一区二区三区| 成人毛片在线观看| 欧美大片一区二区三区| 亚洲精品一区二区三区香蕉| 一级中文字幕一区二区| 国产真实乱偷精品视频免| 欧美色偷偷大香| 国产精品伦理在线| 久久精品国产亚洲aⅴ| 欧美性欧美巨大黑白大战| 久久精品欧美日韩精品| 日韩影院在线观看| 国产在线乱码一区二区三区| 欧美亚日韩国产aⅴ精品中极品| 国产欧美日韩在线看| 奇米亚洲午夜久久精品| 欧美中文字幕一区二区三区| 国产精品嫩草影院com| 国产一区在线观看视频| 欧美日本国产一区| 一区二区免费视频| 91在线观看免费视频| 欧美国产精品一区| 国产最新精品精品你懂的| 欧美一区二区三区色| 五月天欧美精品| 欧美午夜精品一区二区蜜桃| 亚洲图片你懂的| 丁香网亚洲国际| 国产日韩精品视频一区| 国产精品一区免费在线观看| 欧美一级搡bbbb搡bbbb| 午夜不卡av免费| 欧美日韩在线不卡| 亚洲一区二区影院| 91久久精品日日躁夜夜躁欧美| 亚洲欧美自拍偷拍| 成人一区二区三区视频在线观看| 2020国产精品久久精品美国| 精品综合免费视频观看| 精品久久久久久久一区二区蜜臀| √…a在线天堂一区| 成人动漫在线一区| 国产精品乱码久久久久久| 国产+成+人+亚洲欧洲自线| 久久久蜜臀国产一区二区| 国产精品66部| 国产日产欧美一区| 成人精品国产免费网站| 国产精品国产三级国产有无不卡 | 国产精品综合一区二区| 精品国产伦一区二区三区观看方式| 另类小说一区二区三区| 精品对白一区国产伦| 国产高清精品在线| 国产精品电影一区二区三区| 91年精品国产| 亚洲一区国产视频| 日韩午夜中文字幕| 国产一区二区三区在线观看免费 | 国产精品99久久久| 亚洲国产岛国毛片在线| 97精品久久久午夜一区二区三区| 亚洲精品少妇30p| 欧美人与禽zozo性伦| 久久99精品久久久久久动态图| 久久久www成人免费无遮挡大片| www.亚洲人| 亚洲 欧美综合在线网络| 欧美一区二区三区视频在线| 国产精品白丝jk黑袜喷水| 综合电影一区二区三区| 欧美日韩在线观看一区二区| 久国产精品韩国三级视频| 欧美激情中文字幕| 欧美日韩一本到| 国产精品一二三四| 亚洲男人天堂av网| 欧美一区欧美二区| 成人激情黄色小说| 偷拍亚洲欧洲综合| 欧美高清在线精品一区| 欧美乱妇15p| 福利视频网站一区二区三区| 亚洲一区二区三区视频在线| 精品国产sm最大网站免费看| 99riav一区二区三区| 久久精品72免费观看| 亚洲欧洲美洲综合色网| 国产91丝袜在线播放九色| 洋洋成人永久网站入口| 久久亚洲精品小早川怜子| 欧美午夜一区二区三区免费大片| 精品亚洲porn| 亚洲一区在线视频| 久久精品男人天堂av| 欧美日韩亚州综合| 成人精品免费视频| 男男gaygay亚洲| 亚洲精品日日夜夜| 欧美国产日本韩| 日韩视频在线永久播放| 欧美性猛片xxxx免费看久爱| 丰满亚洲少妇av|