亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達DSKF2812開發板的測試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人av免费观看| 26uuu亚洲综合色| 一区二区三区在线观看视频| 国产福利一区在线| 国产欧美日韩中文久久| 国产+成+人+亚洲欧洲自线| 国产精品久久久久久福利一牛影视| 成人高清视频在线观看| 亚洲九九爱视频| 欧美日韩国产影片| 久久精品72免费观看| 国产日韩av一区| 91视频观看免费| 视频一区视频二区中文| 日韩免费性生活视频播放| 国产aⅴ精品一区二区三区色成熟| 国产精品久久久久久久久免费樱桃| 日本韩国精品一区二区在线观看| 天天综合色天天综合色h| 精品日韩在线观看| 99re视频精品| 免费看欧美美女黄的网站| 国产拍揄自揄精品视频麻豆| 在线视频国内一区二区| 久久国产精品无码网站| 国产精品成人一区二区三区夜夜夜| 色视频成人在线观看免| 黄网站免费久久| 亚洲精品乱码久久久久久| 日韩午夜三级在线| 色悠悠久久综合| 国内成人自拍视频| 亚洲自拍另类综合| 国产精品午夜在线| 911精品产国品一二三产区| 国产成人在线影院| 日韩成人av影视| 亚洲免费色视频| 久久蜜桃av一区二区天堂| 欧美亚洲综合久久| 粉嫩在线一区二区三区视频| 亚洲图片一区二区| 中文字幕亚洲区| 欧美sm美女调教| 色88888久久久久久影院野外| 国产在线不卡一区| 日韩和欧美一区二区| 亚洲精品亚洲人成人网| 国产日韩欧美高清| 欧美tickling挠脚心丨vk| 欧美日韩一区不卡| 99精品偷自拍| 国产a精品视频| 国产乱一区二区| 欧美区一区二区三区| 日本二三区不卡| 亚洲一二三区在线观看| 国产清纯白嫩初高生在线观看91 | 99视频精品免费视频| 久久国产生活片100| 日韩影院免费视频| 亚洲国产成人av| 一区二区三区欧美亚洲| 国产精品欧美一区二区三区| 久久精品视频在线看| 久久综合资源网| 91精品国产综合久久久久久久久久| 91老师片黄在线观看| 高清不卡一区二区在线| 国产一区二区久久| 国产精品91一区二区| 狠狠色丁香婷婷综合| 久久国产精品99久久久久久老狼| 午夜精品久久久久久久久| 亚洲午夜久久久| 亚洲精品成人少妇| 亚洲激情图片一区| 亚洲综合av网| 天使萌一区二区三区免费观看| 一区二区三区成人在线视频| 一区二区三区在线高清| 亚洲欧美电影院| 夜夜精品视频一区二区| 午夜视频在线观看一区| 亚洲成人在线免费| 丝袜a∨在线一区二区三区不卡| 亚洲国产视频一区| 日日噜噜夜夜狠狠视频欧美人| 天天免费综合色| 美美哒免费高清在线观看视频一区二区| 午夜在线电影亚洲一区| 美女爽到高潮91| 韩国一区二区在线观看| 国产精品1区2区| 99在线热播精品免费| 99精品久久免费看蜜臀剧情介绍| 色婷婷av一区二区三区软件| 欧美系列一区二区| 91精品国产品国语在线不卡| 欧美mv日韩mv国产网站app| 国产网红主播福利一区二区| 中文字幕一区二区三区在线播放| 一区二区在线观看免费| 日韩二区在线观看| 国产精品一区免费视频| 91女厕偷拍女厕偷拍高清| 欧洲人成人精品| 日韩欧美国产一区二区三区| 欧美国产精品专区| 亚洲成人免费在线观看| 久久激情五月婷婷| 色综合天天性综合| 51精品久久久久久久蜜臀| 国产欧美日韩在线看| 午夜久久久影院| 国产成人鲁色资源国产91色综| 色久综合一二码| 精品国产一二三区| 亚洲视频一区二区免费在线观看| 亚洲成av人片在线观看| 国产成人精品三级麻豆| 欧美日韩亚洲综合一区| 国产午夜久久久久| 亚洲成a人片综合在线| 国产传媒日韩欧美成人| 欧美喷潮久久久xxxxx| 国产精品久久久久久久久免费丝袜 | 久久激情综合网| 在线免费精品视频| 久久婷婷成人综合色| 亚洲曰韩产成在线| 成人综合在线观看| 欧美大片拔萝卜| 亚洲成人久久影院| 成人av在线一区二区三区| 日韩精品专区在线影院观看| 亚洲精品乱码久久久久久黑人 | 午夜精品久久久久久久99樱桃| 国产精品1区2区| 欧美一二三区在线| 亚洲午夜日本在线观看| 91丨porny丨中文| 精品1区2区在线观看| 亚洲不卡一区二区三区| av在线不卡免费看| 久久精品网站免费观看| 成人爱爱电影网址| 欧美v日韩v国产v| 日韩精品一卡二卡三卡四卡无卡| 色一情一乱一乱一91av| 成人av综合在线| 国产精品国产三级国产aⅴ中文| 欧美aaa在线| 日韩欧美国产综合| 美女国产一区二区三区| 日韩欧美一区中文| 亚洲成av人综合在线观看| 色视频一区二区| 亚洲成人福利片| 欧美久久久久久蜜桃| 强制捆绑调教一区二区| 精品国产一区二区三区不卡 | 91黄色在线观看| 亚洲精品国产高清久久伦理二区| 色94色欧美sute亚洲线路二 | 日韩精品亚洲一区| 中文字幕亚洲精品在线观看| 日韩一区二区在线观看| 国产精品18久久久久久久网站| 欧美成人一区二区| 亚洲欧美激情小说另类| 在线看国产一区二区| 天堂蜜桃91精品| 国产丝袜美腿一区二区三区| 精品国产乱码久久久久久影片| 中文字幕一区二区5566日韩| 男人操女人的视频在线观看欧美| 亚洲美女视频在线| 99精品久久久久久| 亚洲综合网站在线观看| 欧美揉bbbbb揉bbbbb| 亚洲午夜电影网| 日韩一级黄色大片| 国模少妇一区二区三区| 国产日韩av一区| 风间由美性色一区二区三区| 中文字幕色av一区二区三区| 色哟哟在线观看一区二区三区| 日韩久久一区二区| 欧美综合色免费| 日韩成人午夜精品| 久久综合九色综合欧美98| 国产.精品.日韩.另类.中文.在线.播放| 中国av一区二区三区| 欧洲精品视频在线观看| 日韩电影在线观看网站| 国产亚洲1区2区3区| 色域天天综合网| 美女视频网站黄色亚洲| 欧美韩日一区二区三区四区|