亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 合眾達DSKF2812開發(fā)板的測試程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
色偷偷88欧美精品久久久| 国产mv日韩mv欧美| 国产精品免费久久久久| 欧美一区二区三区啪啪| 97久久精品人人做人人爽| 久久99精品久久只有精品| 亚洲人吸女人奶水| 国产欧美一区二区三区在线老狼| 欧美日韩性生活| 99re成人精品视频| 国产成人午夜精品影院观看视频 | 亚洲在线免费播放| 久久精品视频免费观看| 91精品国产色综合久久ai换脸| 色婷婷综合在线| 欧美探花视频资源| 欧美影片第一页| 欧美日韩精品久久久| 色婷婷久久久久swag精品| 91麻豆自制传媒国产之光| 99这里只有久久精品视频| 成人18视频日本| 91香蕉国产在线观看软件| 成人午夜视频在线观看| 成人久久视频在线观看| 成人免费毛片嘿嘿连载视频| 不卡av免费在线观看| 91黄视频在线观看| 在线播放日韩导航| 精品理论电影在线观看| 国产欧美精品一区| 自拍av一区二区三区| 亚洲一区二区影院| 免费久久精品视频| 成人免费视频视频在线观看免费| 不卡的av电影| 91精品国产色综合久久久蜜香臀| 精品国精品自拍自在线| 国产精品免费免费| 青青草一区二区三区| 成人少妇影院yyyy| 欧美精品成人一区二区三区四区| 久久视频一区二区| 亚洲一区二区三区小说| 国产一区久久久| 欧美三级日本三级少妇99| 国产亚洲精品aa| 日本欧美一区二区三区| 成人av综合在线| 精品福利一区二区三区| 亚洲国产cao| a在线播放不卡| 久久这里都是精品| 免费观看一级特黄欧美大片| 99久久夜色精品国产网站| 欧美变态tickling挠脚心| 亚洲综合久久久久| 成人白浆超碰人人人人| 欧美xxx久久| 日本不卡一二三区黄网| 欧美在线色视频| 1024精品合集| 99精品欧美一区| 久久久99免费| 中文字幕一区二区日韩精品绯色| 欧美一级二级三级乱码| 成人午夜av电影| 欧美精品一二三区| 蜜臂av日日欢夜夜爽一区| 久久久久久亚洲综合| 91色九色蝌蚪| 极品少妇xxxx精品少妇| 一区二区三区四区视频精品免费| 欧美三级在线视频| 9i看片成人免费高清| 精品亚洲欧美一区| 一区二区成人在线| 欧美丝袜第三区| 亚洲国产精品久久不卡毛片| 91官网在线观看| 亚洲一区二区三区四区五区中文 | 亚洲男人的天堂av| 日本精品视频一区二区| 亚洲国产精品久久久久婷婷884| 欧美亚洲高清一区| 久久精品二区亚洲w码| 久久视频一区二区| 日本丰满少妇一区二区三区| 一区二区三区中文在线| 日韩欧美一区二区三区在线| 国产一区二区看久久| 日韩毛片视频在线看| 欧美高清激情brazzers| 加勒比av一区二区| 亚洲综合999| 日韩女优电影在线观看| www.亚洲色图| 日韩不卡一区二区三区| 国产精品乱人伦| 欧美日韩中字一区| 成人理论电影网| 美女任你摸久久| 伊人一区二区三区| 中文字幕av在线一区二区三区| 欧美日韩精品一区二区三区蜜桃| 激情五月婷婷综合| 日韩中文字幕麻豆| 日本欧美一区二区三区| 国产欧美日韩视频一区二区| 精品国产网站在线观看| 91精品在线麻豆| 91精品国产综合久久精品app| 91久久人澡人人添人人爽欧美| 风间由美一区二区三区在线观看 | av电影在线观看一区| 从欧美一区二区三区| 懂色一区二区三区免费观看| 国产一区二区免费看| 国产aⅴ精品一区二区三区色成熟| 美女免费视频一区二区| 国产精品一区二区不卡| 成人免费视频一区二区| 色综合久久九月婷婷色综合| 色婷婷激情综合| 欧美肥妇bbw| 国产精品网站在线观看| 亚洲欧美视频在线观看视频| 亚洲va欧美va人人爽| 美女免费视频一区二区| 成人久久久精品乱码一区二区三区| 99国产精品99久久久久久| 欧美日韩激情在线| 久久久久国产免费免费| 亚洲精品视频在线观看网站| 日本aⅴ免费视频一区二区三区| 国产成人免费9x9x人网站视频| 色哟哟一区二区在线观看| 精品粉嫩aⅴ一区二区三区四区| 国产日韩精品视频一区| 免费在线观看视频一区| 色综合视频一区二区三区高清| 欧美一区二区三区男人的天堂| 国产精品美女久久久久aⅴ| 日本不卡中文字幕| 91官网在线观看| 亚洲猫色日本管| 国内精品不卡在线| 精品一区二区三区影院在线午夜| 亚洲国产欧美日韩另类综合| 一本久久a久久精品亚洲| 亚洲视频一区二区免费在线观看 | 中文一区一区三区高中清不卡| 国产精一区二区三区| 国产精品视频一二| 91丨porny丨在线| 午夜久久久影院| 日韩精品中文字幕一区| 国产91精品精华液一区二区三区| 日本一区二区电影| 国产白丝精品91爽爽久久| 久久精品人人爽人人爽| 激情综合五月天| 国产视频一区二区在线| 成人精品一区二区三区中文字幕| 中文字幕一区二区三区四区| 99re成人精品视频| 亚洲大片一区二区三区| 91精品国产91热久久久做人人| 舔着乳尖日韩一区| 精品久久久久一区| 成人网页在线观看| 亚洲一区二区三区视频在线| 欧美一区二区三区爱爱| 精品一区二区三区在线播放视频 | 18成人在线观看| 91麻豆精品国产| 成人91在线观看| 日本亚洲三级在线| 国产精品丝袜在线| 欧美精品久久99久久在免费线| 国模娜娜一区二区三区| 亚洲欧美欧美一区二区三区| 日韩欧美在线网站| 成人av电影在线| 免费成人美女在线观看.| 国产精品白丝在线| 91精品国产aⅴ一区二区| 99久久综合狠狠综合久久| 另类小说视频一区二区| 亚洲免费在线观看| 国产精品乱人伦一区二区| 欧美一区二区在线免费播放| 色综合久久久久网| 成人黄色av电影| 国产成人精品一区二区三区网站观看| 亚洲一二三级电影| 亚洲女与黑人做爰| 国产肉丝袜一区二区| 欧美大胆一级视频| 欧美一级一级性生活免费录像|