亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 合眾達DSKF2812開發板的測試程序
?? H
字號:

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
色婷婷av一区二区三区软件| 91精品1区2区| 亚洲欧美激情小说另类| 欧美一区在线视频| 色综合中文字幕| 国模冰冰炮一区二区| 亚洲日本韩国一区| ww久久中文字幕| 欧美日韩精品一区二区三区| 国产91丝袜在线播放九色| 亚洲va韩国va欧美va| 国产精品激情偷乱一区二区∴| 欧美老肥妇做.爰bbww| av亚洲精华国产精华精| 久久99国产精品久久99果冻传媒| 亚洲综合丝袜美腿| 亚洲欧美另类综合偷拍| 欧美国产乱子伦| 国产欧美一区二区精品久导航 | 国产高清视频一区| 免费高清在线一区| 午夜电影一区二区| 一区二区三区日本| 中文字幕中文字幕一区二区| 国产欧美日韩三级| 久久蜜桃一区二区| 精品国产乱码久久久久久1区2区| 777a∨成人精品桃花网| 欧美日韩中字一区| 欧美日韩亚洲国产综合| 91在线观看成人| 99在线精品观看| av在线播放成人| av在线不卡网| 色综合久久99| 色综合天天综合狠狠| 99久久精品国产毛片| 波多野结衣精品在线| 成人三级伦理片| 不卡av免费在线观看| 国产成人免费高清| 成人亚洲一区二区一| 国产精品一区二区你懂的| 国产乱码精品一品二品| 国产精品一卡二卡| 国产盗摄一区二区三区| 国产mv日韩mv欧美| av中文字幕不卡| 欧洲一区在线观看| 欧美高清视频不卡网| 91精品免费在线| 欧美mv日韩mv亚洲| 亚洲高清免费观看高清完整版在线观看| 亚洲欧美精品午睡沙发| 一级精品视频在线观看宜春院 | 日韩免费视频线观看| 欧美成人a在线| 国产日产欧美精品一区二区三区| 欧美极品少妇xxxxⅹ高跟鞋| 中文字幕一区二区三区在线观看 | 午夜精品爽啪视频| 日韩电影在线观看网站| 精品夜夜嗨av一区二区三区| 国产一区二区91| 99久精品国产| 欧美日韩精品专区| www国产成人免费观看视频 深夜成人网| 久久综合九色欧美综合狠狠| 国产精品毛片高清在线完整版| 亚洲欧美另类小说| 久久精品国产第一区二区三区| 国产不卡高清在线观看视频| 一本到三区不卡视频| 91精品婷婷国产综合久久性色 | 欧美xfplay| 国产精品蜜臀av| 亚洲r级在线视频| 国产美女精品人人做人人爽| 91在线无精精品入口| 5858s免费视频成人| 欧美激情综合在线| 亚洲一区二区三区美女| 韩国精品主播一区二区在线观看 | 26uuu精品一区二区三区四区在线| 久久精品视频免费| 亚洲成人自拍网| 国产精品亚洲专一区二区三区| 在线一区二区视频| 久久精品免视看| 国产成人综合网| 色狠狠色狠狠综合| 久久久久久久久伊人| 亚洲一区欧美一区| 国产成人免费xxxxxxxx| 欧美久久高跟鞋激| 综合久久综合久久| 国产乱淫av一区二区三区| 欧美午夜精品理论片a级按摩| 国产色91在线| 青青草原综合久久大伊人精品| 99国产欧美久久久精品| 精品久久久久久无| 午夜精品久久久久久久久久| 成人白浆超碰人人人人| 久久网站热最新地址| 天堂蜜桃91精品| 日本丶国产丶欧美色综合| 久久久精品免费免费| 日韩国产一二三区| 91免费小视频| 欧美国产日韩精品免费观看| 免费看日韩a级影片| 欧美中文字幕亚洲一区二区va在线| 久久久午夜精品理论片中文字幕| 三级亚洲高清视频| 欧美日韩一级二级| 亚洲gay无套男同| 一本一道波多野结衣一区二区| 国产精品素人一区二区| 久久99精品久久久| 欧美一级一区二区| 日韩二区三区四区| 欧美日本一道本| 亚洲123区在线观看| 色999日韩国产欧美一区二区| 国产精品每日更新| 成人av片在线观看| 国产精品久久久久久久岛一牛影视| 激情亚洲综合在线| 26uuu亚洲综合色欧美 | 91麻豆精品在线观看| 国产精品无人区| 国产精品77777| 国产午夜久久久久| 国产精品一区二区在线观看不卡 | 国产视频一区二区在线观看| 国产激情视频一区二区三区欧美 | 欧美亚洲高清一区| 一区二区三区四区不卡视频| 91丨porny丨在线| 亚洲最色的网站| 精品视频免费在线| 日本亚洲视频在线| 久久久亚洲综合| 91亚洲精品一区二区乱码| 综合久久国产九一剧情麻豆| 91免费小视频| 日韩精品91亚洲二区在线观看| 91精品国产一区二区三区香蕉| 美洲天堂一区二卡三卡四卡视频| 日韩亚洲欧美在线| 国产成人精品一区二区三区四区| 中文字幕免费不卡| 一本一本久久a久久精品综合麻豆 一本一道波多野结衣一区二区 | 91精彩视频在线观看| 风间由美中文字幕在线看视频国产欧美| 国产日本一区二区| 色综合天天综合色综合av| 亚洲资源中文字幕| 日韩一区二区三区三四区视频在线观看 | 久久精品视频免费| 97精品久久久午夜一区二区三区| 一区二区欧美视频| 日韩一级片在线播放| 国产精品综合一区二区| 中文字幕中文字幕一区| 欧美日韩亚洲综合在线 | 一区二区三区精品视频| 欧美日韩三级一区| 精品影院一区二区久久久| 中文字幕免费观看一区| 欧美日韩一区二区三区不卡| 久久精品久久综合| ●精品国产综合乱码久久久久| 欧美久久久久久蜜桃| 成人在线视频一区二区| 亚洲综合区在线| 久久久久久久综合狠狠综合| 91搞黄在线观看| 精品亚洲aⅴ乱码一区二区三区| 中文字幕亚洲一区二区av在线 | 青青草伊人久久| 中文字幕一区视频| 91麻豆精品国产91久久久 | 日韩一区在线播放| 日韩一区二区免费在线观看| 国产成人精品免费视频网站| 亚洲大片精品永久免费| 久久久精品日韩欧美| 欧美另类高清zo欧美| 成人亚洲精品久久久久软件| 日韩中文字幕亚洲一区二区va在线| 国产日韩欧美亚洲| 7777精品伊人久久久大香线蕉经典版下载| 激情亚洲综合在线| 日韩影院精彩在线| 又紧又大又爽精品一区二区| 亚洲精品一区二区三区福利 | 日韩欧美一级在线播放| 99精品久久久久久|