亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達DSKF2812開發板的測試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美不卡在线视频| 奇米888四色在线精品| 亚洲午夜日本在线观看| 伦理电影国产精品| 色哦色哦哦色天天综合| 久久久久亚洲综合| 亚洲h在线观看| 日本韩国精品一区二区在线观看| 久久综合网色—综合色88| 洋洋av久久久久久久一区| 丁香五精品蜜臀久久久久99网站 | 国产精品理论片| 免费黄网站欧美| 欧美三级乱人伦电影| 成人免费在线播放视频| 精品在线亚洲视频| 欧美日韩高清一区二区| 亚洲乱码一区二区三区在线观看| 国产成人综合网| 精品福利视频一区二区三区| 五月天精品一区二区三区| 欧美亚洲综合色| 亚洲一区二区3| 色婷婷av久久久久久久| 国产欧美日本一区视频| 国产精品亚洲专一区二区三区| 精品久久久久久无| 免费成人美女在线观看| 717成人午夜免费福利电影| 亚洲午夜激情av| 欧美亚洲国产怡红院影院| 一区二区三区四区精品在线视频| 91日韩一区二区三区| 亚洲欧美经典视频| 日本电影欧美片| 亚洲第一激情av| 在线播放亚洲一区| 美国毛片一区二区| 26uuu国产日韩综合| 国产超碰在线一区| 国产精品高潮呻吟久久| 97精品视频在线观看自产线路二| 国产精品人妖ts系列视频| 91在线无精精品入口| 亚洲美女视频在线| 欧美精品亚洲一区二区在线播放| 日本一不卡视频| 久久久一区二区| 成人免费视频免费观看| 亚洲精品免费视频| 欧美疯狂性受xxxxx喷水图片| 欧美a级一区二区| 欧美国产日本韩| 91国产精品成人| 免费三级欧美电影| 久久久九九九九| 色哟哟一区二区三区| 亚洲最大成人综合| 精品国产一二三| 波多野洁衣一区| 亚洲午夜激情网页| 亚洲精品一区二区在线观看| 成人网在线免费视频| 亚洲一区在线观看免费| 日韩精品专区在线影院重磅| 国产高清无密码一区二区三区| 国产精品国产三级国产普通话三级| 在线视频亚洲一区| 久久99国产乱子伦精品免费| 亚洲国产经典视频| 精品蜜桃在线看| 99国产精品久久久久久久久久久| 午夜激情久久久| 国产香蕉久久精品综合网| 欧美婷婷六月丁香综合色| 韩国女主播成人在线观看| 一二三四区精品视频| 久久精品夜色噜噜亚洲aⅴ| 欧美三级电影在线观看| 国产成人免费在线观看不卡| 亚洲国产欧美一区二区三区丁香婷 | 欧美色视频一区| 国产91精品入口| 日本欧美肥老太交大片| 亚洲三级久久久| 欧美精品一区二区三区在线播放| 欧美午夜精品电影| 成人av综合一区| 国产美女一区二区| 日韩高清电影一区| 一个色妞综合视频在线观看| 中文字幕国产精品一区二区| 精品日韩一区二区三区| 欧美精品九九99久久| 日本韩国精品在线| 91在线精品一区二区三区| 国产制服丝袜一区| 麻豆国产欧美日韩综合精品二区| 亚洲一区二区三区不卡国产欧美| 国产精品三级av在线播放| 精品精品欲导航| 欧美一级二级三级乱码| 欧美性大战久久| 色噜噜狠狠成人中文综合| gogogo免费视频观看亚洲一| 国产成+人+日韩+欧美+亚洲| 国内一区二区视频| 韩国成人在线视频| 精品一区二区免费看| 美腿丝袜亚洲三区| 蜜臀av性久久久久蜜臀aⅴ| 日韩精品免费专区| 日本成人在线不卡视频| 日本视频一区二区| 免费成人av资源网| 裸体歌舞表演一区二区| 久久精品999| 国产在线精品一区二区不卡了| 奇米亚洲午夜久久精品| 免费观看成人av| 老司机午夜精品99久久| 国产一区二区不卡在线| 成人在线视频一区| 成a人片亚洲日本久久| 91麻豆6部合集magnet| 色婷婷综合久久久久中文一区二区 | 一区二区三区鲁丝不卡| 亚洲一区二区三区四区在线| 亚洲国产一二三| 蜜臀av性久久久久蜜臀aⅴ流畅| 蜜桃av一区二区在线观看 | 成人av综合在线| 色av成人天堂桃色av| 欧美三级视频在线| 欧美不卡视频一区| 国产欧美va欧美不卡在线| 亚洲色图丝袜美腿| 午夜影院久久久| 狠狠色2019综合网| 成人h动漫精品一区二| 欧美伊人久久久久久久久影院| 在线成人午夜影院| 国产欧美久久久精品影院| 尤物av一区二区| 老司机精品视频一区二区三区| 福利一区二区在线| 欧美图片一区二区三区| 久久综合久久99| 一区二区在线免费观看| 久久综合综合久久综合| 成人手机在线视频| 欧美精品tushy高清| 久久久久久久久久久黄色| 亚洲精品自拍动漫在线| 韩国一区二区三区| 欧美综合久久久| 久久久久久久久久看片| 亚洲国产va精品久久久不卡综合| 国产在线视频一区二区| 在线观看日韩电影| 欧美国产一区在线| 日本不卡的三区四区五区| 91免费国产在线| 久久免费电影网| 亚洲18色成人| av一区二区三区| 亚洲精品一区二区三区四区高清| 亚洲人妖av一区二区| 国模少妇一区二区三区| 欧美日韩综合在线免费观看| 国产女人aaa级久久久级 | 1024成人网| 久久aⅴ国产欧美74aaa| 欧美图区在线视频| 亚洲人成亚洲人成在线观看图片| 老司机免费视频一区二区| 欧美三级在线播放| 亚洲伦理在线精品| 成人99免费视频| 国产欧美精品在线观看| 久久国产精品无码网站| 欧美电影一区二区| 亚洲韩国精品一区| 色综合欧美在线视频区| 中文字幕免费不卡在线| 国产精品一区在线| 久久夜色精品国产噜噜av| 男女男精品视频网| 欧美日韩不卡一区二区| 亚洲自拍与偷拍| 91福利视频在线| 亚洲精品免费视频| 日本福利一区二区| 亚洲午夜电影网| 欧美性生活大片视频| 亚洲综合自拍偷拍| 精品婷婷伊人一区三区三| 亚洲国产一区二区三区| 欧美日韩久久一区二区| 亚洲一区在线观看视频|