亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 合眾達DSKF2812開發(fā)板的測試程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
激情综合色播五月| 樱桃视频在线观看一区| 国产午夜一区二区三区| 国产精品视频麻豆| 亚洲日本va在线观看| 日韩影院在线观看| 国产成人精品一区二| 在线日韩一区二区| 日韩欧美www| 中文字幕一区二区三区在线不卡| 亚洲一区欧美一区| 久88久久88久久久| 97se亚洲国产综合自在线不卡| 91久久精品午夜一区二区| 欧美一区二区在线观看| 亚洲国产精品成人综合| 亚洲国产精品人人做人人爽| 激情亚洲综合在线| 91国偷自产一区二区三区成为亚洲经典 | 美女国产一区二区三区| 国产91色综合久久免费分享| 欧美亚一区二区| 久久久99免费| 一个色综合av| 国产精品主播直播| 欧美日韩精品一区二区天天拍小说 | 久久亚洲私人国产精品va媚药| 中文字幕一区二区三区在线播放 | 成人爽a毛片一区二区免费| 欧美三级韩国三级日本三斤| 久久一区二区视频| 亚洲二区在线视频| 国产99一区视频免费| 欧美精品tushy高清| 国产精品成人午夜| 色国产综合视频| 欧美精品一区二区不卡| 亚洲综合色网站| 丁香婷婷综合五月| 欧美va亚洲va| 亚洲一区二区av电影| 成人性视频免费网站| 日韩一区二区三区观看| 一区二区视频在线| 丁香六月久久综合狠狠色| 日韩一区二区三区在线| 亚洲妇熟xx妇色黄| 99vv1com这只有精品| 久久蜜桃av一区精品变态类天堂| 午夜av电影一区| 色老综合老女人久久久| 亚洲国产精品激情在线观看| 久久国产精品99久久人人澡| 欧美性生交片4| 中文字幕一区三区| 国产精品系列在线观看| 日韩欧美自拍偷拍| 日韩精品视频网站| 日本道色综合久久| 亚洲女女做受ⅹxx高潮| 成人综合婷婷国产精品久久蜜臀| 欧美xingq一区二区| 日本欧美一区二区三区| 欧美系列日韩一区| 一区二区三区av电影 | 一级做a爱片久久| 99视频热这里只有精品免费| 久久青草国产手机看片福利盒子| 蜜桃av一区二区| 欧美精品色综合| 五月婷婷激情综合| 欧美日韩国产系列| 亚洲va在线va天堂| 欧美日本一区二区三区四区 | 欧美在线观看视频一区二区三区 | 日本韩国一区二区三区| 最新日韩av在线| 99久久免费国产| 日韩美女视频一区| 99视频精品免费视频| 国产精品二区一区二区aⅴ污介绍| 成人一道本在线| 中文成人综合网| 成人v精品蜜桃久久一区| 国产精品视频免费看| 99精品视频一区二区三区| 亚洲色欲色欲www在线观看| 色婷婷亚洲精品| 亚洲国产视频一区二区| 亚洲免费观看在线视频| 不卡av免费在线观看| 中文字幕在线免费不卡| 91天堂素人约啪| 亚洲一区二区三区在线看| 欧美日韩视频专区在线播放| 日韩电影一区二区三区四区| 日韩欧美中文字幕一区| 国产伦精品一区二区三区免费| 国产色综合一区| av一区二区不卡| 亚洲午夜精品一区二区三区他趣| 欧美日韩国产成人在线免费| 麻豆国产精品777777在线| 久久久亚洲精华液精华液精华液| 成人中文字幕合集| 一区二区三区日韩欧美| 欧美一区二区三区免费| 国产成人综合网站| 一区二区三区四区激情| 日韩精品一区二区三区老鸭窝 | 久久亚洲精品小早川怜子| 成人黄页毛片网站| 亚洲国产精品一区二区尤物区| 日韩精品资源二区在线| 成人精品电影在线观看| 亚洲午夜免费电影| 精品国产一区二区亚洲人成毛片 | 国产精品不卡视频| 欧美日韩精品一区二区天天拍小说 | 一区二区三区蜜桃网| 日韩一级二级三级| k8久久久一区二区三区| 亚洲第四色夜色| 国产欧美日韩视频在线观看| 欧美午夜精品一区二区三区| 日本美女一区二区三区视频| 久久久欧美精品sm网站| 欧美视频一区二区三区在线观看| 激情综合五月天| 亚洲精品高清在线| 日韩一区二区免费电影| 成人免费av在线| 人禽交欧美网站| 亚洲三级电影全部在线观看高清| 欧美一区二区在线免费观看| 99久久99久久精品免费看蜜桃| 日韩精品一二区| 亚洲黄色在线视频| 久久久午夜电影| 欧美日韩国产欧美日美国产精品| 成人丝袜18视频在线观看| 欧美日韩免费观看一区三区| 国产在线国偷精品产拍免费yy| 亚洲在线免费播放| 久久久久88色偷偷免费| 911精品国产一区二区在线| 不卡免费追剧大全电视剧网站| 日本免费新一区视频| 一区二区三区在线看| 中文字幕乱码一区二区免费| 91精品国产综合久久精品麻豆| 国产.精品.日韩.另类.中文.在线.播放 | 福利电影一区二区| 麻豆国产91在线播放| 亚洲午夜在线观看视频在线| 一区在线播放视频| 26uuu久久综合| 制服丝袜亚洲网站| 在线免费视频一区二区| 不卡av在线网| 国产宾馆实践打屁股91| 麻豆精品久久久| 青青草一区二区三区| 亚洲一区二区三区小说| 日韩毛片视频在线看| 国产日韩av一区| 久久婷婷久久一区二区三区| 91精品欧美一区二区三区综合在 | 亚洲国产综合人成综合网站| 中文字幕亚洲精品在线观看 | 97se亚洲国产综合自在线不卡| 国产精品亚洲视频| 久久99久国产精品黄毛片色诱| 视频一区视频二区在线观看| 亚洲午夜精品网| 一区二区三区不卡视频| 亚洲精选在线视频| 亚洲同性同志一二三专区| 国产精品久久99| 亚洲婷婷综合色高清在线| 国产精品传媒入口麻豆| 国产精品色哟哟| 国产精品日产欧美久久久久| 欧美激情综合在线| 中文字幕不卡一区| 国产精品欧美一级免费| 国产精品传媒视频| 亚洲欧美另类在线| 亚洲女子a中天字幕| 亚洲欧美偷拍三级| 一区二区三区在线视频观看58| 一区二区三区在线免费| 亚洲午夜久久久久| 青青草成人在线观看| 美国精品在线观看| 精品一区二区三区不卡| 国产精选一区二区三区| 成人精品小蝌蚪| 日本高清不卡在线观看| 欧美日韩视频在线一区二区|