亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達DSKF2812開發板的測試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美精品视频www在线观看| 波多野结衣中文一区| 国产精品视频你懂的| 久久九九全国免费| 久久蜜桃av一区二区天堂| 日韩免费看的电影| 欧美精品一区二区三区蜜桃视频| 欧美日韩国产综合一区二区| 欧美日韩电影一区| 9191国产精品| 欧美电影免费观看高清完整版在线观看 | 日韩亚洲欧美综合| 日韩欧美国产wwwww| 精品免费视频.| 国产色综合久久| 亚洲精品中文在线影院| 一级做a爱片久久| 亚洲成av人**亚洲成av**| 日本欧美韩国一区三区| 精品一区二区三区久久| 成人亚洲精品久久久久软件| 色婷婷精品大在线视频| 欧美日韩国产一区二区三区地区| 欧美狂野另类xxxxoooo| 精品粉嫩aⅴ一区二区三区四区| 精品国产乱码久久久久久久| 国产精品丝袜一区| 亚洲电影视频在线| 国产精品一区在线观看你懂的| 成人一区二区三区中文字幕| 91丨porny丨最新| 日韩一区二区三区高清免费看看 | 欧美国产精品一区二区三区| 亚洲精品中文字幕在线观看| 久久精品国产亚洲a| 成人午夜伦理影院| 欧美精品色一区二区三区| 久久先锋影音av鲁色资源| 亚洲精品中文在线观看| 精品一区二区免费在线观看| 在线看国产一区| 久久久综合激的五月天| 亚洲第一主播视频| av午夜精品一区二区三区| 91麻豆精品国产91久久久久久| 久久久www免费人成精品| 亚洲午夜免费视频| av在线不卡免费看| 欧美大胆人体bbbb| 午夜伦理一区二区| 91在线精品一区二区| 欧美刺激午夜性久久久久久久| 亚洲精品伦理在线| www.欧美色图| 久久精品视频免费| 另类小说一区二区三区| 欧美无砖专区一中文字| 国产精品久久福利| 国内国产精品久久| 日韩精品在线网站| 天天免费综合色| 在线免费观看日本欧美| 国产精品成人免费精品自在线观看| 久久66热偷产精品| 欧美xxxxx牲另类人与| 日韩国产欧美三级| 欧美精三区欧美精三区| 一区二区三区在线免费视频| 成人av网址在线| 国产精品三级av在线播放| 精品亚洲免费视频| www日韩大片| 国产一区二区美女诱惑| 欧美大尺度电影在线| 激情小说欧美图片| 精品成人私密视频| 国产一区二区三区在线观看免费| 日韩美女主播在线视频一区二区三区| 日韩专区一卡二卡| 欧美一区二区三区四区五区 | 亚洲欧美区自拍先锋| 91网址在线看| 亚洲午夜电影在线观看| 欧美精品三级日韩久久| 三级精品在线观看| 日韩精品专区在线影院重磅| 国产一区激情在线| 国产欧美日产一区| 色先锋aa成人| 午夜精品久久久久久久| 日韩丝袜美女视频| 国产一区二区三区免费播放 | 欧美亚洲尤物久久| 五月天一区二区三区| 欧美大片免费久久精品三p| 国产在线精品一区二区夜色 | 97se狠狠狠综合亚洲狠狠| 国产精品久久久久7777按摩| 欧美怡红院视频| 午夜电影一区二区| 日韩欧美中文一区| 成人高清免费在线播放| 亚洲国产成人porn| 久久亚洲综合色| 色综合天天综合网天天看片| 天堂av在线一区| 欧美激情在线观看视频免费| 欧洲精品在线观看| 国产一区二区久久| 亚洲精品五月天| 欧美va亚洲va在线观看蝴蝶网| 岛国一区二区三区| 青青草视频一区| 国产精品久久久久久久久搜平片| 欧美日韩国产高清一区二区| 国产剧情av麻豆香蕉精品| 亚洲激情在线激情| 久久精品日韩一区二区三区| 欧美性色黄大片手机版| 国产精品亚洲专一区二区三区| 亚洲午夜激情av| 国产欧美精品一区二区三区四区| 欧美午夜免费电影| 99精品热视频| 国内成人自拍视频| 日韩国产在线一| 亚洲视频香蕉人妖| 26uuu欧美| 日韩欧美卡一卡二| 色欧美日韩亚洲| 成人激情小说网站| 精品一区中文字幕| 丝袜亚洲另类欧美| 亚洲另类在线视频| 国产日产欧美一区| 精品成人在线观看| 日韩欧美国产三级电影视频| 欧美精品一二三四| 欧美影院一区二区| 色综合天天综合给合国产| 丁香婷婷综合色啪| 国产在线麻豆精品观看| 久久成人麻豆午夜电影| 日本视频免费一区| 午夜精品福利视频网站| 亚洲国产成人va在线观看天堂| 亚洲欧美日韩系列| 亚洲欧美日韩在线| 亚洲乱码国产乱码精品精可以看 | 色综合色狠狠天天综合色| 成a人片国产精品| 国产不卡视频在线观看| 国产麻豆精品在线观看| 久久国产尿小便嘘嘘尿| 天堂资源在线中文精品| 日日嗨av一区二区三区四区| 欧美aaaaa成人免费观看视频| 五月婷婷激情综合| 另类欧美日韩国产在线| 久久草av在线| 国产成人免费xxxxxxxx| 成人动漫精品一区二区| 不卡的电视剧免费网站有什么| 成人美女视频在线看| 91在线观看美女| 欧美人牲a欧美精品| 日韩丝袜美女视频| 欧美国产日产图区| 成人欧美一区二区三区小说 | 在线观看国产日韩| 91精品欧美一区二区三区综合在| 91精品麻豆日日躁夜夜躁| 日韩欧美亚洲国产另类 | 色狠狠色狠狠综合| 欧美日韩国产一级二级| 日韩欧美美女一区二区三区| 国产日韩av一区| 亚洲综合色视频| 麻豆精品一二三| av一二三不卡影片| 欧美日韩亚洲综合一区二区三区| 欧美一区二区三区白人| 国产视频一区不卡| 午夜精品免费在线| 成人综合在线观看| 欧美精品视频www在线观看| 欧美国产精品一区二区| 午夜影视日本亚洲欧洲精品| 国产iv一区二区三区| 欧美在线三级电影| 国产三级一区二区三区| 一区二区三区波多野结衣在线观看| 日韩av在线播放中文字幕| 成人午夜大片免费观看| 7777精品伊人久久久大香线蕉的| 欧美国产在线观看| 免费黄网站欧美| 欧美伊人久久久久久久久影院| 欧美精品一区二区三区在线 | 91同城在线观看|