亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 合眾達DSKF2812開發板的測試程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
天天做天天摸天天爽国产一区| 色偷偷一区二区三区| 国产色爱av资源综合区| 日韩精品一区二区三区四区| 一本色道**综合亚洲精品蜜桃冫| 成人av影视在线观看| 国产一区二区三区蝌蚪| 丁香一区二区三区| 91色视频在线| 91麻豆精品国产91久久久久| 日韩欧美精品三级| 日韩欧美国产麻豆| 国产精品欧美久久久久无广告| 久久久精品影视| 亚洲欧美激情小说另类| 亚洲va天堂va国产va久| 日韩成人午夜精品| av不卡免费在线观看| 9191国产精品| 亚洲欧美一区二区三区极速播放| 三级在线观看一区二区| 成人夜色视频网站在线观看| 色狠狠桃花综合| 久久久久久一二三区| 亚洲午夜影视影院在线观看| 国产精品一区二区三区99| 91在线观看一区二区| 欧美mv日韩mv亚洲| 日韩中文字幕麻豆| 在线免费视频一区二区| 久久免费精品国产久精品久久久久| 国产精品色呦呦| 黑人巨大精品欧美一区| 欧美一区二区三区在线电影| 成人免费小视频| 国产v日产∨综合v精品视频| 日韩精品中午字幕| 精品一区二区在线视频| 26uuu久久天堂性欧美| 极品美女销魂一区二区三区| 欧美xxxxx牲另类人与| 精品无码三级在线观看视频| 欧美一区二区成人6969| 亚洲国产日日夜夜| 欧美一区二区免费视频| 亚洲成精国产精品女| 国产乱码字幕精品高清av | 精品国产百合女同互慰| 午夜成人在线视频| 欧美日韩免费一区二区三区| 五月天欧美精品| 欧美三级视频在线| 午夜不卡av免费| 777a∨成人精品桃花网| 亚洲日本青草视频在线怡红院| 一本高清dvd不卡在线观看| 亚洲午夜在线电影| 欧美性大战久久久久久久| 亚洲欧美电影一区二区| 色婷婷精品久久二区二区蜜臀av| 久久久久久久久久久99999| 成人一道本在线| 中文字幕亚洲区| 国产超碰在线一区| 亚洲一区二区三区四区在线观看 | 午夜精品在线看| 欧美在线观看18| 国产精品996| 亚洲午夜激情网页| 精品国产乱码久久久久久闺蜜| 成+人+亚洲+综合天堂| 亚洲一卡二卡三卡四卡五卡| 欧美精品一区二区三区蜜桃| 成人免费毛片aaaaa**| 中文字幕永久在线不卡| 91精品中文字幕一区二区三区| 91在线码无精品| 成人小视频在线观看| 激情综合色播激情啊| 午夜精品久久久久久久99水蜜桃| 国产欧美一区二区精品性色| 欧美人妖巨大在线| 国产91富婆露脸刺激对白| 麻豆中文一区二区| 亚洲另类色综合网站| 精品国产三级a在线观看| 538prom精品视频线放| 99精品偷自拍| 色一情一乱一乱一91av| 九九精品视频在线看| 婷婷中文字幕一区三区| ...中文天堂在线一区| 久久蜜桃av一区精品变态类天堂| 91国产免费看| 欧美性生活影院| 欧美精品免费视频| 成人精品免费看| 99视频精品在线| 99精品一区二区| 在线观看日韩国产| 欧美亚洲免费在线一区| 欧美午夜影院一区| 91精品国产综合久久福利| 欧美大片一区二区三区| 久久久www成人免费毛片麻豆| 亚洲国产精品高清| 亚洲电影一级黄| 日本成人在线视频网站| 成人黄色软件下载| 欧美性视频一区二区三区| 精品成人免费观看| 亚洲三级在线免费观看| 天天免费综合色| 国产精品一区二区三区四区| 91免费国产在线| 欧美日韩一区二区三区视频| 欧美成人video| 最新国产精品久久精品| 久久精品国产第一区二区三区 | 国产一区二区三区在线看麻豆| 91麻豆国产香蕉久久精品| 欧美一卡2卡三卡4卡5免费| 国产精品成人一区二区艾草| 欧美96一区二区免费视频| 色一情一伦一子一伦一区| 日韩精品一区二区三区中文精品| 欧美成人激情免费网| 亚洲伦理在线精品| 国产成人av电影在线观看| 91久久国产最好的精华液| 国产精品免费免费| 国产成人精品网址| 久久久无码精品亚洲日韩按摩| 日韩精品五月天| 久久一区二区视频| 麻豆精品视频在线观看视频| 日韩午夜在线影院| 九九视频精品免费| 国产亚洲精品资源在线26u| 国产激情精品久久久第一区二区| 久久免费偷拍视频| 成人久久视频在线观看| 亚洲三级视频在线观看| 欧美三级韩国三级日本一级| 免费高清不卡av| 中文字幕不卡一区| 欧美熟乱第一页| 日韩电影在线观看一区| 精品欧美乱码久久久久久1区2区| 人人精品人人爱| 国产日产亚洲精品系列| 成人a免费在线看| 日韩成人午夜精品| www激情久久| 欧洲国内综合视频| 久久aⅴ国产欧美74aaa| 国产精品美女一区二区在线观看| 成人91在线观看| 麻豆精品久久久| 国产丝袜在线精品| 欧美在线观看一区二区| 久久国产精品无码网站| 日本一区二区三区久久久久久久久不 | 亚洲精品高清视频在线观看| 91精品国产91综合久久蜜臀| 91福利视频在线| av不卡一区二区三区| heyzo一本久久综合| 懂色av一区二区三区免费观看| 国产麻豆视频精品| 黄色精品一二区| 激情综合亚洲精品| 国产老妇另类xxxxx| 国产精品综合二区| 成人一区在线观看| 国产福利精品导航| 97久久超碰精品国产| 91在线视频免费观看| 欧美精品三级在线观看| 欧美精品久久久久久久久老牛影院| 91在线观看美女| 欧美精品久久99| 日韩视频一区在线观看| 国产日本一区二区| 一区二区在线电影| 麻豆精品久久精品色综合| 国产在线国偷精品产拍免费yy| 91在线观看一区二区| 91精品国产欧美一区二区| 久久精品一区二区三区不卡| 亚洲黄色在线视频| 欧美aaaaaa午夜精品| 色哟哟在线观看一区二区三区| 在线观看视频一区二区| 国产日韩欧美精品一区| 一区二区三区资源| 99久久久久免费精品国产| 精品久久久久久久久久久院品网| 日本一区二区三区在线不卡| 蜜桃久久久久久|