亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? f2812下電機驅(qū)動范例程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精品一二三| 色综合久久中文综合久久97| 99视频热这里只有精品免费| 欧美在线综合视频| 亚洲高清在线视频| 欧美性感一区二区三区| 一区二区三区电影在线播| 99久久伊人久久99| 亚洲男人的天堂在线aⅴ视频| 久久精品国产色蜜蜜麻豆| 日韩欧美亚洲国产另类 | 欧美精品第1页| 亚洲国产美国国产综合一区二区| 不卡高清视频专区| 国产精品久久久久久久久图文区| 亚洲欧美激情一区二区| 国产日韩高清在线| 久久国产综合精品| 久久久国产精品不卡| 成人中文字幕在线| 亚洲午夜久久久久久久久久久| 欧美日韩极品在线观看一区| 美女视频黄免费的久久| 国产日韩欧美电影| 欧美性猛交xxxx乱大交退制版| 亚洲国产综合视频在线观看| 日韩欧美一区二区免费| 99re66热这里只有精品3直播| 伊人一区二区三区| 2020国产精品自拍| 在线观看www91| 不卡高清视频专区| 久久97超碰国产精品超碰| 1024成人网色www| 精品粉嫩超白一线天av| 一本色道久久综合亚洲91| 久久国产精品色婷婷| 亚洲精品日日夜夜| 欧美激情综合网| 欧美本精品男人aⅴ天堂| 色婷婷av一区| 不卡一区二区在线| 国产一区二区在线观看视频| 亚洲成人免费在线观看| 综合中文字幕亚洲| 国产精品无人区| 国产网红主播福利一区二区| 91精品国产高清一区二区三区 | 91原创在线视频| 国产河南妇女毛片精品久久久| 奇米影视在线99精品| 亚洲成av人片在www色猫咪| 一区二区三区在线影院| 中文av一区特黄| 一区在线播放视频| 亚洲欧洲精品一区二区三区| 国产精品少妇自拍| 日韩一区欧美一区| 亚洲精品美国一| 日日嗨av一区二区三区四区| 亚洲一区二区三区中文字幕在线| 亚洲综合男人的天堂| 午夜精品影院在线观看| 奇米四色…亚洲| 国产乱人伦偷精品视频免下载| 国产激情一区二区三区桃花岛亚洲| 韩国毛片一区二区三区| 成人18视频日本| 欧美日本一区二区三区| 精品成人一区二区三区四区| 久久精品一区八戒影视| 一区二区三区在线影院| 日韩va亚洲va欧美va久久| 国产精品66部| 欧美视频在线播放| 国产欧美一区二区精品性色超碰| 一区在线播放视频| 免费在线视频一区| 色悠悠亚洲一区二区| 日韩和欧美一区二区| 亚洲精品视频在线观看网站| 麻豆精品视频在线观看视频| 国产成人av资源| 91精品国产品国语在线不卡| 国产精品久久午夜| 激情久久五月天| 欧美日韩不卡视频| 亚洲少妇最新在线视频| 国产精品888| 日韩写真欧美这视频| 亚洲永久免费视频| 99久久99久久久精品齐齐| 亚洲精品在线电影| 日韩高清一区二区| 欧美日韩高清不卡| 亚洲电影中文字幕在线观看| 成人免费观看视频| 中文字幕一区二区在线观看| 国产在线精品视频| 欧美大片免费久久精品三p| 青青草视频一区| 久久综合久久99| 国产.欧美.日韩| 亚洲欧洲性图库| 日本乱人伦aⅴ精品| 亚洲一区二区欧美日韩| 欧美日韩免费一区二区三区视频| 亚洲免费观看高清| 色婷婷综合久色| 视频一区视频二区在线观看| 欧美日韩亚洲综合| 蜜桃视频免费观看一区| 亚洲精品一线二线三线无人区| 国产精品一卡二卡在线观看| 国产精品免费免费| 欧美电视剧免费观看| 久久精品国产99| 成人免费在线视频| 91精品国产品国语在线不卡| 国产高清在线观看免费不卡| 最新日韩在线视频| 欧美一区二视频| 色一区在线观看| 亚洲午夜久久久久久久久电影院| 欧美一区二区免费观在线| 免费久久精品视频| 亚洲欧美在线高清| 日韩欧美国产一区在线观看| 成人免费福利片| 免费日韩伦理电影| 亚洲人成网站精品片在线观看| 欧美视频一区二区| www.日韩精品| 久久99国产精品尤物| 亚洲444eee在线观看| 亚洲国产精品成人久久综合一区| 在线观看不卡一区| 在线一区二区三区四区| 国产高清视频一区| 狠狠色2019综合网| 午夜精品免费在线| 亚洲18色成人| 亚洲成a人片在线观看中文| 国产精品成人在线观看| 国产性色一区二区| 久久综合av免费| 国产日韩欧美精品电影三级在线| 欧美一区二区三区电影| 日韩一区二区三区视频在线| 精品视频在线免费看| 欧美三级韩国三级日本一级| 色偷偷久久一区二区三区| 日本丶国产丶欧美色综合| 91在线播放网址| 欧美高清视频在线高清观看mv色露露十八 | 欧美日韩亚州综合| 91看片淫黄大片一级| 日韩欧美一区二区视频| 日韩美女视频在线| 国产肉丝袜一区二区| 国产欧美精品一区| 亚洲日本中文字幕区| 亚洲自拍偷拍av| 美国毛片一区二区三区| 成人性生交大片免费| 色老汉av一区二区三区| 7777精品伊人久久久大香线蕉的| 91精品国产综合久久精品| 亚洲精品一区二区精华| 国产精品日日摸夜夜摸av| 亚洲激情自拍偷拍| 国内外成人在线| 91美女片黄在线观看| 日韩精品中午字幕| 亚洲视频一区在线| 激情综合色综合久久| 91亚洲永久精品| 日韩免费福利电影在线观看| 最新日韩在线视频| 国产精品88av| 正在播放一区二区| 亚洲三级小视频| 精品一区二区三区免费毛片爱| 91丨九色丨尤物| 欧美国产激情一区二区三区蜜月| 亚洲国产成人va在线观看天堂| 成人国产精品免费网站| 91精品婷婷国产综合久久| 亚洲精品视频在线观看网站| 国产一区二区三区美女| 欧美一区永久视频免费观看| 一区二区三区在线看| 一道本成人在线| 依依成人精品视频| 在线观看中文字幕不卡| 亚洲综合网站在线观看| 在线视频国内一区二区| 一区二区三区欧美日| 在线观看欧美黄色| 午夜精品一区二区三区三上悠亚|