亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dds.fit.rpt

?? 能完全模擬DDS芯片的工作
?? RPT
?? 第 1 頁 / 共 4 頁
字號:
Fitter report for dds
Mon Feb 16 16:36:17 2009
Quartus II Version 7.0 Build 33 02/05/2007 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Fitter Summary
  3. Fitter Settings
  4. Pin-Out File
  5. Fitter Resource Usage Summary
  6. Input Pins
  7. Output Pins
  8. I/O Bank Usage
  9. All Package Pins
 10. Output Pin Default Load For Reported TCO
 11. Fitter Resource Utilization by Entity
 12. Delay Chain Summary
 13. Control Signals
 14. Global & Other Fast Signals
 15. Non-Global High Fan-Out Signals
 16. Interconnect Usage Summary
 17. LAB Logic Elements
 18. LAB-wide Signals
 19. LAB Signals Sourced
 20. LAB Signals Sourced Out
 21. LAB Distinct Inputs
 22. Fitter Device Options
 23. Advanced Data - General
 24. Advanced Data - Placement Preparation
 25. Advanced Data - Placement
 26. Advanced Data - Routing
 27. Fitter Messages
 28. Fitter Suppressed Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-----------------------------------------------------------------+
; Fitter Summary                                                  ;
+-----------------------+-----------------------------------------+
; Fitter Status         ; Successful - Mon Feb 16 16:36:17 2009   ;
; Quartus II Version    ; 7.0 Build 33 02/05/2007 SJ Full Version ;
; Revision Name         ; dds                                     ;
; Top-level Entity Name ; dds                                     ;
; Family                ; MAX II                                  ;
; Device                ; EPM240T100C5                            ;
; Timing Models         ; Final                                   ;
; Total logic elements  ; 161 / 240 ( 67 % )                      ;
; Total pins            ; 14 / 80 ( 18 % )                        ;
; Total virtual pins    ; 0                                       ;
; UFM blocks            ; 0 / 1 ( 0 % )                           ;
+-----------------------+-----------------------------------------+


+--------------------------------------------------------------------------------------------------------------------------+
; Fitter Settings                                                                                                          ;
+--------------------------------------------------------+--------------------------------+--------------------------------+
; Option                                                 ; Setting                        ; Default Value                  ;
+--------------------------------------------------------+--------------------------------+--------------------------------+
; Device                                                 ; EPM240T100C5                   ;                                ;
; Fit Attempts to Skip                                   ; 0                              ; 0.0                            ;
; Always Enable Input Buffers                            ; Off                            ; Off                            ;
; Router Timing Optimization Level                       ; Normal                         ; Normal                         ;
; Placement Effort Multiplier                            ; 1.0                            ; 1.0                            ;
; Router Effort Multiplier                               ; 1.0                            ; 1.0                            ;
; Optimize Hold Timing                                   ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
; Optimize Fast-Corner Timing                            ; Off                            ; Off                            ;
; Guarantee I/O Paths Have Zero Hold Time at Fast Corner ; On                             ; On                             ;
; PowerPlay Power Optimization                           ; Normal compilation             ; Normal compilation             ;
; Optimize Timing                                        ; Normal compilation             ; Normal compilation             ;
; Optimize IOC Register Placement for Timing             ; On                             ; On                             ;
; Limit to One Fitting Attempt                           ; Off                            ; Off                            ;
; Final Placement Optimizations                          ; Automatically                  ; Automatically                  ;
; Fitter Aggressive Routability Optimizations            ; Automatically                  ; Automatically                  ;
; Fitter Initial Placement Seed                          ; 1                              ; 1                              ;
; Slow Slew Rate                                         ; Off                            ; Off                            ;
; PCI I/O                                                ; Off                            ; Off                            ;
; Weak Pull-Up Resistor                                  ; Off                            ; Off                            ;
; Enable Bus-Hold Circuitry                              ; Off                            ; Off                            ;
; Auto Delay Chains                                      ; On                             ; On                             ;
; Perform Physical Synthesis for Combinational Logic     ; Off                            ; Off                            ;
; Perform Register Duplication                           ; Off                            ; Off                            ;
; Perform Register Retiming                              ; Off                            ; Off                            ;
; Perform Asynchronous Signal Pipelining                 ; Off                            ; Off                            ;
; Fitter Effort                                          ; Auto Fit                       ; Auto Fit                       ;
; Physical Synthesis Effort Level                        ; Normal                         ; Normal                         ;
; Logic Cell Insertion - Logic Duplication               ; Auto                           ; Auto                           ;
; Auto Register Duplication                              ; Auto                           ; Auto                           ;
; Auto Global Clock                                      ; On                             ; On                             ;
; Auto Global Register Control Signals                   ; On                             ; On                             ;
; Stop After Congestion Map Generation                   ; Off                            ; Off                            ;
; Use smart compilation                                  ; Off                            ; Off                            ;
+--------------------------------------------------------+--------------------------------+--------------------------------+


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/CPLD/例程/實(shí)際例程/9正弦波發(fā)生電路/dds.pin.


+------------------------------------------------------------------+
; Fitter Resource Usage Summary                                    ;
+---------------------------------------------+--------------------+
; Resource                                    ; Usage              ;
+---------------------------------------------+--------------------+
; Total logic elements                        ; 161 / 240 ( 67 % ) ;
;     -- Combinational with no register       ; 107                ;
;     -- Register only                        ; 3                  ;
;     -- Combinational with a register        ; 51                 ;
;                                             ;                    ;
; Logic element usage by number of LUT inputs ;                    ;
;     -- 4 input functions                    ; 84                 ;
;     -- 3 input functions                    ; 26                 ;
;     -- 2 input functions                    ; 43                 ;
;     -- 1 input functions                    ; 5                  ;
;     -- 0 input functions                    ; 3                  ;
;                                             ;                    ;
; Logic elements by mode                      ;                    ;
;     -- normal mode                          ; 116                ;
;     -- arithmetic mode                      ; 45                 ;
;     -- qfbk mode                            ; 2                  ;
;     -- register cascade mode                ; 0                  ;
;     -- synchronous clear/load mode          ; 15                 ;
;     -- asynchronous clear/load mode         ; 0                  ;
;                                             ;                    ;
; Total registers                             ; 54 / 240 ( 23 % )  ;
; Total LABs                                  ; 19 / 24 ( 79 % )   ;
; Logic elements in carry chains              ; 50                 ;
; User inserted logic elements                ; 0                  ;
; Virtual pins                                ; 0                  ;
; I/O pins                                    ; 14 / 80 ( 18 % )   ;
;     -- Clock pins                           ; 1                  ;
; Global signals                              ; 3                  ;
; UFM blocks                                  ; 0 / 1 ( 0 % )      ;
; Global clocks                               ; 3 / 4 ( 75 % )     ;
; Average interconnect usage                  ; 13%                ;
; Peak interconnect usage                     ; 13%                ;
; Maximum fan-out node                        ; dds_add[14]        ;
; Maximum fan-out                             ; 40                 ;
; Highest non-global fan-out signal           ; dds_add[14]        ;
; Highest non-global fan-out                  ; 39                 ;
; Total fan-out                               ; 621                ;
; Average fan-out                             ; 3.55               ;
+---------------------------------------------+--------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                    ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; Name   ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+
; clk    ; 12    ; 1        ; 1            ; 3            ; 3           ; 12                    ; 0                  ; yes    ; no              ; no       ; Off          ; 3.3-V LVTTL  ; User                 ;
; key[0] ; 61    ; 2        ; 8            ; 2            ; 1           ; 12                    ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; User                 ;
; key[1] ; 58    ; 2        ; 8            ; 2            ; 2           ; 3                     ; 0                  ; no     ; no              ; no       ; Off          ; 3.3-V LVTTL  ; User                 ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                  ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
色哟哟一区二区| 国产精品美女久久久久aⅴ| 日一区二区三区| 666欧美在线视频| 久久av老司机精品网站导航| 欧美va在线播放| 国产精品亚洲人在线观看| wwwwxxxxx欧美| 岛国精品在线观看| 亚洲视频一区二区在线观看| 91看片淫黄大片一级| 亚洲午夜久久久久| 精品免费99久久| 从欧美一区二区三区| 亚洲国产精品一区二区www| av网站免费线看精品| 亚洲在线成人精品| 日韩女优视频免费观看| 国产成人精品免费在线| 综合久久久久久| 欧美一级理论片| 国产在线不卡一区| 一区二区三区高清不卡| 欧美一个色资源| 91在线观看一区二区| 亚洲国产一区二区三区青草影视| 日韩小视频在线观看专区| 成人一道本在线| 肉肉av福利一精品导航| 国产精品美女久久久久久久网站| 色老汉av一区二区三区| 极品少妇一区二区三区精品视频| 亚洲美女偷拍久久| 精品国产一区二区国模嫣然| 在线免费观看一区| 国产高清精品久久久久| 日韩综合一区二区| 亚洲欧美日韩成人高清在线一区| 精品噜噜噜噜久久久久久久久试看 | 精品国产sm最大网站免费看| 国产精华液一区二区三区| 亚洲一区二区欧美日韩| 久久久精品tv| 欧美成人r级一区二区三区| 日本高清无吗v一区| 国产91精品精华液一区二区三区| 婷婷亚洲久悠悠色悠在线播放| 国产精品美女久久久久久久久久久| 欧美日韩日日摸| 91麻豆123| 激情综合色播激情啊| 同产精品九九九| 一区二区三区在线视频观看| 久久综合色鬼综合色| 欧美日韩黄视频| 色婷婷综合久色| av不卡在线观看| 丰满少妇在线播放bd日韩电影| 偷窥少妇高潮呻吟av久久免费| 亚洲欧美乱综合| √…a在线天堂一区| 欧美一区二区三区人| 91丨九色丨蝌蚪丨老版| 成人国产精品免费观看| 国产精品一区二区黑丝| 激情深爱一区二区| 久久99国内精品| 蜜桃精品在线观看| 久国产精品韩国三级视频| 日韩av在线播放中文字幕| 亚洲国产一区二区三区青草影视| 一区二区三区欧美日| 亚洲精品国产第一综合99久久| 亚洲日本在线a| 亚洲伦理在线精品| 一区二区在线免费观看| 亚洲美女视频一区| 亚洲素人一区二区| 亚洲精品成人精品456| 一区二区三区精品在线观看| 国产精品免费av| 精品久久久久av影院| 日韩欧美电影一区| 精品国产91久久久久久久妲己| 日韩欧美亚洲一区二区| 精品日本一线二线三线不卡| 欧美日本视频在线| 日韩精品专区在线影院观看| 欧美tickling网站挠脚心| 国产亚洲欧美日韩俺去了| 久久久久免费观看| 国产精品视频你懂的| 玉足女爽爽91| 日韩av成人高清| 国产成人av电影在线观看| 成人动漫在线一区| 欧美伊人久久久久久久久影院| 欧美日韩成人综合| 久久亚洲二区三区| 中文字幕欧美一区| 午夜精品aaa| 国产一区二区久久| 91福利在线导航| 欧美成人精精品一区二区频| 国产女人水真多18毛片18精品视频 | 中文字幕五月欧美| 一区二区欧美国产| 美女脱光内衣内裤视频久久网站| 国产精品亚洲专一区二区三区 | 国产白丝精品91爽爽久久| 一本到不卡免费一区二区| 91精品国产乱| 国产欧美一区二区三区鸳鸯浴| 一区二区三区91| 免费视频最近日韩| 国产 日韩 欧美大片| 欧美日韩综合不卡| 国产亚洲欧美日韩在线一区| 亚洲最大的成人av| 韩国av一区二区三区在线观看| 99re热这里只有精品免费视频| 欧美一三区三区四区免费在线看| 日韩一区二区免费电影| 亚洲男人的天堂在线aⅴ视频| 五月激情综合婷婷| 99视频超级精品| 欧美一区二区二区| 亚洲欧洲精品一区二区精品久久久| 美女性感视频久久| 不卡视频一二三四| 欧美不卡一区二区| 亚洲女女做受ⅹxx高潮| 狠狠色狠狠色综合日日91app| 色综合久久久久综合体 | 久久久久久久综合狠狠综合| 一区二区三区四区高清精品免费观看| 日韩激情av在线| 欧美婷婷六月丁香综合色| 久久久亚洲高清| 毛片不卡一区二区| 91福利社在线观看| 中文字幕一区二区三区在线播放| 蜜臀久久久99精品久久久久久| 97久久精品人人爽人人爽蜜臀| 久久久91精品国产一区二区精品| 丝袜诱惑亚洲看片| 91久久国产综合久久| 国产午夜精品一区二区三区四区| 全国精品久久少妇| 91麻豆精品国产自产在线观看一区| 成人免费在线观看入口| 成人动漫av在线| 欧美精品一区二区久久久| 久久精品国产999大香线蕉| 欧美日韩一区成人| 亚洲制服丝袜一区| 欧美午夜精品理论片a级按摩| 最新不卡av在线| www.亚洲免费av| 中文字幕国产一区| 国产精品亚洲一区二区三区在线| 久久综合九色综合欧美98| 久久国产精品一区二区| 日韩亚洲欧美成人一区| 久久精品国产精品亚洲综合| 7777精品伊人久久久大香线蕉的 | 在线不卡一区二区| 午夜久久福利影院| 欧美日韩卡一卡二| 亚洲综合色网站| 欧美日韩亚洲综合在线 | 麻豆视频一区二区| 日韩一区二区三区观看| 人禽交欧美网站| 欧美大胆一级视频| 国产乱淫av一区二区三区| 久久久精品国产免大香伊 | 精品一区二区三区在线播放视频| 91精品免费在线| 六月婷婷色综合| 久久久久久久久久久久久女国产乱| 国产91精品一区二区麻豆亚洲| 久久久久久97三级| 91社区在线播放| 亚洲国产另类av| 亚洲精品一区二区三区影院 | a级高清视频欧美日韩| √…a在线天堂一区| 欧美系列亚洲系列| 精品一区二区三区蜜桃| 欧美国产乱子伦| 色呦呦网站一区| 麻豆精品在线观看| 亚洲国产成人私人影院tom | 欧美性做爰猛烈叫床潮| 日本一不卡视频| 中文字幕二三区不卡| 精品视频一区 二区 三区| 美女一区二区久久| **性色生活片久久毛片|