亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? stm32f10x_rcc.c

?? 用于STM32實時時鐘程序,可以代PC8563使用.
?? C
?? 第 1 頁 / 共 3 頁
字號:
* Return         : The clock source used as system clock. The returned value can
*                  be one of the following:
*                       - 0x00: HSI used as system clock
*                       - 0x04: HSE used as system clock
*                       - 0x08: PLL used as system clock
*******************************************************************************/
u8 RCC_GetSYSCLKSource(void)
{
  return ((u8)(RCC->CFGR & CFGR_SWS_Mask));
}

/*******************************************************************************
* Function Name  : RCC_HCLKConfig
* Description    : Configures the AHB clock (HCLK).
* Input          : - RCC_HCLK: defines the AHB clock. This clock is derived
*                    from the system clock (SYSCLK).
*                    This parameter can be one of the following values:
*                       - RCC_SYSCLK_Div1: AHB clock = SYSCLK
*                       - RCC_SYSCLK_Div2: AHB clock = SYSCLK/2
*                       - RCC_SYSCLK_Div4: AHB clock = SYSCLK/4
*                       - RCC_SYSCLK_Div8: AHB clock = SYSCLK/8
*                       - RCC_SYSCLK_Div16: AHB clock = SYSCLK/16
*                       - RCC_SYSCLK_Div64: AHB clock = SYSCLK/64
*                       - RCC_SYSCLK_Div128: AHB clock = SYSCLK/128
*                       - RCC_SYSCLK_Div256: AHB clock = SYSCLK/256
*                       - RCC_SYSCLK_Div512: AHB clock = SYSCLK/512
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_HCLKConfig(u32 RCC_HCLK)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_HCLK(RCC_HCLK));

  tmpreg = RCC->CFGR;

  /* Clear HPRE[7:4] bits */
  tmpreg &= CFGR_HPRE_Reset_Mask;

  /* Set HPRE[7:4] bits according to RCC_HCLK value */
  tmpreg |= RCC_HCLK;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_PCLK1Config
* Description    : Configures the Low Speed APB clock (PCLK1).
* Input          : - RCC_PCLK1: defines the APB1 clock. This clock is derived
*                    from the AHB clock (HCLK).
*                    This parameter can be one of the following values:
*                       - RCC_HCLK_Div1: APB1 clock = HCLK
*                       - RCC_HCLK_Div2: APB1 clock = HCLK/2
*                       - RCC_HCLK_Div4: APB1 clock = HCLK/4
*                       - RCC_HCLK_Div8: APB1 clock = HCLK/8
*                       - RCC_HCLK_Div16: APB1 clock = HCLK/16
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_PCLK1Config(u32 RCC_PCLK1)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_PCLK(RCC_PCLK1));

  tmpreg = RCC->CFGR;

  /* Clear PPRE1[10:8] bits */
  tmpreg &= CFGR_PPRE1_Reset_Mask;

  /* Set PPRE1[10:8] bits according to RCC_PCLK1 value */
  tmpreg |= RCC_PCLK1;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_PCLK2Config
* Description    : Configures the High Speed APB clock (PCLK2).
* Input          : - RCC_PCLK2: defines the APB2 clock. This clock is derived
*                    from the AHB clock (HCLK).
*                    This parameter can be one of the following values:
*                       - RCC_HCLK_Div1: APB2 clock = HCLK
*                       - RCC_HCLK_Div2: APB2 clock = HCLK/2
*                       - RCC_HCLK_Div4: APB2 clock = HCLK/4
*                       - RCC_HCLK_Div8: APB2 clock = HCLK/8
*                       - RCC_HCLK_Div16: APB2 clock = HCLK/16
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_PCLK2Config(u32 RCC_PCLK2)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_PCLK(RCC_PCLK2));

  tmpreg = RCC->CFGR;

  /* Clear PPRE2[13:11] bits */
  tmpreg &= CFGR_PPRE2_Reset_Mask;

  /* Set PPRE2[13:11] bits according to RCC_PCLK2 value */
  tmpreg |= RCC_PCLK2 << 3;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_ITConfig
* Description    : Enables or disables the specified RCC interrupts.
* Input          : - RCC_IT: specifies the RCC interrupt sources to be enabled
*                    or disabled.
*                    This parameter can be any combination of the following values:
*                       - RCC_IT_LSIRDY: LSI ready interrupt
*                       - RCC_IT_LSERDY: LSE ready interrupt
*                       - RCC_IT_HSIRDY: HSI ready interrupt
*                       - RCC_IT_HSERDY: HSE ready interrupt
*                       - RCC_IT_PLLRDY: PLL ready interrupt
*                  - NewState: new state of the specified RCC interrupts.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_ITConfig(u8 RCC_IT, FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_RCC_IT(RCC_IT));
  assert(IS_FUNCTIONAL_STATE(NewState));

  if (NewState != DISABLE)
  {
    /* Perform Byte access to RCC_CIR[12:8] bits to enable the selected interrupts */
    *(vu8 *) 0x40021009 |= RCC_IT;
  }
  else
  {
    /* Perform Byte access to RCC_CIR[12:8] bits to disable the selected interrupts */
    *(vu8 *) 0x40021009 &= ~(u32)RCC_IT;
  }
}

/*******************************************************************************
* Function Name  : RCC_USBCLKConfig
* Description    : Configures the USB clock (USBCLK).
* Input          : - RCC_USBCLKSource: specifies the USB clock source. This clock
*                    is derived from the PLL output.
*                    This parameter can be one of the following values:
*                       - RCC_USBCLKSource_PLLCLK_1Div5: PLL clock divided by 1,5
*                         selected as USB clock source
*                       - RCC_USBCLKSource_PLLCLK_Div1: PLL clock selected as USB
*                         clock source
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_USBCLKConfig(u32 RCC_USBCLKSource)
{
  /* Check the parameters */
  assert(IS_RCC_USBCLK_SOURCE(RCC_USBCLKSource));

  *(vu32 *) CFGR_USBPRE_BB = RCC_USBCLKSource;
}

/*******************************************************************************
* Function Name  : RCC_ADCCLKConfig
* Description    : Configures the ADC clock (ADCCLK).
* Input          : - RCC_ADCCLK: defines the ADC clock. This clock is derived
*                    from the APB2 clock (PCLK2).
*                    This parameter can be one of the following values:
*                       - RCC_PCLK2_Div2: ADC clock = PCLK2/2
*                       - RCC_PCLK2_Div4: ADC clock = PCLK2/4
*                       - RCC_PCLK2_Div6: ADC clock = PCLK2/6
*                       - RCC_PCLK2_Div8: ADC clock = PCLK2/8
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_ADCCLKConfig(u32 RCC_ADCCLK)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_ADCCLK(RCC_ADCCLK));

  tmpreg = RCC->CFGR;

  /* Clear ADCPRE[15:14] bits */
  tmpreg &= CFGR_ADCPRE_Reset_Mask;

  /* Set ADCPRE[15:14] bits according to RCC_ADCCLK value */
  tmpreg |= RCC_ADCCLK;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_LSEConfig
* Description    : Configures the External Low Speed oscillator (LSE).
* Input          : - RCC_LSE: specifies the new state of the LSE.
*                    This parameter can be one of the following values:
*                       - RCC_LSE_OFF: LSE oscillator OFF
*                       - RCC_LSE_ON: LSE oscillator ON
*                       - RCC_LSE_Bypass: LSE oscillator bypassed with external
*                         clock
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_LSEConfig(u32 RCC_LSE)
{
  /* Check the parameters */
  assert(IS_RCC_LSE(RCC_LSE));

  /* Reset LSEON and LSEBYP bits before configuring the LSE ------------------*/
  /* Reset LSEON bit */
  *(vu8 *) BDCR_BASE = RCC_LSE_OFF;

  /* Reset LSEBYP bit */
  *(vu8 *) BDCR_BASE = RCC_LSE_OFF;

  /* Configure LSE (RCC_LSE_OFF is already covered by the code section above) */
  switch(RCC_LSE)
  {
    case RCC_LSE_ON:
      /* Set LSEON bit */
      *(vu8 *) BDCR_BASE = RCC_LSE_ON;
      break;
      
    case RCC_LSE_Bypass:
      /* Set LSEBYP and LSEON bits */
      *(vu8 *) BDCR_BASE = RCC_LSE_Bypass | RCC_LSE_ON;
      break;            
      
    default:
      break;      
  }
}

/*******************************************************************************
* Function Name  : RCC_LSICmd
* Description    : Enables or disables the Internal Low Speed oscillator (LSI).
*                  LSI can not be disabled if the IWDG is running.
* Input          : - NewState: new state of the LSI.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_LSICmd(FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_FUNCTIONAL_STATE(NewState));

  *(vu32 *) CSR_LSION_BB = (u32)NewState;
}

/*******************************************************************************
* Function Name  : RCC_RTCCLKConfig
* Description    : Configures the RTC clock (RTCCLK).
*                  Once the RTC clock is selected it can抰 be changed unless the
*                  Backup domain is reset.
* Input          : - RCC_RTCCLKSource: specifies the RTC clock source.
*                    This parameter can be one of the following values:
*                       - RCC_RTCCLKSource_LSE: LSE selected as RTC clock
*                       - RCC_RTCCLKSource_LSI: LSI selected as RTC clock
*                       - RCC_RTCCLKSource_HSE_Div128: HSE clock divided by 128
*                         selected as RTC clock
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_RTCCLKConfig(u32 RCC_RTCCLKSource)
{
  /* Check the parameters */
  assert(IS_RCC_RTCCLK_SOURCE(RCC_RTCCLKSource));

  /* Select the RTC clock source */
  RCC->BDCR |= RCC_RTCCLKSource;
}

/*******************************************************************************
* Function Name  : RCC_RTCCLKCmd
* Description    : Enables or disables the RTC clock.
*                  This function must be used only after the RTC clock was
*                  selected using the RCC_RTCCLKConfig function.
* Input          : - NewState: new state of the RTC clock.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_RTCCLKCmd(FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_FUNCTIONAL_STATE(NewState));

  *(vu32 *) BDCR_RTCEN_BB = (u32)NewState;
}

/*******************************************************************************
* Function Name  : RCC_GetClocksFreq
* Description    : Returns the frequencies of different on chip clocks.
* Input          : - RCC_Clocks: pointer to a RCC_ClocksTypeDef structure which
*                    will hold the clocks frequencies.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_GetClocksFreq(RCC_ClocksTypeDef* RCC_Clocks)
{
  u32 tmp = 0, pllmull = 0, pllsource = 0, presc = 0;

  /* Get SYSCLK source -------------------------------------------------------*/
  tmp = RCC->CFGR & CFGR_SWS_Mask;

  switch (tmp)
  {
    case 0x00:  /* HSI used as system clock */
      RCC_Clocks->SYSCLK_Frequency = HSI_Value;
      break;

    case 0x04:  /* HSE used as system clock */
      RCC_Clocks->SYSCLK_Frequency = HSE_Value;
      break;

    case 0x08:  /* PLL used as system clock */
      /* Get PLL clock source and multiplication factor ----------------------*/
      pllmull = RCC->CFGR & CFGR_PLLMull_Mask;
      pllmull = ( pllmull >> 18) + 2;

      pllsource = RCC->CFGR & CFGR_PLLSRC_Mask;

      if (pllsource == 0x00)
      {/* HSI oscillator clock divided by 2 selected as PLL clock entry */
        RCC_Clocks->SYSCLK_Frequency = (HSI_Value >> 1) * pllmull;
      }
      else
      {/* HSE selected as PLL clock entry */

        if ((RCC->CFGR & CFGR_PLLXTPRE_Mask) != (u32)RESET)
        {/* HSE oscillator clock divided by 2 */

          RCC_Clocks->SYSCLK_Frequency = (HSE_Value >> 1) * pllmull;
        }
        else
        {
          RCC_Clocks->SYSCLK_Frequency = HSE_Value * pllmull;
        }
      }
      break;

    default:
      RCC_Clocks->SYSCLK_Frequency = HSI_Value;
      break;
  }

  /* Compute HCLK, PCLK1, PCLK2 and ADCCLK clocks frequencies ----------------*/
  /* Get HCLK prescaler */
  tmp = RCC->CFGR & CFGR_HPRE_Set_Mask;
  tmp = tmp >> 4;
  presc = APBAHBPrescTable[tmp];

  /* HCLK clock frequency */
  RCC_Clocks->HCLK_Frequency = RCC_Clocks->SYSCLK_Frequency >> presc;

  /* Get PCLK1 prescaler */
  tmp = RCC->CFGR & CFGR_PPRE1_Set_Mask;

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩高清在线不卡| 国产综合色视频| 亚洲黄色录像片| 日韩毛片精品高清免费| 国产精品美日韩| 国产精品美女久久久久aⅴ国产馆| 精品国产免费久久| 日韩女优制服丝袜电影| 日韩欧美一区在线| 日韩久久精品一区| 久久在线观看免费| 国产亚洲一区字幕| 国产精品你懂的在线| 亚洲欧美一区二区三区极速播放 | 国产精品日韩成人| 国产精品美女久久久久aⅴ国产馆| 国产精品视频九色porn| 成人免费小视频| 一个色综合av| 婷婷成人综合网| 久久疯狂做爰流白浆xx| 国产一区二区三区高清播放| 高清视频一区二区| 一本一本久久a久久精品综合麻豆| 色先锋久久av资源部| 欧美私人免费视频| 日韩精品一区二区三区在线播放| 久久综合久久99| 中文字幕欧美国产| 亚洲综合丁香婷婷六月香| 亚洲成年人影院| 久久99国产精品久久| 成人精品高清在线| 欧美伊人久久久久久午夜久久久久| 欧美一区二区网站| 久久久久久久精| 亚洲免费av高清| 日韩av一二三| 国产福利精品一区二区| 99久久免费精品高清特色大片| 色成人在线视频| 日韩午夜电影在线观看| 国产精品网友自拍| 午夜精品久久久久| 97久久精品人人做人人爽50路 | 欧美精品自拍偷拍| 欧美日韩一区二区三区不卡| 欧美一级高清片| 中文字幕一区三区| 日本美女一区二区三区| 99这里只有久久精品视频| 欧美精品1区2区| 国产视频一区二区在线| 夜夜嗨av一区二区三区网页| 久久国产精品99久久久久久老狼| 粉嫩高潮美女一区二区三区| 欧美日韩高清一区二区| 久久久91精品国产一区二区精品| 亚洲日本免费电影| 免费看日韩a级影片| 不卡视频一二三四| 日韩欧美久久久| 亚洲综合一二三区| 国产成人精品一区二区三区网站观看| 99久久国产综合精品女不卡| 精品国产一区二区三区av性色| 成人欧美一区二区三区视频网页 | 麻豆国产一区二区| 色婷婷激情一区二区三区| 精品精品国产高清a毛片牛牛 | 激情五月播播久久久精品| 91国偷自产一区二区开放时间 | a4yy欧美一区二区三区| 26uuu欧美| 亚洲一区二区成人在线观看| 懂色中文一区二区在线播放| 日韩欧美中文字幕公布| 香蕉久久一区二区不卡无毒影院| gogo大胆日本视频一区| 久久夜色精品一区| 日韩二区三区四区| 欧美日韩中文字幕精品| 亚洲色大成网站www久久九九| 国内久久婷婷综合| 日韩视频免费直播| 亚洲国产视频网站| 色综合色综合色综合色综合色综合| 久久精品视频一区二区三区| 久久精品国产久精国产| 欧美一级xxx| 婷婷中文字幕综合| 欧美日韩综合在线免费观看| 亚洲老司机在线| 成人免费毛片片v| 国产欧美精品日韩区二区麻豆天美| 裸体一区二区三区| 日韩欧美中文字幕公布| 蜜乳av一区二区| 精品视频在线视频| 亚洲图片有声小说| 欧美最新大片在线看| 亚洲精品免费电影| 在线看不卡av| 亚洲一区二区三区精品在线| 欧美三级视频在线观看| 亚洲电影一级黄| 精品视频1区2区3区| 亚洲午夜久久久久| 精品1区2区3区| 午夜激情久久久| 91精品国产综合久久久久久久| 五月综合激情日本mⅴ| 欧美精品一二三四| 美女久久久精品| 欧美成人伊人久久综合网| 韩国中文字幕2020精品| 国产日韩在线不卡| 不卡的av网站| 夜夜嗨av一区二区三区四季av| 欧美视频三区在线播放| 婷婷久久综合九色综合伊人色| 欧美一区二区三区四区久久| 日本系列欧美系列| 久久综合久久99| 99久久婷婷国产综合精品| 一区二区三区国产精品| 7777精品伊人久久久大香线蕉最新版| 全国精品久久少妇| 国产午夜精品久久久久久久| www.欧美精品一二区| 亚洲一区二区三区中文字幕在线 | 久久久精品免费网站| 成人免费视频播放| 亚洲国产视频一区二区| 日韩女同互慰一区二区| 国产高清在线精品| 亚洲精品日韩专区silk| 6080亚洲精品一区二区| 国产精品夜夜嗨| 亚洲女女做受ⅹxx高潮| 欧美日韩精品欧美日韩精品一| 亚洲一级电影视频| 日韩一级成人av| bt欧美亚洲午夜电影天堂| 婷婷六月综合网| 国产婷婷色一区二区三区| 欧美日韩午夜影院| 国产伦精品一区二区三区视频青涩| 成人免费一区二区三区在线观看| 337p亚洲精品色噜噜噜| 国产成人夜色高潮福利影视| 亚洲综合999| 久久天天做天天爱综合色| 在线一区二区三区四区五区| 极品少妇一区二区三区精品视频 | 另类人妖一区二区av| 中文字幕欧美激情一区| 欧美精品1区2区| heyzo一本久久综合| 久久国产精品99精品国产| 一区二区三区.www| 国产亚洲成av人在线观看导航| 欧美午夜精品久久久久久超碰| 激情综合网最新| 亚洲一区二区中文在线| 2020国产精品久久精品美国| 欧美性受xxxx黑人xyx| 丁香激情综合国产| 免费视频最近日韩| 一二三区精品视频| 国产精品久久网站| 2欧美一区二区三区在线观看视频| 在线免费观看视频一区| 成熟亚洲日本毛茸茸凸凹| 免费美女久久99| 亚洲丝袜制服诱惑| 26uuu久久天堂性欧美| 欧美色图免费看| 不卡高清视频专区| 东方aⅴ免费观看久久av| 九色综合国产一区二区三区| 亚洲成人在线免费| 亚洲欧美欧美一区二区三区| 久久综合狠狠综合| 日韩精品一区在线| 欧美日本韩国一区二区三区视频| 波多野结衣在线aⅴ中文字幕不卡| 美国毛片一区二区| 亚洲成a人v欧美综合天堂| 亚洲男同性视频| 亚洲欧洲日本在线| 欧美极品美女视频| 久久久午夜电影| 精品福利一二区| 欧美一区二区不卡视频| 欧美午夜在线一二页| 91女神在线视频| 不卡一区中文字幕| 99久久婷婷国产| 不卡电影一区二区三区|