亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp.c

?? Code for devellop for most DSP application. This code includes configurations for register into the
?? C
?? 第 1 頁 / 共 2 頁
字號:
#include "essaiCSL.h"
#include <csl_mcbsp.h>

MCBSP_Handle hMcbsp; 

void initMcbsp() {

/* create a config structure for digital loopback mode */
MCBSP_Config ConfigLoopback = {
  
  /* Serial Port Control Register (SPCR) */
  MCBSP_SPCR_RMK(        
  
    MCBSP_SPCR_FREE_YES, /* Serial clock free running mode(FREE)
                              MCBSP_SPCR_FREE_NO - During emulation halt,SOFT bit
                                   determines operation of McBSP.
                              MCBSP_SPCR_FREE_YES - During emulation halt, serial 
                                   clocks continue to run.                     */                                                     
    
    MCBSP_SPCR_SOFT_YES, /* Serial clock emulation mode(SOFT)
                              MCBSP_SPCR_SOFT_NO -  In conjunction with FREE = 0, 
                                   serial port clock stops immediately during 
                                   emulation halt,thus aborting any transmissions.          
                              MCBSP_SPCR_SOFT_YES - In conjunction with FREE = 0, 
                                   during emulation halt, serial port clock stops
                                   after completion of current transmission.   */
                              
    MCBSP_SPCR_FRST_YES, /* Frame sync generator reset(FRST)
                              MCBSP_SPCR_FRST_YES /MCBSP_SPCR_FRST_0 - Frame sync 
                                   generation logic is reset.
                              MCBSP_SPCR_FRST_NO /MCBSP_SPCR_FRST_1  - Frame sync
                                   signal is generated after eight CLKG clocks. */ 
               
    MCBSP_SPCR_GRST_YES, /* Sample rate generator reset(GRST)
                             MCBSP_SPCR_GRST_YES /MCBSP_SPCR_GRST_0  - Reset    
                             MCBSP_SPCR_GRST_NO /MCBSP_SPCR_GRST_1 -Out of reset*/   
    
    MCBSP_SPCR_XINTM_XRDY,/* Transmit interrupt mode(XINTM) 
                             MCBSP_SPCR_XINTM_XRDY - XINT driven by XRDY    
                             MCBSP_SPCR_XINTM_EOS  - XINT generated by 
                                   end-of-subframe in multichannel operation    
                             MCBSP_SPCR_XINTM_FRM  - XINT generated by a new frame
                                   synchronization    
                             MCBSP_SPCR_XINTM_XSYNCERR - XINT generated by XSYNCERR
                                                                                */
    MCBSP_SPCR_XSYNCERR_NO,/* Transmit synchronization error  
                             MCBSP_SPCR_XSYNCERR_NO /MCBSP_SPCR_XSYNCERR_0  - No 
                                   frame synchronization error
                             MCBSP_SPCR_XSYNCERR_YES /MCBSP_SPCR_XSYNCERR_1 - Frame 
                                   synchronization error detected by McBSP       */
    
    MCBSP_SPCR_XRST_YES, /* Transmitter reset(XRST). This resets or enables 
                            transmitter.
                             MCBSP_SPCR_XRST_YES /MCBSP_SPCR_XRST_0  - Serial port 
                                   transmitter is disabled and is in reset state.
                             MCBSP_SPCR_XRST_NO /MCBSP_SPCR_XRST_1   - Serial port 
                                   transmitter is enabled.                       */  
    
    MCBSP_SPCR_DLB_ON,   /* Digital loopback(DLB) mode 
                             MCBSP_SPCR_DLB_OFF   - DLB Disabled 
                             MCBSP_SPCR_DLB_ON    - DLB Enabled                  */ 
    
    MCBSP_SPCR_RJUST_RZF,/*Receive data sign-extension and justification mode(RJUST)
                             MCBSP_SPCR_RJUST_RZF - Right-justify and zero-fill 
                                   MSBs in DRR.  
                             MCBSP_SPCR_RJUST_RSE - Right-justify and sign-extend
                                   MSBs in DRR.
                             MCBSP_SPCR_RJUST_LZF - Left-justify and zero-fill 
                                   LSBs in DRR.                                  */
    
    MCBSP_SPCR_CLKSTP_DISABLE,/* Clock stop(CLKSTP) mode
                             MCBSP_SPCR_CLKSTP_DISABLE - Disabled. Normal 
                                  clocking enabled for non-SPI mode.               
                             MCBSP_SPCR_CLKSTP_NODELAY -Clock starts without delay.                               
                             MCBSP_SPCR_CLKSTP_DELAY   - Clock starts with delay.*/
    
    MCBSP_SPCR_DXENA_OFF,/* DX Enabler(DXENA) -Extra delay for DX turn-on time.
                             Only first bit of data is delayed.
                             MCBSP_SPCR_DXENA_OFF - DX enabler is off.       
                             MCBSP_SPCR_DXENA_ON  - DX enabler is on.            */ 
    
    MCBSP_SPCR_RINTM_RRDY,/* Receive interrupt(RINT) mode
                             MCBSP_SPCR_RINTM_RRDY - RINT driven by RRDY    
                             MCBSP_SPCR_RINTM_EOS  - RINT generated by 
                                  end-of-subframe in multichannel operation
                             MCBSP_SPCR_RINTM_FRM  - RINT generated by a new frame
                                  synchronization    
                             MCBSP_SPCR_RINTM_RSYNCERR -RINT generated by RSYNCERR*/
   
    MCBSP_SPCR_RSYNCERR_NO,/* Receive synchronization error(RSYNCERR)
                             MCBSP_SPCR_RSYNCERR_NO /MCBSP_SPCR_RSYNCERR_0 - No
                                  frame synchronization error
                             MCBSP_SPCR_RSYNCERR_YES /MCBSP_SPCR_RSYNCERR_1 - Frame
                                  synchronization error detected by McBSP         */ 
                               
    MCBSP_SPCR_RRST_YES /* Receiver reset(RRST). This resets or enables
                           receiver.       
                             MCBSP_SPCR_RRST_YES /MCBSP_SPCR_RRST_0 - Serial 
                                 port receiver is disabled and is in reset state. 
                             MCBSP_SPCR_RRST_NO  /MCBSP_SPCR_RRST_1 - Serial
                                  port receiver is enabled.                    */
    
  ),
    
  /*  Receive Control Register (RCR) */
  MCBSP_RCR_RMK(  
  
    MCBSP_RCR_RPHASE_SINGLE, /* Receive phases 
                             MCBSP_RCR_RPHASE_SINGLE - Single phase frame                          
                             MCBSP_RCR_RPHASE_DUAL   - Dual phase frame        */
                              
    MCBSP_RCR_RFRLEN2_OF(0), /* Receive frame length in phase 2(RFRLEN2) 
                              000 0000b: 1 word per phase     
                              000 0001b: 2 words per phase
                              . . . . . . . . . . . . 
                              111 1111b: 128 words per phase                   */
    
    MCBSP_RCR_RWDLEN2_8BIT,/* Receive element length in phase 2(RWDLEN2)  
                             MCBSP_RCR_RWDLEN2_8BIT  -  8  bits   
                             MCBSP_RCR_RWDLEN2_12BIT -  12 bits
                             MCBSP_RCR_RWDLEN2_16BIT -  16 bits
                             MCBSP_RCR_RWDLEN2_20BIT -  20 bits
                             MCBSP_RCR_RWDLEN2_24BIT -  24 bits
                             MCBSP_RCR_RWDLEN2_32BIT -  32 bits                */
                             
    MCBSP_RCR_RCOMPAND_MSB,/* Receive companding mode (RCOMPAND)  
                             MCBSP_RCR_RCOMPAND_MSB  - No companding.Data 
                                  transfer starts with MSB first.    
                             MCBSP_RCR_RCOMPAND_8BITLSB - No companding, 
                                  8-bit data. Transfer starts with LSB first. 
                                  Applicable to 8-bit data or 32-bit data in 
                                  data reversal mode. 
                             MCBSP_RCR_RCOMPAND_ULAW -  Compand using m-law for
                                  receive data. Applicable to 8-bit data only   
                             MCBSP_RCR_RCOMPAND_ALAW - Compand using A-law for 
                                  receive data. Applicable to 8-bit data only  */  
     
    MCBSP_RCR_RFIG_YES, /* Receive frame ignore(RFIG)
                             MCBSP_RCR_RFIG_NO  - Unexpected receive frame
                                  synchronization pulses restart the transfer.  
                             MCBSP_RCR_RFIG_YES - Unexpected receive frame
                                  synchronization pulses are ignored.          */
                                  
    MCBSP_RCR_RDATDLY_0BIT,/* Receive data delay(RDATDLY)
                             MCBSP_RCR_RDATDLY_0BIT - 0 bit data delay 
                             MCBSP_RCR_RDATDLY_1BIT - 1 bit data delay
                             MCBSP_RCR_RDATDLY_2BIT - 2 bit data delay         */
    
    MCBSP_RCR_RFRLEN1_OF(0), /* Receive frame length in phase 1(RFRLEN1)
                             000 0000b: 1 word per phase 
                             000 0001b: 2 words per phase
                             . . . . . . . . . . . . 
                             111 1111b: 128 words per phase                    */ 
                             
    MCBSP_RCR_RWDLEN1_32BIT,/* Receive element length in phase 1(RWDLEN1)
    
                             MCBSP_RCR_RWDLEN1_8BIT  -  8 bits
                             MCBSP_RCR_RWDLEN1_12BIT - 12 bits 
                             MCBSP_RCR_RWDLEN1_16BIT - 16 bits 
                             MCBSP_RCR_RWDLEN1_20BIT - 20 bits 
                             MCBSP_RCR_RWDLEN1_24BIT - 24 bits
                             MCBSP_RCR_RWDLEN1_32BIT - 32 bits                 */
    
    MCBSP_RCR_RWDREVRS_DISABLE/* Receive 32-bit bit reversal feature.(RWDREVRS)
                             MCBSP_RCR_RWDREVRS_DISABLE -32 bit reversal disabled
                             MCBSP_RCR_RWDREVRS_ENABLE  -32 bit reversal enabled. 
                                  32-bit data is received LSB first.        
                                  RWDLEN should be set for 32-bit operation.
                                  RCOMPAND should be set to 01b else operation
                                  is undefined.                                */
  ),

  /* Transmit Control Register (XCR) */
  MCBSP_XCR_RMK(            
    
    MCBSP_XCR_XPHASE_SINGLE,/* Transmit phases
                             MCBSP_XCR_XPHASE_SINGLE - Single phase frame
                             MCBSP_XCR_XPHASE_DUAL   - Dual phase frame       */
    
    MCBSP_XCR_XFRLEN2_OF(0),/* Transmit frame length in phase 2(XFRLEN2) 
                             000 0000b: 1 word per phase   
                             000 0001b: 2 words per phase  
                             . . . . . . . . . . . .       
                             111 1111b: 128 words per phase                   */
                             
    MCBSP_XCR_XWDLEN2_8BIT, /*  Transmit element length in phase 2
                             MCBSP_XCR_XWDLEN2_8BIT    -  8  bits                   
                             MCBSP_XCR_XWDLEN2_12BIT   -  12 bits                   
                             MCBSP_XCR_XWDLEN2_16BIT   -  16 bits                   
                             MCBSP_XCR_XWDLEN2_20BIT   -  20 bits                   
                             MCBSP_XCR_XWDLEN2_24BIT   -  24 bits                   
                             MCBSP_XCR_XWDLEN2_32BIT   -  32 bits             */
  
    MCBSP_XCR_XCOMPAND_MSB, /* Transmit companding mode(XCOMPAND)
                             MCBSP_XCR_XCOMPAND_MSB      - No companding. Data 
                                  transfer starts with MSB first.
                             MCBSP_XCR_XCOMPAND_8BITLSB  - No companding, 8-bit
                                   data. Transfer starts with LSB first. 
                                   Applicable to 8-bit data,or 32-bit data in 
                                   data reversal mode.    
                             MCBSP_XCR_XCOMPAND_ULAW     - Compand using m-law
                                   for receive data.Applicable to 8-bit data only.
                             MCBSP_XCR_XCOMPAND_ALAW  - Compand using A-law for
                                   receive data.Applicable to 8-bit data only. */
    
    MCBSP_XCR_XFIG_YES, /* Transmit frame ignore(XFIG)
                             MCBSP_XCR_XFIG_NO  - Unexpected transmit frame
                                   synchronization pulses restart the transfer.
                             MCBSP_XCR_XFIG_YES - Unexpected transmit frame 
                                   synchronization pulses are ignored.         */
    
    MCBSP_XCR_XDATDLY_1BIT, /*  Transmit data delay(XDATDLY)
                             MCBSP_XCR_XDATDLY_0BIT   - 0 bit data delay             
                             MCBSP_XCR_XDATDLY_1BIT   - 1 bit data delay            
                             MCBSP_XCR_XDATDLY_2BIT   - 2 bit data delay       */ 
    
    MCBSP_XCR_XFRLEN1_OF(0), /* Transmit frame length in phase 1(XFRLEN1)
                             000 0000b: 1 word per phase 
                             000 0001b: 2 words per phase
                             . . . . . . . . . . . . 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲444eee在线观看| 成人综合在线观看| www.久久精品| 91精品国产综合久久国产大片| 国产欧美日韩精品一区| 人人狠狠综合久久亚洲| 91视频在线看| 日本一区二区动态图| 蜜臀va亚洲va欧美va天堂| 91精品福利视频| 国产精品国产三级国产三级人妇 | 91麻豆精品国产91久久久久久久久 | 精品制服美女久久| 欧美做爰猛烈大尺度电影无法无天| 久久久久国产精品麻豆ai换脸| 肉色丝袜一区二区| 欧美色视频在线观看| 最新久久zyz资源站| 成人丝袜18视频在线观看| 精品国产三级电影在线观看| 天堂影院一区二区| 欧美日韩午夜在线| 亚洲综合在线五月| 91黄色在线观看| 中文字幕亚洲不卡| www.日本不卡| 国产精品国产三级国产专播品爱网 | 中文字幕av一区二区三区高 | 欧美三级中文字| 一区二区三区四区亚洲| 91蝌蚪porny九色| 亚洲精品美国一| 色国产精品一区在线观看| 亚洲一区二区偷拍精品| 91福利区一区二区三区| 亚洲在线中文字幕| 在线播放中文一区| 久久国产精品无码网站| 久久亚区不卡日本| 成人午夜av影视| 有码一区二区三区| 欧美日韩激情一区| 免费高清在线一区| 欧美精品一区二区久久婷婷| 国产在线精品一区二区| 国产精品免费视频观看| 成人激情电影免费在线观看| 亚洲欧美乱综合| 欧美二区三区的天堂| 久久97超碰国产精品超碰| 久久精品一区蜜桃臀影院| 97精品久久久久中文字幕 | 中文字幕一区二区三区在线不卡 | 成人av免费在线观看| 亚洲精品免费一二三区| 9191国产精品| 国产精品自产自拍| 亚洲欧美日韩精品久久久久| 欧美乱妇一区二区三区不卡视频| 黄色小说综合网站| 亚洲欧美一区二区三区极速播放 | 欧美日韩在线电影| 国内精品伊人久久久久av影院| 欧美高清在线视频| 欧美久久一二三四区| 国产精品一级在线| 亚洲激情网站免费观看| 欧美成人女星排行榜| 成人app软件下载大全免费| 日韩国产在线一| 欧美激情在线一区二区三区| 制服丝袜一区二区三区| eeuss影院一区二区三区| 免费的国产精品| 专区另类欧美日韩| 久久综合久久综合久久| 欧美综合视频在线观看| 国产成人8x视频一区二区| 亚洲第一电影网| 中文字幕乱码日本亚洲一区二区| 911精品产国品一二三产区| 99久久综合精品| 麻豆精品视频在线观看视频| 一区二区激情小说| 国产欧美一区二区精品性色 | 欧美精选一区二区| 不卡的av在线播放| 国产一区二区三区香蕉| 日韩不卡一区二区三区 | 欧美三级日韩三级| 成人动漫av在线| 美腿丝袜亚洲三区| 日韩制服丝袜先锋影音| 玉米视频成人免费看| 中文字幕欧美一| 久久久久久一二三区| 日韩欧美视频在线| 欧美区在线观看| 欧美又粗又大又爽| 91麻豆产精品久久久久久 | 欧美精品色综合| 欧美色手机在线观看| 色激情天天射综合网| 成人精品视频一区二区三区| 国产精品一区在线观看乱码 | 粉嫩av亚洲一区二区图片| 激情欧美日韩一区二区| 麻豆极品一区二区三区| 久久精品国产久精国产爱| 日本亚洲欧美天堂免费| 日韩精品成人一区二区三区| 亚洲一区二区三区国产| 亚洲国产视频在线| 亚洲第一狼人社区| 亚洲影视在线播放| 一区二区三区欧美久久| 一区二区三区电影在线播| 亚洲精品免费电影| 亚洲国产成人91porn| 性久久久久久久久久久久| 日本不卡视频在线观看| 看电视剧不卡顿的网站| 极品少妇一区二区三区精品视频| 精品一区二区免费视频| 国产一区二区电影| www.久久久久久久久| 色综合天天综合在线视频| 日本电影欧美片| 欧美一区二区久久久| 欧美大片在线观看| 国产欧美日韩精品一区| 亚洲另类在线一区| 日韩成人一区二区三区在线观看| 青青草国产精品97视觉盛宴| 黄色精品一二区| www.亚洲免费av| 欧美精品 日韩| 久久久精品影视| 亚洲欧美一区二区三区孕妇| 午夜欧美大尺度福利影院在线看 | 欧美成人bangbros| 亚洲国产精品成人综合| 亚洲精品久久久蜜桃| 日本特黄久久久高潮| 国产一区二区在线电影| 91久久国产最好的精华液| 日韩一区国产二区欧美三区| 国产女同互慰高潮91漫画| 一区二区三区在线高清| 精品一区二区在线看| 99久久精品国产观看| 在线播放91灌醉迷j高跟美女| 久久久久国产免费免费| 亚洲妇女屁股眼交7| 国产精一品亚洲二区在线视频| 99国产精品国产精品久久| 91精品国产aⅴ一区二区| 中文字幕av资源一区| 日韩精品成人一区二区三区| 成人网男人的天堂| 日韩精品一区二区三区蜜臀| 中文字幕一区二区日韩精品绯色| 日韩有码一区二区三区| 成人精品电影在线观看| 91精品国产品国语在线不卡| 国产精品国产成人国产三级| 狠狠色伊人亚洲综合成人| 在线观看不卡一区| 国产精品色在线| 亚洲精品你懂的| 欧美一级电影网站| k8久久久一区二区三区| 国产精品久久久久久久久快鸭| 婷婷夜色潮精品综合在线| 成人国产精品免费| 亚洲视频每日更新| 久久久久久久电影| 国产成人午夜视频| 欧美日韩视频一区二区| 国产精品国产三级国产aⅴ原创| 麻豆91免费看| 欧美日韩mp4| 一区二区三区四区乱视频| 99国产欧美久久久精品| 久久先锋影音av鲁色资源网| 日韩激情一区二区| 欧美麻豆精品久久久久久| 亚洲一区二区精品视频| 91亚洲午夜精品久久久久久| 久久久久久久久免费| 国产一区二区视频在线| 精品国产一区二区三区不卡| 日韩国产在线一| 91精品国产aⅴ一区二区| 亚洲va韩国va欧美va| 欧美日韩在线一区二区| 天天操天天干天天综合网| 欧美日韩一二三| 丝袜亚洲精品中文字幕一区| 欧美日韩成人综合在线一区二区|