亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp.c

?? Code for devellop for most DSP application. This code includes configurations for register into the
?? C
?? 第 1 頁 / 共 2 頁
字號:
#include "essaiCSL.h"
#include <csl_mcbsp.h>

MCBSP_Handle hMcbsp; 

void initMcbsp() {

/* create a config structure for digital loopback mode */
MCBSP_Config ConfigLoopback = {
  
  /* Serial Port Control Register (SPCR) */
  MCBSP_SPCR_RMK(        
  
    MCBSP_SPCR_FREE_YES, /* Serial clock free running mode(FREE)
                              MCBSP_SPCR_FREE_NO - During emulation halt,SOFT bit
                                   determines operation of McBSP.
                              MCBSP_SPCR_FREE_YES - During emulation halt, serial 
                                   clocks continue to run.                     */                                                     
    
    MCBSP_SPCR_SOFT_YES, /* Serial clock emulation mode(SOFT)
                              MCBSP_SPCR_SOFT_NO -  In conjunction with FREE = 0, 
                                   serial port clock stops immediately during 
                                   emulation halt,thus aborting any transmissions.          
                              MCBSP_SPCR_SOFT_YES - In conjunction with FREE = 0, 
                                   during emulation halt, serial port clock stops
                                   after completion of current transmission.   */
                              
    MCBSP_SPCR_FRST_YES, /* Frame sync generator reset(FRST)
                              MCBSP_SPCR_FRST_YES /MCBSP_SPCR_FRST_0 - Frame sync 
                                   generation logic is reset.
                              MCBSP_SPCR_FRST_NO /MCBSP_SPCR_FRST_1  - Frame sync
                                   signal is generated after eight CLKG clocks. */ 
               
    MCBSP_SPCR_GRST_YES, /* Sample rate generator reset(GRST)
                             MCBSP_SPCR_GRST_YES /MCBSP_SPCR_GRST_0  - Reset    
                             MCBSP_SPCR_GRST_NO /MCBSP_SPCR_GRST_1 -Out of reset*/   
    
    MCBSP_SPCR_XINTM_XRDY,/* Transmit interrupt mode(XINTM) 
                             MCBSP_SPCR_XINTM_XRDY - XINT driven by XRDY    
                             MCBSP_SPCR_XINTM_EOS  - XINT generated by 
                                   end-of-subframe in multichannel operation    
                             MCBSP_SPCR_XINTM_FRM  - XINT generated by a new frame
                                   synchronization    
                             MCBSP_SPCR_XINTM_XSYNCERR - XINT generated by XSYNCERR
                                                                                */
    MCBSP_SPCR_XSYNCERR_NO,/* Transmit synchronization error  
                             MCBSP_SPCR_XSYNCERR_NO /MCBSP_SPCR_XSYNCERR_0  - No 
                                   frame synchronization error
                             MCBSP_SPCR_XSYNCERR_YES /MCBSP_SPCR_XSYNCERR_1 - Frame 
                                   synchronization error detected by McBSP       */
    
    MCBSP_SPCR_XRST_YES, /* Transmitter reset(XRST). This resets or enables 
                            transmitter.
                             MCBSP_SPCR_XRST_YES /MCBSP_SPCR_XRST_0  - Serial port 
                                   transmitter is disabled and is in reset state.
                             MCBSP_SPCR_XRST_NO /MCBSP_SPCR_XRST_1   - Serial port 
                                   transmitter is enabled.                       */  
    
    MCBSP_SPCR_DLB_ON,   /* Digital loopback(DLB) mode 
                             MCBSP_SPCR_DLB_OFF   - DLB Disabled 
                             MCBSP_SPCR_DLB_ON    - DLB Enabled                  */ 
    
    MCBSP_SPCR_RJUST_RZF,/*Receive data sign-extension and justification mode(RJUST)
                             MCBSP_SPCR_RJUST_RZF - Right-justify and zero-fill 
                                   MSBs in DRR.  
                             MCBSP_SPCR_RJUST_RSE - Right-justify and sign-extend
                                   MSBs in DRR.
                             MCBSP_SPCR_RJUST_LZF - Left-justify and zero-fill 
                                   LSBs in DRR.                                  */
    
    MCBSP_SPCR_CLKSTP_DISABLE,/* Clock stop(CLKSTP) mode
                             MCBSP_SPCR_CLKSTP_DISABLE - Disabled. Normal 
                                  clocking enabled for non-SPI mode.               
                             MCBSP_SPCR_CLKSTP_NODELAY -Clock starts without delay.                               
                             MCBSP_SPCR_CLKSTP_DELAY   - Clock starts with delay.*/
    
    MCBSP_SPCR_DXENA_OFF,/* DX Enabler(DXENA) -Extra delay for DX turn-on time.
                             Only first bit of data is delayed.
                             MCBSP_SPCR_DXENA_OFF - DX enabler is off.       
                             MCBSP_SPCR_DXENA_ON  - DX enabler is on.            */ 
    
    MCBSP_SPCR_RINTM_RRDY,/* Receive interrupt(RINT) mode
                             MCBSP_SPCR_RINTM_RRDY - RINT driven by RRDY    
                             MCBSP_SPCR_RINTM_EOS  - RINT generated by 
                                  end-of-subframe in multichannel operation
                             MCBSP_SPCR_RINTM_FRM  - RINT generated by a new frame
                                  synchronization    
                             MCBSP_SPCR_RINTM_RSYNCERR -RINT generated by RSYNCERR*/
   
    MCBSP_SPCR_RSYNCERR_NO,/* Receive synchronization error(RSYNCERR)
                             MCBSP_SPCR_RSYNCERR_NO /MCBSP_SPCR_RSYNCERR_0 - No
                                  frame synchronization error
                             MCBSP_SPCR_RSYNCERR_YES /MCBSP_SPCR_RSYNCERR_1 - Frame
                                  synchronization error detected by McBSP         */ 
                               
    MCBSP_SPCR_RRST_YES /* Receiver reset(RRST). This resets or enables
                           receiver.       
                             MCBSP_SPCR_RRST_YES /MCBSP_SPCR_RRST_0 - Serial 
                                 port receiver is disabled and is in reset state. 
                             MCBSP_SPCR_RRST_NO  /MCBSP_SPCR_RRST_1 - Serial
                                  port receiver is enabled.                    */
    
  ),
    
  /*  Receive Control Register (RCR) */
  MCBSP_RCR_RMK(  
  
    MCBSP_RCR_RPHASE_SINGLE, /* Receive phases 
                             MCBSP_RCR_RPHASE_SINGLE - Single phase frame                          
                             MCBSP_RCR_RPHASE_DUAL   - Dual phase frame        */
                              
    MCBSP_RCR_RFRLEN2_OF(0), /* Receive frame length in phase 2(RFRLEN2) 
                              000 0000b: 1 word per phase     
                              000 0001b: 2 words per phase
                              . . . . . . . . . . . . 
                              111 1111b: 128 words per phase                   */
    
    MCBSP_RCR_RWDLEN2_8BIT,/* Receive element length in phase 2(RWDLEN2)  
                             MCBSP_RCR_RWDLEN2_8BIT  -  8  bits   
                             MCBSP_RCR_RWDLEN2_12BIT -  12 bits
                             MCBSP_RCR_RWDLEN2_16BIT -  16 bits
                             MCBSP_RCR_RWDLEN2_20BIT -  20 bits
                             MCBSP_RCR_RWDLEN2_24BIT -  24 bits
                             MCBSP_RCR_RWDLEN2_32BIT -  32 bits                */
                             
    MCBSP_RCR_RCOMPAND_MSB,/* Receive companding mode (RCOMPAND)  
                             MCBSP_RCR_RCOMPAND_MSB  - No companding.Data 
                                  transfer starts with MSB first.    
                             MCBSP_RCR_RCOMPAND_8BITLSB - No companding, 
                                  8-bit data. Transfer starts with LSB first. 
                                  Applicable to 8-bit data or 32-bit data in 
                                  data reversal mode. 
                             MCBSP_RCR_RCOMPAND_ULAW -  Compand using m-law for
                                  receive data. Applicable to 8-bit data only   
                             MCBSP_RCR_RCOMPAND_ALAW - Compand using A-law for 
                                  receive data. Applicable to 8-bit data only  */  
     
    MCBSP_RCR_RFIG_YES, /* Receive frame ignore(RFIG)
                             MCBSP_RCR_RFIG_NO  - Unexpected receive frame
                                  synchronization pulses restart the transfer.  
                             MCBSP_RCR_RFIG_YES - Unexpected receive frame
                                  synchronization pulses are ignored.          */
                                  
    MCBSP_RCR_RDATDLY_0BIT,/* Receive data delay(RDATDLY)
                             MCBSP_RCR_RDATDLY_0BIT - 0 bit data delay 
                             MCBSP_RCR_RDATDLY_1BIT - 1 bit data delay
                             MCBSP_RCR_RDATDLY_2BIT - 2 bit data delay         */
    
    MCBSP_RCR_RFRLEN1_OF(0), /* Receive frame length in phase 1(RFRLEN1)
                             000 0000b: 1 word per phase 
                             000 0001b: 2 words per phase
                             . . . . . . . . . . . . 
                             111 1111b: 128 words per phase                    */ 
                             
    MCBSP_RCR_RWDLEN1_32BIT,/* Receive element length in phase 1(RWDLEN1)
    
                             MCBSP_RCR_RWDLEN1_8BIT  -  8 bits
                             MCBSP_RCR_RWDLEN1_12BIT - 12 bits 
                             MCBSP_RCR_RWDLEN1_16BIT - 16 bits 
                             MCBSP_RCR_RWDLEN1_20BIT - 20 bits 
                             MCBSP_RCR_RWDLEN1_24BIT - 24 bits
                             MCBSP_RCR_RWDLEN1_32BIT - 32 bits                 */
    
    MCBSP_RCR_RWDREVRS_DISABLE/* Receive 32-bit bit reversal feature.(RWDREVRS)
                             MCBSP_RCR_RWDREVRS_DISABLE -32 bit reversal disabled
                             MCBSP_RCR_RWDREVRS_ENABLE  -32 bit reversal enabled. 
                                  32-bit data is received LSB first.        
                                  RWDLEN should be set for 32-bit operation.
                                  RCOMPAND should be set to 01b else operation
                                  is undefined.                                */
  ),

  /* Transmit Control Register (XCR) */
  MCBSP_XCR_RMK(            
    
    MCBSP_XCR_XPHASE_SINGLE,/* Transmit phases
                             MCBSP_XCR_XPHASE_SINGLE - Single phase frame
                             MCBSP_XCR_XPHASE_DUAL   - Dual phase frame       */
    
    MCBSP_XCR_XFRLEN2_OF(0),/* Transmit frame length in phase 2(XFRLEN2) 
                             000 0000b: 1 word per phase   
                             000 0001b: 2 words per phase  
                             . . . . . . . . . . . .       
                             111 1111b: 128 words per phase                   */
                             
    MCBSP_XCR_XWDLEN2_8BIT, /*  Transmit element length in phase 2
                             MCBSP_XCR_XWDLEN2_8BIT    -  8  bits                   
                             MCBSP_XCR_XWDLEN2_12BIT   -  12 bits                   
                             MCBSP_XCR_XWDLEN2_16BIT   -  16 bits                   
                             MCBSP_XCR_XWDLEN2_20BIT   -  20 bits                   
                             MCBSP_XCR_XWDLEN2_24BIT   -  24 bits                   
                             MCBSP_XCR_XWDLEN2_32BIT   -  32 bits             */
  
    MCBSP_XCR_XCOMPAND_MSB, /* Transmit companding mode(XCOMPAND)
                             MCBSP_XCR_XCOMPAND_MSB      - No companding. Data 
                                  transfer starts with MSB first.
                             MCBSP_XCR_XCOMPAND_8BITLSB  - No companding, 8-bit
                                   data. Transfer starts with LSB first. 
                                   Applicable to 8-bit data,or 32-bit data in 
                                   data reversal mode.    
                             MCBSP_XCR_XCOMPAND_ULAW     - Compand using m-law
                                   for receive data.Applicable to 8-bit data only.
                             MCBSP_XCR_XCOMPAND_ALAW  - Compand using A-law for
                                   receive data.Applicable to 8-bit data only. */
    
    MCBSP_XCR_XFIG_YES, /* Transmit frame ignore(XFIG)
                             MCBSP_XCR_XFIG_NO  - Unexpected transmit frame
                                   synchronization pulses restart the transfer.
                             MCBSP_XCR_XFIG_YES - Unexpected transmit frame 
                                   synchronization pulses are ignored.         */
    
    MCBSP_XCR_XDATDLY_1BIT, /*  Transmit data delay(XDATDLY)
                             MCBSP_XCR_XDATDLY_0BIT   - 0 bit data delay             
                             MCBSP_XCR_XDATDLY_1BIT   - 1 bit data delay            
                             MCBSP_XCR_XDATDLY_2BIT   - 2 bit data delay       */ 
    
    MCBSP_XCR_XFRLEN1_OF(0), /* Transmit frame length in phase 1(XFRLEN1)
                             000 0000b: 1 word per phase 
                             000 0001b: 2 words per phase
                             . . . . . . . . . . . . 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲视频在线一区二区| 色综合久久综合网| 日韩欧美一级二级| 天天射综合影视| 精品视频在线看| 椎名由奈av一区二区三区| 国产精品一二三四五| 久久精品男人的天堂| 国产九色精品成人porny | 欧美性三三影院| 一区二区三区日韩欧美| 99re8在线精品视频免费播放| 国产精品视频观看| 色婷婷亚洲精品| 亚洲成a人v欧美综合天堂下载 | 日韩美一区二区三区| 亚洲综合在线五月| 51精品久久久久久久蜜臀| 麻豆国产91在线播放| 精品国免费一区二区三区| 国产一区二区三区不卡在线观看| 精品久久久久久最新网址| 国产主播一区二区三区| 久久久99精品免费观看| 丁香激情综合国产| 国产午夜亚洲精品羞羞网站| 懂色av一区二区三区蜜臀| 亚洲色图视频免费播放| 欧美午夜在线一二页| 日本vs亚洲vs韩国一区三区| 久久综合久久鬼色中文字| 丁香婷婷综合色啪| 亚洲国产精品久久久久婷婷884 | 日本一不卡视频| 精品国产区一区| 91在线丨porny丨国产| 亚洲一区中文日韩| 欧美成人精品高清在线播放| 国产精品沙发午睡系列990531| 欧美中文字幕一二三区视频| 亚洲在线视频免费观看| 日韩欧美一级片| av在线综合网| 99re热视频精品| 麻豆高清免费国产一区| 国产精品嫩草影院av蜜臀| 欧美日韩免费高清一区色橹橹| 奇米影视在线99精品| 精品盗摄一区二区三区| 91色视频在线| 精品一区二区三区在线观看国产| 中文字幕视频一区| 日韩欧美区一区二| 91蜜桃免费观看视频| 久久精品久久综合| 久久久午夜精品| 一本大道av一区二区在线播放| 免费美女久久99| 亚洲精品少妇30p| 精品国产麻豆免费人成网站| 色综合欧美在线| 国产激情精品久久久第一区二区| 亚洲大尺度视频在线观看| 久久久久久久免费视频了| 欧美三级资源在线| 成人app下载| 久久精品国产久精国产爱| 亚洲国产精品一区二区久久| 欧美激情一区二区| 久久精品亚洲精品国产欧美| 7777精品伊人久久久大香线蕉经典版下载 | 欧美一区二区三区视频在线观看| 国产成人精品三级麻豆| 男人的天堂久久精品| 亚洲国产精品影院| 亚洲美女免费在线| 国产日韩亚洲欧美综合| 欧美一个色资源| 欧美日精品一区视频| 国产精品亚洲成人| 亚洲一二三专区| 亚洲色图一区二区| 国产精品福利av| 国产欧美精品国产国产专区| 精品国产一区二区三区久久久蜜月| 欧美日韩国产首页在线观看| 欧洲另类一二三四区| 国产盗摄女厕一区二区三区| 精品写真视频在线观看| 久久99精品久久久久久动态图 | 伊人性伊人情综合网| 一本大道久久a久久精品综合| 成人一区二区在线观看| 青青草原综合久久大伊人精品 | 久久69国产一区二区蜜臀| 日韩电影免费在线看| 亚洲国产一区二区三区| 亚洲福利视频三区| 视频一区国产视频| 天天影视网天天综合色在线播放| 午夜精品一区在线观看| 亚洲精品成人精品456| 中文字幕综合网| 亚洲成人动漫av| 日韩精品乱码av一区二区| 亚洲一区二区欧美| 亚洲国产精品久久艾草纯爱| 一区二区三区产品免费精品久久75| 一区二区三区四区不卡视频| 亚洲va天堂va国产va久| 日本视频免费一区| 午夜精品一区二区三区免费视频| 日本大胆欧美人术艺术动态 | 91亚洲国产成人精品一区二区三| 亚洲成年人网站在线观看| 久久精品亚洲乱码伦伦中文| 亚洲精品国产一区二区三区四区在线| 五月激情综合色| 成人午夜私人影院| 在线电影一区二区三区| 久久久一区二区三区捆绑**| 亚洲精品日韩综合观看成人91| 免费人成网站在线观看欧美高清| 国产suv一区二区三区88区| 欧美午夜电影一区| 久久久国产精品不卡| 天堂成人免费av电影一区| 成人的网站免费观看| 欧美一级在线观看| 亚洲激情中文1区| 国产成人精品免费网站| 777久久久精品| 亚洲精品国产精品乱码不99| 国产精品影视天天线| 欧美猛男男办公室激情| 综合av第一页| 成人一区二区三区在线观看| 欧美一级黄色录像| 亚洲观看高清完整版在线观看| 成人激情小说网站| 精品国内片67194| 奇米在线7777在线精品 | 亚洲福中文字幕伊人影院| 成人免费高清视频在线观看| 欧美大片在线观看一区| 性欧美大战久久久久久久久| 97久久超碰精品国产| 欧美国产欧美亚州国产日韩mv天天看完整 | 美国毛片一区二区三区| 91福利区一区二区三区| 国产精品福利一区| 成人av影院在线| 久久免费午夜影院| 另类小说一区二区三区| 欧美肥妇free| 日本成人超碰在线观看| 欧美日本精品一区二区三区| 尤物视频一区二区| 色综合中文字幕国产| 亚洲欧洲三级电影| 99久久免费精品| √…a在线天堂一区| 99国产精品久久久久久久久久 | 成人妖精视频yjsp地址| 久久久精品一品道一区| 国产成人综合视频| 亚洲国产成人在线| 波多野结衣亚洲| 亚洲天天做日日做天天谢日日欢| 成人激情小说网站| 最新成人av在线| 在线免费一区三区| 亚洲一区精品在线| 欧美日本在线观看| 日本不卡一区二区三区高清视频| 7777精品伊人久久久大香线蕉的 | 精品国产不卡一区二区三区| 久久99热99| 久久精品亚洲一区二区三区浴池| 国产剧情一区二区| 日韩理论片在线| 欧美日韩国产在线播放网站| 日韩激情在线观看| 精品国精品国产尤物美女| 国产成人亚洲综合a∨婷婷| 中文字幕日本不卡| 欧美日韩在线直播| 免播放器亚洲一区| 国产欧美日韩精品在线| jizzjizzjizz欧美| 亚洲国产cao| 久久影院视频免费| 91在线观看地址| 蜜臀av一区二区在线观看| 国产片一区二区| 色婷婷综合视频在线观看| 亚洲成在人线在线播放| 2024国产精品视频| 一本大道久久精品懂色aⅴ| 日本v片在线高清不卡在线观看|