亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? hw_adc.h

?? uCOS-II V2.84 LM3S6965 TCPIP Demo
?? H
?? 第 1 頁 / 共 2 頁
字號:
#define ADC_EMUX_EM0_PWM2       0x00000008  // PWM2 event
#define ADC_EMUX_EM0_ALWAYS     0x0000000F  // Always event
#define ADC_EMUX_EM0_SHIFT               0  // The shift for the first event
#define ADC_EMUX_EM1_SHIFT               4  // The shift for the second event
#define ADC_EMUX_EM2_SHIFT               8  // The shift for the third event
#define ADC_EMUX_EM3_SHIFT              12  // The shift for the fourth event

//*****************************************************************************
//
// The following define the bit fields in the ADC_USTAT register.
//
//*****************************************************************************
#define ADC_USTAT_UV3           0x00000008  // Sample sequence 3 underflow
#define ADC_USTAT_UV2           0x00000004  // Sample sequence 2 underflow
#define ADC_USTAT_UV1           0x00000002  // Sample sequence 1 underflow
#define ADC_USTAT_UV0           0x00000001  // Sample sequence 0 underflow

//*****************************************************************************
//
// The following define the bit fields in the ADC_SSPRI register.
//
//*****************************************************************************
#define ADC_SSPRI_SS3_MASK      0x00003000  // Sequencer 3 priority mask
#define ADC_SSPRI_SS3_1ST       0x00000000  // First priority
#define ADC_SSPRI_SS3_2ND       0x00001000  // Second priority
#define ADC_SSPRI_SS3_3RD       0x00002000  // Third priority
#define ADC_SSPRI_SS3_4TH       0x00003000  // Fourth priority
#define ADC_SSPRI_SS2_MASK      0x00000300  // Sequencer 2 priority mask
#define ADC_SSPRI_SS2_1ST       0x00000000  // First priority
#define ADC_SSPRI_SS2_2ND       0x00000100  // Second priority
#define ADC_SSPRI_SS2_3RD       0x00000200  // Third priority
#define ADC_SSPRI_SS2_4TH       0x00000300  // Fourth priority
#define ADC_SSPRI_SS1_MASK      0x00000030  // Sequencer 1 priority mask
#define ADC_SSPRI_SS1_1ST       0x00000000  // First priority
#define ADC_SSPRI_SS1_2ND       0x00000010  // Second priority
#define ADC_SSPRI_SS1_3RD       0x00000020  // Third priority
#define ADC_SSPRI_SS1_4TH       0x00000030  // Fourth priority
#define ADC_SSPRI_SS0_MASK      0x00000003  // Sequencer 0 priority mask
#define ADC_SSPRI_SS0_1ST       0x00000000  // First priority
#define ADC_SSPRI_SS0_2ND       0x00000001  // Second priority
#define ADC_SSPRI_SS0_3RD       0x00000002  // Third priority
#define ADC_SSPRI_SS0_4TH       0x00000003  // Fourth priority

//*****************************************************************************
//
// The following define the bit fields in the ADC_PSSI register.
//
//*****************************************************************************
#define ADC_PSSI_SS3            0x00000008  // Trigger sample sequencer 3
#define ADC_PSSI_SS2            0x00000004  // Trigger sample sequencer 2
#define ADC_PSSI_SS1            0x00000002  // Trigger sample sequencer 1
#define ADC_PSSI_SS0            0x00000001  // Trigger sample sequencer 0

//*****************************************************************************
//
// The following define the bit fields in the ADC_SAC register.
//
//*****************************************************************************
#define ADC_SAC_AVG_OFF         0x00000000  // No hardware oversampling
#define ADC_SAC_AVG_2X          0x00000001  // 2x hardware oversampling
#define ADC_SAC_AVG_4X          0x00000002  // 4x hardware oversampling
#define ADC_SAC_AVG_8X          0x00000003  // 8x hardware oversampling
#define ADC_SAC_AVG_16X         0x00000004  // 16x hardware oversampling
#define ADC_SAC_AVG_32X         0x00000005  // 32x hardware oversampling
#define ADC_SAC_AVG_64X         0x00000006  // 64x hardware oversampling

//*****************************************************************************
//
// The following define the bit fields in the ADC_SSMUX0, ADC_SSMUX1,
// ADC_SSMUX2, and ADC_SSMUX3 registers.  Not all fields are present in all
// registers.
//
//*****************************************************************************
#define ADC_SSMUX_MUX7_MASK     0x70000000  // 8th mux select mask
#define ADC_SSMUX_MUX6_MASK     0x07000000  // 7th mux select mask
#define ADC_SSMUX_MUX5_MASK     0x00700000  // 6th mux select mask
#define ADC_SSMUX_MUX4_MASK     0x00070000  // 5th mux select mask
#define ADC_SSMUX_MUX3_MASK     0x00007000  // 4th mux select mask
#define ADC_SSMUX_MUX2_MASK     0x00000700  // 3rd mux select mask
#define ADC_SSMUX_MUX1_MASK     0x00000070  // 2nd mux select mask
#define ADC_SSMUX_MUX0_MASK     0x00000007  // 1st mux select mask
#define ADC_SSMUX_MUX7_SHIFT    28
#define ADC_SSMUX_MUX6_SHIFT    24
#define ADC_SSMUX_MUX5_SHIFT    20
#define ADC_SSMUX_MUX4_SHIFT    16
#define ADC_SSMUX_MUX3_SHIFT    12
#define ADC_SSMUX_MUX2_SHIFT    8
#define ADC_SSMUX_MUX1_SHIFT    4
#define ADC_SSMUX_MUX0_SHIFT    0

//*****************************************************************************
//
// The following define the bit fields in the ADC_SSCTL0, ADC_SSCTL1,
// ADC_SSCTL2, and ADC_SSCTL3 registers.  Not all fields are present in all
// registers.
//
//*****************************************************************************
#define ADC_SSCTL_TS7           0x80000000  // 8th temperature sensor select
#define ADC_SSCTL_IE7           0x40000000  // 8th interrupt enable
#define ADC_SSCTL_END7          0x20000000  // 8th sequence end select
#define ADC_SSCTL_D7            0x10000000  // 8th differential select
#define ADC_SSCTL_TS6           0x08000000  // 7th temperature sensor select
#define ADC_SSCTL_IE6           0x04000000  // 7th interrupt enable
#define ADC_SSCTL_END6          0x02000000  // 7th sequence end select
#define ADC_SSCTL_D6            0x01000000  // 7th differential select
#define ADC_SSCTL_TS5           0x00800000  // 6th temperature sensor select
#define ADC_SSCTL_IE5           0x00400000  // 6th interrupt enable
#define ADC_SSCTL_END5          0x00200000  // 6th sequence end select
#define ADC_SSCTL_D5            0x00100000  // 6th differential select
#define ADC_SSCTL_TS4           0x00080000  // 5th temperature sensor select
#define ADC_SSCTL_IE4           0x00040000  // 5th interrupt enable
#define ADC_SSCTL_END4          0x00020000  // 5th sequence end select
#define ADC_SSCTL_D4            0x00010000  // 5th differential select
#define ADC_SSCTL_TS3           0x00008000  // 4th temperature sensor select
#define ADC_SSCTL_IE3           0x00004000  // 4th interrupt enable
#define ADC_SSCTL_END3          0x00002000  // 4th sequence end select
#define ADC_SSCTL_D3            0x00001000  // 4th differential select
#define ADC_SSCTL_TS2           0x00000800  // 3rd temperature sensor select
#define ADC_SSCTL_IE2           0x00000400  // 3rd interrupt enable
#define ADC_SSCTL_END2          0x00000200  // 3rd sequence end select
#define ADC_SSCTL_D2            0x00000100  // 3rd differential select
#define ADC_SSCTL_TS1           0x00000080  // 2nd temperature sensor select
#define ADC_SSCTL_IE1           0x00000040  // 2nd interrupt enable
#define ADC_SSCTL_END1          0x00000020  // 2nd sequence end select
#define ADC_SSCTL_D1            0x00000010  // 2nd differential select
#define ADC_SSCTL_TS0           0x00000008  // 1st temperature sensor select
#define ADC_SSCTL_IE0           0x00000004  // 1st interrupt enable
#define ADC_SSCTL_END0          0x00000002  // 1st sequence end select
#define ADC_SSCTL_D0            0x00000001  // 1st differential select

//*****************************************************************************
//
// The following define the bit fields in the ADC_SSFIFO0, ADC_SSFIFO1,
// ADC_SSFIFO2, and ADC_SSFIFO3 registers.
//
//*****************************************************************************
#define ADC_SSFIFO_DATA_MASK    0x000003FF  // Sample data
#define ADC_SSFIFO_DATA_SHIFT   0

//*****************************************************************************
//
// The following define the bit fields in the ADC_SSFSTAT0, ADC_SSFSTAT1,
// ADC_SSFSTAT2, and ADC_SSFSTAT3 registers.
//
//*****************************************************************************
#define ADC_SSFSTAT_FULL        0x00001000  // FIFO is full
#define ADC_SSFSTAT_EMPTY       0x00000100  // FIFO is empty
#define ADC_SSFSTAT_HPTR        0x000000F0  // FIFO head pointer
#define ADC_SSFSTAT_TPTR        0x0000000F  // FIFO tail pointer

//*****************************************************************************
//
// The following define the bit fields in the ADC_TMLB register.
//
//*****************************************************************************
#define ADC_TMLB_LB             0x00000001  // Loopback control signals

//*****************************************************************************
//
// The following define the bit fields in the loopback ADC data.
//
//*****************************************************************************
#define ADC_LB_CNT_MASK         0x000003C0  // Sample counter mask
#define ADC_LB_CONT             0x00000020  // Continuation sample
#define ADC_LB_DIFF             0x00000010  // Differential sample
#define ADC_LB_TS               0x00000008  // Temperature sensor sample
#define ADC_LB_MUX_MASK         0x00000007  // Input channel number mask
#define ADC_LB_CNT_SHIFT        6           // Sample counter shift
#define ADC_LB_MUX_SHIFT        0           // Input channel number shift

#endif // __HW_ADC_H__

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本女优在线视频一区二区| 久久久不卡网国产精品二区 | 亚洲欧美日韩小说| 亚洲黄色免费电影| 日本伊人精品一区二区三区观看方式| 精品一区二区三区在线播放视频| 极品瑜伽女神91| 91免费看视频| 制服丝袜av成人在线看| 国产亚洲欧美日韩俺去了| 亚洲男人的天堂av| 青青草97国产精品免费观看无弹窗版| 国产精品亚洲第一| 欧美色中文字幕| 久久综合久久99| 亚洲精品一二三区| 国产一区三区三区| 欧美吞精做爰啪啪高潮| 久久看人人爽人人| 亚洲激情一二三区| 国产精品一区二区免费不卡| 在线观看免费亚洲| 久久综合狠狠综合| 三级影片在线观看欧美日韩一区二区 | 亚洲国产精品一区二区www| 美女久久久精品| 91污在线观看| 精品国产麻豆免费人成网站| 亚洲视频一区二区免费在线观看| 蜜桃视频第一区免费观看| 色88888久久久久久影院野外| 精品奇米国产一区二区三区| 一区二区三区免费网站| 国产黑丝在线一区二区三区| 337p亚洲精品色噜噜| 亚洲人成网站影音先锋播放| 久久99精品国产麻豆婷婷洗澡| 日本精品免费观看高清观看| 国产日韩亚洲欧美综合| 免费看欧美美女黄的网站| 色综合咪咪久久| 国产欧美视频在线观看| 免费在线观看一区| 欧美影视一区二区三区| 中文字幕精品在线不卡| 精品一区二区免费看| 欧美日韩黄视频| 亚洲女爱视频在线| 丁香婷婷深情五月亚洲| 精品久久久久久综合日本欧美| 亚洲国产精品久久不卡毛片 | 中文字幕的久久| 久久精品噜噜噜成人av农村| 欧美日韩成人高清| 亚洲综合无码一区二区| 91免费观看视频| 国产精品热久久久久夜色精品三区| 蜜桃av一区二区| 337p亚洲精品色噜噜噜| 午夜日韩在线电影| 欧洲视频一区二区| 亚洲精品国产无天堂网2021| 成人国产精品免费观看动漫| 久久久国产午夜精品 | 精品裸体舞一区二区三区| 日韩av高清在线观看| 欧美日韩视频第一区| 亚洲动漫第一页| 91国产福利在线| 一区二区三区日本| 在线观看欧美精品| 亚洲国产视频一区| 欧美视频你懂的| 午夜久久福利影院| 欧美福利视频导航| 日本中文一区二区三区| 欧美亚洲尤物久久| 亚洲国产日日夜夜| 7777精品伊人久久久大香线蕉完整版| 午夜精品影院在线观看| 91精品婷婷国产综合久久性色 | 欧美日韩视频在线一区二区 | 欧美一级在线视频| 日本欧洲一区二区| 欧美变态凌虐bdsm| 国产一区二区三区在线观看免费视频| 久久综合九色综合欧美就去吻 | 精品福利在线导航| 国产一区欧美二区| 国产欧美一区二区三区在线看蜜臀| 国产成人午夜精品5599| 国产精品日产欧美久久久久| 91在线国内视频| 亚洲网友自拍偷拍| 宅男在线国产精品| 国产在线精品一区二区三区不卡| 2023国产精品视频| www.欧美精品一二区| 一区二区三区日韩在线观看| 538prom精品视频线放| 韩国精品免费视频| 国产精品视频在线看| 91久久国产最好的精华液| 日韩二区三区四区| 久久久精品2019中文字幕之3| 99re这里都是精品| 婷婷久久综合九色综合绿巨人| 日韩美女一区二区三区四区| 成人a级免费电影| 一区二区三区视频在线看| 日韩欧美中文字幕一区| 成人免费视频app| 一区二区三区.www| 欧美不卡一区二区| 91麻豆高清视频| 奇米精品一区二区三区在线观看 | 一区二区成人在线观看| 欧美一区二区在线免费播放| 国产91清纯白嫩初高中在线观看| 亚洲精品福利视频网站| 欧美精品一区二区三区一线天视频| 成人福利电影精品一区二区在线观看| 亚洲小说春色综合另类电影| 精品少妇一区二区三区在线播放| 不卡av在线网| 日韩av二区在线播放| 中文字幕一区二区三区乱码在线| 欧美理论片在线| 99视频一区二区| 精品一二三四在线| 亚洲一区二区三区中文字幕| 久久人人超碰精品| 欧美亚洲一区二区在线观看| 国产精品456| 日韩电影免费一区| 综合激情成人伊人| 精品毛片乱码1区2区3区| 欧美性大战久久久| 丁香婷婷综合色啪| 久久精品国产99国产| 亚洲图片自拍偷拍| 中文字幕在线不卡| 久久网站最新地址| 欧美嫩在线观看| 99久久777色| 国产精品一色哟哟哟| 天天影视涩香欲综合网| 亚洲桃色在线一区| 国产欧美综合在线| 欧美成人video| 欧美日韩二区三区| 99re在线视频这里只有精品| 国产成人综合视频| 久久99久久久欧美国产| 午夜精品免费在线| 亚洲美女视频在线| 色狠狠色狠狠综合| 国产馆精品极品| 亚洲视频你懂的| 久久精品免费在线观看| 日韩免费电影网站| 91精品在线观看入口| 欧美体内she精视频| 日本精品免费观看高清观看| 成人午夜激情视频| 国产精品一区二区91| 久久国产生活片100| 欧美日韩激情一区二区三区| 在线免费一区三区| 色一区在线观看| 91在线小视频| 一本色道综合亚洲| 色婷婷久久久久swag精品| 91最新地址在线播放| 99久久国产综合色|国产精品| 成人污污视频在线观看| 精品一区二区三区免费| 精品午夜久久福利影院| 久久91精品久久久久久秒播| 美国十次了思思久久精品导航| 日韩精品亚洲专区| 同产精品九九九| 视频一区二区三区在线| 日韩av中文在线观看| 麻豆91免费观看| 久久99热99| 国产很黄免费观看久久| 高清在线不卡av| 成人av影院在线| 91在线一区二区| 欧美图区在线视频| 欧美夫妻性生活| 日韩精品一区二区在线| 久久夜色精品国产欧美乱极品| 久久久噜噜噜久久人人看 | 视频在线观看一区| 日韩不卡免费视频| 国产在线一区观看| 成人免费视频播放| 91久久精品一区二区二区|