亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? seed2812dac例程
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久国产一区二区三区四区小说| 国产精品自产自拍| 欧美三级蜜桃2在线观看| 曰韩精品一区二区| 欧美色欧美亚洲另类二区| 五月天中文字幕一区二区| 91精品国产综合久久精品麻豆| 日韩电影在线免费| 国产女人18水真多18精品一级做| 成人一级片在线观看| 自拍偷自拍亚洲精品播放| 色婷婷av一区二区三区之一色屋| 亚洲电影一区二区三区| 欧美一区二区网站| 国产成人亚洲综合a∨婷婷| 中文字幕在线观看一区二区| 色域天天综合网| 日韩电影免费一区| 日本一区二区三区高清不卡| 色综合久久99| 蜜臀精品一区二区三区在线观看 | 色8久久精品久久久久久蜜| 亚洲福利视频导航| 精品久久国产字幕高潮| 99久久免费国产| 五月激情六月综合| 久久久欧美精品sm网站| 欧美高清激情brazzers| 狠狠色狠狠色综合系列| 国产精品超碰97尤物18| 欧美剧在线免费观看网站 | 激情综合色播激情啊| 国产日韩欧美a| 欧美日韩性生活| 国产精品资源在线看| 亚洲在线免费播放| 久久一日本道色综合| 欧美性受极品xxxx喷水| 国产美女精品一区二区三区| 亚洲精品va在线观看| 欧美大片一区二区| 在线中文字幕一区二区| 国产精品一区二区久久精品爱涩 | 日本少妇一区二区| 亚洲欧美日韩国产成人精品影院| 欧美大白屁股肥臀xxxxxx| 91视视频在线直接观看在线看网页在线看| 日日夜夜一区二区| 亚洲色图在线看| 久久综合九色综合97_久久久| 在线日韩国产精品| 不卡视频在线观看| 国产福利一区二区三区在线视频| 亚洲丶国产丶欧美一区二区三区| 国产精品久久久久国产精品日日| 91麻豆精品国产| 日本久久电影网| 99免费精品在线观看| 狠狠色狠狠色综合系列| 日本美女一区二区三区视频| 亚洲自拍偷拍网站| 亚洲欧美激情小说另类| 国产日产亚洲精品系列| 2023国产一二三区日本精品2022| 欧美日韩午夜在线视频| 日本高清不卡视频| 波多野结衣91| 午夜国产精品一区| 亚洲国产一二三| 亚洲一区免费视频| 亚洲精品视频一区二区| 国产精品久久网站| 久久亚洲精品国产精品紫薇| 欧美精品一区二| 精品三级av在线| 精品国产露脸精彩对白| 欧美一卡二卡三卡| 91精品久久久久久蜜臀| 欧美久久久久免费| 777亚洲妇女| 91精品国产色综合久久ai换脸| 国产精品白丝jk黑袜喷水| 精品日韩一区二区三区| 欧美日产国产精品| 调教+趴+乳夹+国产+精品| 在线观看区一区二| 久久69国产一区二区蜜臀| 欧美一区二区三区婷婷月色 | 成人动漫一区二区在线| 自拍偷在线精品自拍偷无码专区| 91麻豆精品久久久久蜜臀| 欧美一卡2卡三卡4卡5免费| 麻豆精品在线视频| 国产亚洲综合av| 99热国产精品| 成人国产亚洲欧美成人综合网| 亚洲香肠在线观看| 亚洲色欲色欲www| 久久综合色综合88| 国产成人免费xxxxxxxx| 精品欧美一区二区三区精品久久| 国产91精品精华液一区二区三区| 久久久久久久久久电影| 99国产精品国产精品久久| 亚洲一区免费视频| 亚洲日本欧美天堂| 一区二区在线观看免费| 亚洲黄色片在线观看| 亚洲欧美另类在线| 亚洲一区免费在线观看| 午夜电影网一区| 国内偷窥港台综合视频在线播放| 亚洲乱码日产精品bd| 久久精品国产免费| 欧美日韩精品高清| 成人污污视频在线观看| 一本一道久久a久久精品综合蜜臀| 欧美色综合天天久久综合精品| 日韩一级高清毛片| 国产精品女同一区二区三区| 亚洲一区在线观看网站| 久99久精品视频免费观看| caoporn国产精品| 欧美美女一区二区| 中文字幕av不卡| 丝瓜av网站精品一区二区| 国产寡妇亲子伦一区二区| 欧美色图在线观看| 国产欧美日韩在线| 日韩在线卡一卡二| 色综合久久66| 国产视频一区在线播放| 亚洲v中文字幕| 北条麻妃一区二区三区| 91麻豆精品91久久久久久清纯 | 亚洲图片欧美色图| 国产99精品国产| 欧美一区二区在线看| 亚洲视频资源在线| 国产麻豆精品在线观看| 欧美男人的天堂一二区| 中文字幕一区视频| 国产成人在线视频免费播放| 日韩一区二区三区视频在线观看| 亚洲天堂中文字幕| 国产凹凸在线观看一区二区 | 久久精品亚洲麻豆av一区二区| 亚洲午夜av在线| 91蜜桃免费观看视频| 久久婷婷成人综合色| 日本成人在线电影网| 欧美在线综合视频| 亚洲少妇30p| 北岛玲一区二区三区四区 | 欧美极品美女视频| 国产综合成人久久大片91| 欧美放荡的少妇| 亚洲另类一区二区| 99久久久精品| 国产精品不卡一区| 不卡的看片网站| 欧美国产精品一区| 国产精品一卡二卡| 久久蜜臀精品av| 国产老女人精品毛片久久| 日韩免费观看高清完整版在线观看 | aaa欧美色吧激情视频| 国产女人水真多18毛片18精品视频| 精品综合免费视频观看| 精品国产自在久精品国产| 久久99精品网久久| 精品99一区二区| 久久 天天综合| 国产三级欧美三级日产三级99| 国产永久精品大片wwwapp| 26uuu国产一区二区三区| 精品一区二区三区免费毛片爱 | 欧美网站一区二区| 亚洲成a人v欧美综合天堂| 欧美日韩极品在线观看一区| 日日夜夜一区二区| 日韩一区二区三| 美女视频免费一区| 精品久久久久久无| 国产成人精品一区二区三区四区 | 精品久久久久99| 国产成人av电影在线| 国产精品大尺度| 色爱区综合激月婷婷| 丝袜美腿一区二区三区| 911国产精品| 国产精一区二区三区| 国产精品毛片无遮挡高清| 色老头久久综合| 日本美女视频一区二区| 久久免费精品国产久精品久久久久| 99精品国产热久久91蜜凸| 午夜视频一区在线观看| 久久夜色精品国产噜噜av| 91片在线免费观看|