亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? seed2812dac例程
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人午夜av在线| 欧美吞精做爰啪啪高潮| 视频一区视频二区中文| 亚洲色图视频网站| 1024精品合集| 樱花影视一区二区| 亚洲一区av在线| 日日夜夜免费精品| 美女久久久精品| 极品少妇一区二区| 成人中文字幕电影| 色综合久久88色综合天天| 在线观看国产91| 欧美高清激情brazzers| 欧美不卡一二三| 久久精品一区二区| 亚洲人妖av一区二区| 亚洲一区二区中文在线| 麻豆视频一区二区| 丁香激情综合五月| 欧美日韩一区视频| 欧美精品一区二区三区蜜臀| 中文字幕免费一区| 亚洲美女视频在线观看| 丝瓜av网站精品一区二区 | 一区二区三区精品视频| 亚洲一二三级电影| 国产一区二区主播在线| 91女厕偷拍女厕偷拍高清| 欧美日韩三级视频| 欧美激情在线免费观看| 亚洲一区二区三区视频在线播放 | 26uuu精品一区二区三区四区在线 26uuu精品一区二区在线观看 | 久久久久国产精品人| 亚洲色图.com| 久久成人av少妇免费| 91尤物视频在线观看| 日韩精品自拍偷拍| 亚洲精品菠萝久久久久久久| 六月婷婷色综合| 色综合色狠狠天天综合色| 精品国产99国产精品| 一区二区三区高清| 成人中文字幕电影| 日韩一区二区三| 亚洲影院免费观看| 精品一区二区成人精品| 在线观看日产精品| 亚洲精品一区二区三区香蕉| 亚洲精品福利视频网站| 丁香六月综合激情| 日韩美女视频在线| 一区二区成人在线| 国产成人精品免费视频网站| 欧美一区二区福利在线| 亚洲一区二区三区四区不卡| av亚洲精华国产精华| 欧美精品一区二区三区蜜桃| 肉丝袜脚交视频一区二区| 91老师片黄在线观看| 亚洲综合色成人| 97久久久精品综合88久久| 国产亚洲精品aa| 国产精品一二三四区| 欧美岛国在线观看| 看片网站欧美日韩| 欧美草草影院在线视频| 免费观看在线色综合| 日韩视频免费观看高清在线视频| 亚洲欧美日韩国产综合| 99久久免费精品| 国产精品久久久久久户外露出| 国产精品影视在线观看| 国产日韩影视精品| 国产成人免费视频网站高清观看视频| 欧美tickle裸体挠脚心vk| 美女高潮久久久| 久久久久国产一区二区三区四区| 国产精品一区二区免费不卡| www日韩大片| 丁香五精品蜜臀久久久久99网站| 欧美激情综合五月色丁香| 成人综合婷婷国产精品久久蜜臀 | 欧美日韩一区视频| 男女男精品网站| 2014亚洲片线观看视频免费| 日韩激情一区二区| 亚洲三级免费观看| 一区二区三区在线视频免费 | 亚洲一区二区三区爽爽爽爽爽| 在线欧美一区二区| 香蕉影视欧美成人| 精品少妇一区二区三区日产乱码 | 一区二区免费在线播放| 欧美三级视频在线播放| 日本女优在线视频一区二区| 日韩欧美三级在线| 99久久精品国产一区| 午夜免费久久看| 久久99精品国产麻豆婷婷| 国产一区日韩二区欧美三区| 欧美一区二区三区小说| 全部av―极品视觉盛宴亚洲| 久久伊99综合婷婷久久伊| 国产91精品一区二区麻豆网站| 亚洲欧洲美洲综合色网| 欧美日本一区二区三区| 国产九色sp调教91| 一区二区三区四区在线播放| 在线播放国产精品二区一二区四区| 麻豆国产欧美一区二区三区| 日韩欧美区一区二| 色欧美片视频在线观看| 激情亚洲综合在线| 亚洲精品欧美激情| 日韩一级完整毛片| 激情文学综合插| 亚洲成av人影院| 中文字幕精品—区二区四季| 欧美日高清视频| 丁香婷婷深情五月亚洲| 色综合久久久久网| 亚洲人成精品久久久久久| 日韩亚洲电影在线| 在线看不卡av| 成人av动漫在线| 毛片av一区二区| 国产精品久久久久精k8| 精品成人免费观看| 欧美日韩国产天堂| 色婷婷综合久色| 国产成人在线看| 韩国成人精品a∨在线观看| 亚洲成av人影院| 亚洲免费观看高清完整版在线观看| 久久精品一二三| 26uuu亚洲| 精品免费国产一区二区三区四区| 欧美日韩极品在线观看一区| 色综合一区二区三区| 国产91在线观看| 国产夫妻精品视频| 国产精品99久久久久久有的能看 | 精品在线免费观看| 秋霞电影网一区二区| 午夜精品一区在线观看| 一区二区三区高清不卡| 亚洲精品国产第一综合99久久 | 久久免费国产精品| 日韩精品一区二区三区蜜臀 | 久久精品夜色噜噜亚洲a∨| 欧美va亚洲va在线观看蝴蝶网| 欧美电影在线免费观看| 欧美日韩精品一区二区三区蜜桃| 色婷婷av久久久久久久| 欧美一区二区三区在线观看| 欧美日本一区二区三区四区| 制服丝袜av成人在线看| 日韩精品一区二区三区swag | 国产91丝袜在线播放九色| 国产福利一区二区三区视频 | 91蜜桃传媒精品久久久一区二区| 91丨九色丨黑人外教| 91精品福利视频| 欧美美女黄视频| 日韩一区二区电影在线| 精品日韩欧美一区二区| 久久女同性恋中文字幕| 中文字幕一区三区| 一区二区三区小说| 免费观看一级欧美片| 国产黄色91视频| 99国产精品国产精品毛片| 欧美日韩视频在线观看一区二区三区| 91精品国产综合久久精品麻豆| 精品久久久久久久一区二区蜜臀| 国产欧美日韩在线看| 一区二区三区美女视频| 麻豆传媒一区二区三区| 成年人国产精品| 欧美日本不卡视频| 亚洲美女屁股眼交| 日韩国产在线一| 成人黄页毛片网站| 欧美日韩国产成人在线免费| 久久亚洲私人国产精品va媚药| 自拍偷拍亚洲激情| 激情综合色丁香一区二区| 99精品久久免费看蜜臀剧情介绍 | 激情综合色播激情啊| 91在线一区二区三区| 日韩欧美精品三级| 亚洲欧美色综合| 国产真实乱对白精彩久久| 在线欧美一区二区| 国产精品美女久久久久久久久久久| 亚洲国产日韩综合久久精品| 日日骚欧美日韩| 久久爱www久久做| 欧美日韩国产系列|