亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? lpc2368 source files
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/

  PRESERVE8
;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00002000

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x000B<<0)     ; PLL M Value 7FFF
PLLSTAT_N       EQU     (0x00<<16)      ; PLL N Value FF
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久影音资源网| 91麻豆精品国产91久久久久| 日本道在线观看一区二区| 欧美私人免费视频| 精品少妇一区二区三区 | 日本欧美一区二区三区| 久久国产精品99精品国产 | 亚洲精品高清视频在线观看| 香蕉av福利精品导航| 国产一区二区三区四| 色婷婷精品大视频在线蜜桃视频| 日韩一卡二卡三卡国产欧美| 国产精品美女久久久久久| 日韩高清在线电影| 国产a视频精品免费观看| 欧美日韩精品欧美日韩精品| 日本一区二区综合亚洲| 日日骚欧美日韩| 成人免费毛片高清视频| 91精品欧美久久久久久动漫| 国产精品系列在线| 日韩av电影天堂| 成人精品一区二区三区四区 | 韩国一区二区三区| 在线观看av一区| 久久九九久久九九| 性做久久久久久久免费看| 成人免费毛片app| 日韩免费电影网站| 亚洲女女做受ⅹxx高潮| 国产在线国偷精品免费看| 欧美性猛片aaaaaaa做受| 国产欧美一区二区精品婷婷| 日本伊人精品一区二区三区观看方式| 成人av影视在线观看| 欧美一区二区三区四区高清| 中文字幕一区二区三区乱码在线| 激情综合亚洲精品| 3d动漫精品啪啪一区二区竹菊 | 欧美日韩一区二区欧美激情| 国产精品国产a| 久久不见久久见免费视频7| 欧美性猛交xxxx黑人交| 亚洲欧美电影院| 成人99免费视频| 久久精品视频在线免费观看| 久久91精品国产91久久小草| 在线电影欧美成精品| 亚洲最大成人综合| 97se亚洲国产综合自在线| 久久久美女艺术照精彩视频福利播放| 日本色综合中文字幕| 欧美精品日韩一区| 一级特黄大欧美久久久| 99久久er热在这里只有精品15| 亚洲国产高清在线观看视频| 国产最新精品精品你懂的| 日韩欧美亚洲一区二区| 奇米影视一区二区三区小说| 制服视频三区第一页精品| 偷偷要91色婷婷| 欧美日韩一级片网站| 亚洲高清一区二区三区| 欧美三电影在线| 亚洲成人av一区二区| 欧美色综合天天久久综合精品| 一区二区三区久久久| 欧美午夜精品久久久| 亚洲午夜精品网| 欧美日韩高清在线播放| 日韩精品一级中文字幕精品视频免费观看 | 欧美一区二区三区在| 青青草国产成人99久久| 欧美一区二区啪啪| 秋霞av亚洲一区二区三| 精品少妇一区二区三区日产乱码| 精品亚洲国产成人av制服丝袜 | 成人高清视频在线观看| 中文字幕精品—区二区四季| av成人老司机| 一区二区三区中文免费| 欧美日韩日本视频| 日日夜夜精品免费视频| 欧美xxxx老人做受| 国产精品伊人色| 欧美国产一区二区在线观看| 高清av一区二区| 亚洲人成在线观看一区二区| 色婷婷av一区二区三区之一色屋| 亚洲国产美女搞黄色| 91精品蜜臀在线一区尤物| 久久se这里有精品| 中文字幕乱码亚洲精品一区| 色综合久久综合网欧美综合网| 一区二区三区在线观看动漫| 69精品人人人人| 国产综合久久久久影院| 国产精品视频在线看| 91老师片黄在线观看| 午夜久久电影网| 精品av久久707| 91亚洲国产成人精品一区二区三 | 制服丝袜中文字幕一区| 久久精品av麻豆的观看方式| 中文字幕第一区| 色久综合一二码| 久久精品二区亚洲w码| 中文字幕一区二区在线观看| 在线电影一区二区三区| 国产成人自拍高清视频在线免费播放| 亚洲色图在线看| 欧美日韩精品高清| 国产乱人伦精品一区二区在线观看| 亚洲欧美区自拍先锋| 日韩一区二区三区高清免费看看| 国产91丝袜在线播放0| 一区二区三区在线观看视频| 精品国产免费人成电影在线观看四季| 成人精品电影在线观看| 天堂一区二区在线| 中文字幕巨乱亚洲| 这里只有精品免费| 92国产精品观看| 久久精品久久综合| 亚洲欧美日本韩国| 久久综合九色综合欧美亚洲| 在线视频观看一区| 国产激情一区二区三区四区| 丝袜亚洲另类欧美综合| 中文字幕不卡在线播放| 欧美一区二区三区免费在线看| 成人激情免费网站| 免费成人在线观看视频| 亚洲三级小视频| 久久嫩草精品久久久久| 欧美日韩另类国产亚洲欧美一级| 国产成人在线视频网站| 日韩电影一区二区三区| 亚洲精品videosex极品| 国产日韩欧美a| 欧美电影免费观看高清完整版在线 | 国产女人水真多18毛片18精品视频| 欧美日本一区二区| 色综合天天做天天爱| 国产精品自拍在线| 免费观看日韩av| 亚洲国产精品天堂| 亚洲精品成人悠悠色影视| 国产精品网站导航| 久久综合九色综合97婷婷女人 | 成人免费观看男女羞羞视频| 蜜臀a∨国产成人精品| 亚洲成人黄色小说| 亚洲一区二区三区中文字幕| 国产精品国产三级国产aⅴ中文| 久久久一区二区三区捆绑**| 日韩午夜在线观看| 欧美日韩成人综合天天影院| 色偷偷一区二区三区| 91一区一区三区| 波多野结衣一区二区三区| 国产一区二区91| 精品一区二区免费视频| 日本不卡123| 奇米一区二区三区av| 午夜精品福利一区二区三区av | 日韩色在线观看| 777久久久精品| 欧美精品视频www在线观看| 欧美日韩免费观看一区二区三区| 日本高清不卡一区| 国产精品九色蝌蚪自拍| 国产视频一区在线观看| 久久综合给合久久狠狠狠97色69| 日韩免费高清av| 精品国产乱码久久久久久老虎| 精品日韩一区二区三区免费视频| 欧美一区二区三区思思人| 日韩亚洲国产中文字幕欧美| 欧美电影免费观看完整版| 精品国产乱码久久久久久久| 久久先锋影音av鲁色资源网| 欧美精品一区二区三区蜜桃| xnxx国产精品| 久久久久国产精品麻豆| 欧美高清在线视频| 国产精品久久久久影院亚瑟| 亚洲欧美另类在线| 亚洲成人资源网| 日本伊人色综合网| 国内成人免费视频| 国产91露脸合集magnet | 亚洲大片精品永久免费| 亚洲国产wwwccc36天堂| 日韩激情中文字幕| 久久黄色级2电影| 成人一区二区视频| 一本一本久久a久久精品综合麻豆| 欧美最猛性xxxxx直播| 欧美丰满嫩嫩电影|