亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcf5xxx.h

?? Ports_for_CF5213.zip 接口程序;接口程序;
?? H
字號:
/*
 * File:        mcf5xxx.h
 * Purpose:     Definitions common to all ColdFire processors
 *
 * Notes:
 */

#ifndef _CPU_MCF5XXX_H
#define _CPU_MCF5XXX_H

/***********************************************************************/
/*
 * Misc. Defines
 */
#ifdef  FALSE
#undef  FALSE
#endif
#define FALSE   (0)

#ifdef  TRUE
#undef  TRUE
#endif
#define TRUE    (1)

#ifdef  NULL
#undef  NULL
#endif
#define NULL    (0)

#ifdef  ON
#undef  ON
#endif
#define ON      (1)

#ifdef  OFF
#undef  OFF
#endif
#define OFF     (0)

/***********************************************************************/
/*
 * The basic data types
 */
typedef unsigned char       uint8;  /*  8 bits */
typedef unsigned short int  uint16; /* 16 bits */
typedef unsigned long int   uint32; /* 32 bits */

typedef char                int8;   /*  8 bits */
typedef short int           int16;  /* 16 bits */
typedef int                 int32;  /* 32 bits */

typedef volatile int8       vint8;  /*  8 bits */
typedef volatile int16      vint16; /* 16 bits */
typedef volatile int32      vint32; /* 32 bits */

typedef volatile uint8      vuint8;  /*  8 bits */
typedef volatile uint16     vuint16; /* 16 bits */
typedef volatile uint32     vuint32; /* 32 bits */

/***********************************************************************/
/*
 * Common M68K & ColdFire definitions
 */
#define ADDRESS         uint32
#define INSTRUCTION     uint16
#define ILLEGAL         0x4AFC
#define CPU_WORD_SIZE   16

/* Status Register */
#define MCF5XXX_SR_T        (0x8000)
#define MCF5XXX_SR_S        (0x2000)
#define MCF5XXX_SR_M        (0x1000)
#define MCF5XXX_SR_IPL      (0x0700)
#define MCF5XXX_SR_IPL_0    (0x0000)
#define MCF5XXX_SR_IPL_1    (0x0100)
#define MCF5XXX_SR_IPL_2    (0x0200)
#define MCF5XXX_SR_IPL_3    (0x0300)
#define MCF5XXX_SR_IPL_4    (0x0400)
#define MCF5XXX_SR_IPL_5    (0x0500)
#define MCF5XXX_SR_IPL_6    (0x0600)
#define MCF5XXX_SR_IPL_7    (0x0700)
#define MCF5XXX_SR_X        (0x0010)
#define MCF5XXX_SR_N        (0x0008)
#define MCF5XXX_SR_Z        (0x0004)
#define MCF5XXX_SR_V        (0x0002)
#define MCF5XXX_SR_C        (0x0001)

/* Cache Control Register */
#define MCF5XXX_CACR_CENB       (0x80000000)
#define MCF5XXX_CACR_DEC        (0x80000000)
#define MCF5XXX_CACR_DW         (0x40000000)
#define MCF5XXX_CACR_DESB       (0x20000000)
#define MCF5XXX_CACR_CPDI       (0x10000000)
#define MCF5XXX_CACR_DDPI       (0x10000000)
#define MCF5XXX_CACR_CPD        (0x10000000)
#define MCF5XXX_CACR_CFRZ       (0x08000000)
#define MCF5XXX_CACR_DHLCK      (0x08000000)
#define MCF5XXX_CACR_DDCM_WT    (0x00000000)
#define MCF5XXX_CACR_DDCM_CB    (0x02000000)
#define MCF5XXX_CACR_DDCM_IP    (0x04000000)
#define MCF5XXX_CACR_DDCM_II    (0x06000000)
#define MCF5XXX_CACR_CINV       (0x01000000)
#define MCF5XXX_CACR_DCINVA     (0x01000000)
#define MCF5XXX_CACR_DIDI       (0x00800000)
#define MCF5XXX_CACR_DDSP       (0x00800000)
#define MCF5XXX_CACR_DISD       (0x00400000)
#define MCF5XXX_CACR_INVI       (0x00200000)
#define MCF5XXX_CACR_INVD       (0x00100000)
#define MCF5XXX_CACR_BEC        (0x00080000)
#define MCF5XXX_CACR_BCINVA     (0x00040000)
#define MCF5XXX_CACR_IEC        (0x00008000)
#define MCF5XXX_CACR_DNFB       (0x00002000)
#define MCF5XXX_CACR_IDPI       (0x00001000)
#define MCF5XXX_CACR_IHLCK      (0x00000800)
#define MCF5XXX_CACR_CEIB       (0x00000400)
#define MCF5XXX_CACR_IDCM       (0x00000400)
#define MCF5XXX_CACR_DCM_WR     (0x00000000)
#define MCF5XXX_CACR_DCM_CB     (0x00000100)
#define MCF5XXX_CACR_DCM_IP     (0x00000200)
#define MCF5XXX_CACR_DCM        (0x00000200)
#define MCF5XXX_CACR_DCM_II     (0x00000300)
#define MCF5XXX_CACR_DBWE       (0x00000100)
#define MCF5XXX_CACR_ICINVA     (0x00000100)
#define MCF5XXX_CACR_IDSP       (0x00000080)
#define MCF5XXX_CACR_DWP        (0x00000020)
#define MCF5XXX_CACR_EUSP       (0x00000020)
#define MCF5XXX_CACR_EUST       (0x00000020)
#define MCF5XXX_CACR_DF         (0x00000010)
#define MCF5XXX_CACR_CLNF_00    (0x00000000)
#define MCF5XXX_CACR_CLNF_01    (0x00000002)
#define MCF5XXX_CACR_CLNF_10    (0x00000004)
#define MCF5XXX_CACR_CLNF_11    (0x00000006)

/* Access Control Register */
#define MCF5XXX_ACR_AB(a)       ((a)&0xFF000000)
#define MCF5XXX_ACR_AM(a)       (((a)&0xFF000000) >> 8)
#define MCF5XXX_ACR_AM_4G       (0x00FF0000)
#define MCF5XXX_ACR_AM_2G       (0x007F0000)
#define MCF5XXX_ACR_AM_1G       (0x003F0000)
#define MCF5XXX_ACR_AM_1024M    (0x003F0000)
#define MCF5XXX_ACR_AM_512M     (0x001F0000)
#define MCF5XXX_ACR_AM_256M     (0x000F0000)
#define MCF5XXX_ACR_AM_128M     (0x00070000)
#define MCF5XXX_ACR_AM_64M      (0x00030000)
#define MCF5XXX_ACR_AM_32M      (0x00010000)
#define MCF5XXX_ACR_AM_16M      (0x00000000)
#define MCF5XXX_ACR_EN          (0x00008000)
#define MCF5XXX_ACR_SM_USER     (0x00000000)
#define MCF5XXX_ACR_SM_SUPER    (0x00002000)
#define MCF5XXX_ACR_SM_IGNORE   (0x00006000)
#define MCF5XXX_ACR_ENIB        (0x00000080)
#define MCF5XXX_ACR_CM          (0x00000040)
#define MCF5XXX_ACR_DCM_WR      (0x00000000)
#define MCF5XXX_ACR_DCM_CB      (0x00000020)
#define MCF5XXX_ACR_DCM_IP      (0x00000040)
#define MCF5XXX_ACR_DCM_II      (0x00000060)
#define MCF5XXX_ACR_CM          (0x00000040)
#define MCF5XXX_ACR_BWE         (0x00000020)
#define MCF5XXX_ACR_WP          (0x00000004)

/* RAM Base Address Register */
#define MCF5XXX_RAMBAR_BA(a)    ((a)&0xFFFFC000)
#define MCF5XXX_RAMBAR_PRI_00   (0x00000000)
#define MCF5XXX_RAMBAR_PRI_01   (0x00004000)
#define MCF5XXX_RAMBAR_PRI_10   (0x00008000)
#define MCF5XXX_RAMBAR_PRI_11   (0x0000C000)
#define MCF5XXX_RAMBAR_WP       (0x00000100)
#define MCF5XXX_RAMBAR_CI       (0x00000020)
#define MCF5XXX_RAMBAR_SC       (0x00000010)
#define MCF5XXX_RAMBAR_SD       (0x00000008)
#define MCF5XXX_RAMBAR_UC       (0x00000004)
#define MCF5XXX_RAMBAR_UD       (0x00000002)
#define MCF5XXX_RAMBAR_V        (0x00000001)

/* Read macros for D0/D1 reset values */
#define MCF5XXX_D0_PF(x)        (((x)&0xFF000000)>>24)
#define MCF5XXX_D0_VER(x)       (((x)&0x00F00000)>>20)
#define MCF5XXX_D0_REV(x)       (((x)&0x000F0000)>>16)
#define MCF5XXX_D0_MAC(x)       ((x)&0x00008000)
#define MCF5XXX_D0_DIV(x)       ((x)&0x00004000)
#define MCF5XXX_D0_EMAC(x)      ((x)&0x00002000)
#define MCF5XXX_D0_FPU(x)       ((x)&0x00001000)
#define MCF5XXX_D0_MMU(x)       ((x)&0x00000800)
#define MCF5XXX_D0_ISA(x)       (((x)&0x000000F0)>>4)
#define MCF5XXX_D0_DEBUG(x)     (((x)&0x0000000F)>>0)
#define MCF5XXX_D1_CL(x)        (((x)&0xC0000000)>>30)
#define MCF5XXX_D1_ICA(x)       (((x)&0x30000000)>>28)
#define MCF5XXX_D1_ICSIZ(x)     (((x)&0x0F000000)>>24)
#define MCF5XXX_D1_RAM0SIZ(x)   (((x)&0x00F00000)>>20)
#define MCF5XXX_D1_ROM0SIZ(x)   (((x)&0x000F0000)>>16)
#define MCF5XXX_D1_BUSW(x)      (((x)&0x0000C000)>>14)
#define MCF5XXX_D1_DCA(x)       (((x)&0x00003000)>>12)
#define MCF5XXX_D1_DCSIZ(x)     (((x)&0x00000F00)>>8)
#define MCF5XXX_D1_RAM1SIZ(x)   (((x)&0x000000F0)>>4)
#define MCF5XXX_D1_ROM1SIZ(x)   (((x)&0x0000000F)>>0)

/***********************************************************************/
/*
 * The ColdFire family of processors has a simplified exception stack
 * frame that looks like the following:
 *
 *              3322222222221111 111111
 *              1098765432109876 5432109876543210
 *           8 +----------------+----------------+
 *             |         Program Counter         |
 *           4 +----------------+----------------+
 *             |FS/Fmt/Vector/FS|      SR        |
 *   SP -->  0 +----------------+----------------+
 *
 * The stack self-aligns to a 4-byte boundary at an exception, with
 * the FS/Fmt/Vector/FS field indicating the size of the adjustment
 * (SP += 0,1,2,3 bytes).
 */
#define MCF5XXX_RD_SF_FORMAT(PTR)   \
    ((*((uint16 *)(PTR)) >> 12) & 0x00FF)

#define MCF5XXX_RD_SF_VECTOR(PTR)   \
    ((*((uint16 *)(PTR)) >>  2) & 0x00FF)

#define MCF5XXX_RD_SF_FS(PTR)       \
    ( ((*((uint16 *)(PTR)) & 0x0C00) >> 8) | (*((uint16 *)(PTR)) & 0x0003) )

#define MCF5XXX_SF_SR(PTR)  *((uint16 *)(PTR)+1)
#define MCF5XXX_SF_PC(PTR)  *((uint32 *)(PTR)+1)

/********************************************************************/
/*
 * Functions provided in mcf5xxx.s
 */
int  asm_set_ipl (uint32);
void mcf5xxx_exe_wdebug (void *);
void mcf5xxx_wr_sr (uint32);
void mcf5xxx_wr_cacr (uint32);
void mcf5xxx_wr_asid (uint32);
void mcf5xxx_wr_acr0 (uint32);
void mcf5xxx_wr_acr1 (uint32);
void mcf5xxx_wr_acr2 (uint32);
void mcf5xxx_wr_acr3 (uint32);
void mcf5xxx_wr_mmubar (uint32);
void mcf5xxx_wr_other_a7 (uint32);
void mcf5xxx_wr_other_sp (uint32);
void mcf5xxx_wr_vbr (uint32);
void mcf5xxx_wr_macsr (uint32);
void mcf5xxx_wr_mask (uint32);
void mcf5xxx_wr_acc0 (uint32);
void mcf5xxx_wr_accext01 (uint32);
void mcf5xxx_wr_accext23 (uint32);
void mcf5xxx_wr_acc1 (uint32);
void mcf5xxx_wr_acc2 (uint32);
void mcf5xxx_wr_acc3 (uint32);
void mcf5xxx_wr_pc (uint32);
void mcf5xxx_wr_rombar0 (uint32);
void mcf5xxx_wr_rombar1 (uint32);
void mcf5xxx_wr_rambar0 (uint32);
void mcf5xxx_wr_rambar1 (uint32);
void mcf5xxx_wr_mpcr (uint32);
void mcf5xxx_wr_secmbar (uint32);
void mcf5xxx_wr_mbar1 (uint32);
void mcf5xxx_wr_mbar (uint32);
void mcf5xxx_wr_mbar0 (uint32);

/*
 * Functions provided in mcf5xxx.c
 */
void mcf5xxx_exception_handler (void *);
void mcf5xxx_interpret_d0d1 (int, int);
void mcf5xxx_irq_enable (void);
void mcf5xxx_irq_disable (void);
ADDRESS mcf5xxx_set_handler (int, ADDRESS);

/*
 * Functions provided by processor specific C file
 */
void cpu_handle_interrupt (int);

/********************************************************************/

#endif  /* _CPU_MCF5XXX_H */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
五月天视频一区| 国产成人精品一区二| 日本不卡不码高清免费观看| 日韩精品福利网| 国产精品一区二区无线| 91首页免费视频| 日韩欧美成人一区| 精品免费国产一区二区三区四区| 亚洲视频香蕉人妖| 亚洲一区二区偷拍精品| 麻豆国产精品777777在线| 成人一道本在线| 欧美日韩午夜在线| 欧美国产欧美综合| 亚洲一区在线免费观看| 国产精品中文字幕一区二区三区| 色狠狠av一区二区三区| 久久美女艺术照精彩视频福利播放| 一区二区三区在线免费视频| 国产美女一区二区三区| 欧美视频在线一区| 亚洲国产精品v| 久久机这里只有精品| 91社区在线播放| 久久亚洲二区三区| 日韩av中文在线观看| 91在线视频播放地址| 精品三级av在线| 亚洲国产精品人人做人人爽| 粉嫩绯色av一区二区在线观看| 欧美一区二区三区白人| 亚洲一区在线观看视频| 99久久精品免费看| 国产欧美一区二区精品婷婷| 蜜桃免费网站一区二区三区| 99久久久精品| 国产精品三级视频| 国产在线国偷精品免费看| 97se亚洲国产综合在线| 日本一区二区三区四区| 久久福利资源站| 欧美日韩日日夜夜| 亚洲精品高清在线观看| www.亚洲免费av| 久久精品亚洲精品国产欧美kt∨| 久久久久九九视频| 国产日韩视频一区二区三区| 久久影视一区二区| 亚洲一区中文日韩| 欧美一级欧美三级在线观看| 在线观看一区二区精品视频| 99视频一区二区| 美女免费视频一区| 91精品国产综合久久香蕉的特点 | 欧美电影免费提供在线观看| 国产精品成人网| 一区二区成人在线| 91电影在线观看| 毛片不卡一区二区| 精品噜噜噜噜久久久久久久久试看| 色哟哟国产精品| 1区2区3区国产精品| 国产一区二区主播在线| 国产精品乱码人人做人人爱| 处破女av一区二区| 亚洲一区在线观看免费 | 精品日韩欧美一区二区| 激情欧美一区二区| 欧美激情综合网| 粉嫩av一区二区三区在线播放| 久久天堂av综合合色蜜桃网| 国产精品99久久久久久宅男| 欧美激情一区在线观看| 91美女精品福利| 亚洲国产日韩一区二区| 日韩欧美一区二区免费| 国产91富婆露脸刺激对白| 中文字幕一区二区三区不卡在线 | 亚洲乱码日产精品bd| 欧美美女一区二区在线观看| 激情六月婷婷久久| 亚洲色图19p| 91精品国产综合久久精品app| 久久99国内精品| 亚洲欧美视频在线观看| 欧美日韩一区二区三区不卡| 日韩国产欧美在线播放| 国产欧美一区二区精品秋霞影院| 制服丝袜在线91| 成人午夜激情影院| 午夜精品福利在线| 国产午夜一区二区三区| 欧美日韩一卡二卡三卡| 国产剧情一区在线| 亚洲国产精品精华液网站| 2023国产精品视频| 丁香六月综合激情| 丝袜美腿亚洲综合| 日韩精品中文字幕在线一区| 99国产精品久久久久久久久久 | 综合久久久久久| 日韩精品中午字幕| 在线观看日韩一区| 国产成人在线视频免费播放| 亚洲国产精品久久久久婷婷884| 精品人在线二区三区| 日本高清不卡在线观看| 国产在线看一区| 日韩精品一区第一页| 亚洲欧美福利一区二区| 久久久影视传媒| 欧美一区二区三级| 欧美丝袜自拍制服另类| 成人精品国产福利| 韩国一区二区三区| 日本不卡123| 三级欧美在线一区| 夜夜嗨av一区二区三区网页| 中文一区在线播放| 欧美精选在线播放| 一本色道久久加勒比精品 | 国产一区二区三区最好精华液| 亚洲第一av色| 一区二区日韩av| 亚洲免费在线电影| 中文字幕亚洲在| 中文字幕一区二区三区在线观看| 26uuu精品一区二区在线观看| 69堂成人精品免费视频| 欧美色图第一页| 欧美视频一区二区三区| 91久久一区二区| 色综合天天天天做夜夜夜夜做| www.成人在线| 99久免费精品视频在线观看| 成人精品国产一区二区4080 | 午夜久久久影院| 性欧美疯狂xxxxbbbb| 五月天一区二区三区| 亚洲国产精品自拍| 中文字幕亚洲一区二区va在线| 久久网站最新地址| 欧美一级黄色大片| 欧美日韩成人激情| 欧美日韩在线播放三区四区| 欧美亚洲综合久久| 色视频成人在线观看免| a亚洲天堂av| 欧美午夜电影在线播放| 欧美午夜不卡在线观看免费| 欧美高清你懂得| 欧美大片免费久久精品三p| 精品三级在线观看| 欧美高清在线一区二区| 自拍偷拍欧美精品| 亚洲资源中文字幕| 久久精品国产精品青草| 国产成人在线看| 91理论电影在线观看| 欧美性猛交xxxx乱大交退制版| 在线成人免费观看| 精品国产伦一区二区三区观看体验 | 91福利国产成人精品照片| 在线播放欧美女士性生活| www国产成人| 中文字幕一区二| 日本不卡一二三| 成人的网站免费观看| 欧美色爱综合网| 久久精品夜色噜噜亚洲aⅴ| 亚洲少妇30p| 日韩电影在线看| 丁香激情综合五月| 欧美久久久久中文字幕| 久久久亚洲欧洲日产国码αv| 成人免费在线观看入口| 婷婷开心激情综合| 久久99深爱久久99精品| 国产成人午夜精品影院观看视频| 91黄色激情网站| 久久精品人人爽人人爽| 一区二区三区四区高清精品免费观看| 日精品一区二区三区| 91麻豆成人久久精品二区三区| xfplay精品久久| 狠狠色丁香久久婷婷综合_中 | 三级在线观看一区二区| 在线一区二区视频| 亚洲色欲色欲www在线观看| www.欧美精品一二区| 欧美激情在线观看视频免费| 国产麻豆欧美日韩一区| 精品国产区一区| 国产综合色在线| 久久综合久久综合久久| 久久国产三级精品| 2023国产精品视频| 国产福利视频一区二区三区| 久久免费精品国产久精品久久久久| 国产自产2019最新不卡|