亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? lpc2300.s

?? NXP LPC24xx USB Hsot Lite
?? S
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00001000
USR_Stack_Size  EQU     0x0000A000

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕乱码亚洲精品一区 | 成人一区二区三区视频在线观看| 国产精品视频免费看| 欧美日韩国产欧美日美国产精品| 处破女av一区二区| 日本亚洲天堂网| 悠悠色在线精品| 国产精品无人区| 精品三级在线观看| 91精品久久久久久久91蜜桃| 92精品国产成人观看免费| 狠狠网亚洲精品| 亚洲18女电影在线观看| 亚洲色图.com| 日本一区二区高清| www国产成人| 欧美电影免费观看高清完整版 | 欧美v日韩v国产v| 欧美视频中文字幕| 一本一本久久a久久精品综合麻豆| 麻豆精品在线播放| 蜜臀久久久久久久| 日韩精品亚洲专区| 亚洲妇熟xx妇色黄| 亚洲香肠在线观看| 亚洲精品一二三区| 亚洲男人的天堂网| 亚洲三级在线观看| 国产精品素人一区二区| 国产日产欧美精品一区二区三区| 精品国产精品网麻豆系列| 欧美一区二区视频在线观看2022| 欧美系列一区二区| 欧洲精品在线观看| 色综合婷婷久久| 日本道精品一区二区三区| 91麻豆6部合集magnet| 91色porny| 91福利资源站| 欧美猛男男办公室激情| 欧美精品vⅰdeose4hd| 69精品人人人人| 欧美一区二区三区爱爱| 欧美一区二区久久| 精品日韩欧美一区二区| 国产午夜亚洲精品午夜鲁丝片| 久久综合色鬼综合色| 久久人人爽人人爽| 中文字幕在线免费不卡| 亚洲一区二区中文在线| 天天做天天摸天天爽国产一区 | 久久久亚洲国产美女国产盗摄| 日韩三级视频在线看| 精品人伦一区二区色婷婷| 久久精品人人爽人人爽| 欧美激情一区二区| 亚洲欧美日韩电影| 日韩在线播放一区二区| 精品在线亚洲视频| 国产91对白在线观看九色| 91一区二区在线观看| 欧美日韩中文字幕一区| 欧美成人福利视频| 中文在线免费一区三区高中清不卡| 中文字幕中文字幕中文字幕亚洲无线| 亚洲精品视频免费看| 丝袜美腿亚洲色图| 国产成人在线看| 91黄色免费看| 久久综合久久综合亚洲| 亚洲精品视频免费看| 奇米四色…亚洲| 成人黄色免费短视频| 欧美日韩一区二区不卡| 久久久久久久久久美女| 一个色妞综合视频在线观看| 美腿丝袜亚洲三区| 99视频一区二区| 日韩欧美一级特黄在线播放| 国产精品久久二区二区| 免费av网站大全久久| 99久久精品国产一区二区三区| 51精品秘密在线观看| 国产精品视频第一区| 青青草国产精品97视觉盛宴 | 欧美午夜精品一区| 国产亚洲va综合人人澡精品| 粉嫩av一区二区三区在线播放 | 欧美性色黄大片手机版| 久久久久青草大香线综合精品| 夜夜嗨av一区二区三区网页 | 欧洲激情一区二区| 欧美国产成人在线| 美日韩一区二区三区| 欧美性高清videossexo| 国产午夜久久久久| 麻豆极品一区二区三区| 欧美在线|欧美| 国产精品美女久久久久久| 狠狠久久亚洲欧美| 欧美亚洲动漫精品| 国产精品久久久99| 国产精品1区2区| 日韩一二三区不卡| 亚洲国产精品久久一线不卡| 成人激情免费网站| 久久欧美中文字幕| 久久国产人妖系列| 欧美三级日韩三级| 一区二区三区日韩欧美精品| 国产99久久久久| 2024国产精品| 精品一区二区免费在线观看| 欧美麻豆精品久久久久久| 曰韩精品一区二区| 一本到一区二区三区| 国产精品人成在线观看免费| 国产毛片精品视频| 欧美mv日韩mv国产网站| 免费成人在线播放| 69久久夜色精品国产69蝌蚪网| 亚洲综合免费观看高清在线观看| 不卡的看片网站| 国产清纯美女被跳蛋高潮一区二区久久w | 五月激情综合婷婷| 欧美日韩在线观看一区二区| 亚洲精品ww久久久久久p站| 成年人网站91| 亚洲欧美日韩中文字幕一区二区三区| 国产91高潮流白浆在线麻豆 | 日韩 欧美一区二区三区| 欧美日韩中文国产| 午夜电影久久久| 日韩一区二区三区视频在线观看| 日本成人超碰在线观看| 欧美一区二区三区系列电影| 日韩国产在线观看| 欧美大片在线观看| 国产伦精品一区二区三区免费| 欧美va亚洲va在线观看蝴蝶网| 久久精品99久久久| 久久尤物电影视频在线观看| 国产一区二区福利视频| 欧美韩国日本一区| 99精品视频一区| 亚洲一二三四在线| 制服.丝袜.亚洲.另类.中文| 老汉av免费一区二区三区| 26uuu色噜噜精品一区二区| 国产99久久久精品| 亚洲精品久久嫩草网站秘色| 欧美日韩成人综合在线一区二区| 天堂久久一区二区三区| 日韩三级精品电影久久久| 国产老肥熟一区二区三区| 国产精品久久久久毛片软件| 91久久国产最好的精华液| 日本一区中文字幕| 国产欧美日韩一区二区三区在线观看 | 亚洲制服丝袜一区| 欧美一级理论性理论a| 国产乱码精品一区二区三| 国产精品久久久久久久久果冻传媒| 91国产免费看| 日本不卡不码高清免费观看| 国产日韩欧美精品在线| 色综合久久久网| 久久精品久久99精品久久| 国产欧美日韩视频一区二区| 欧美亚洲自拍偷拍| 韩国v欧美v亚洲v日本v| 亚洲欧美日韩在线| 精品免费一区二区三区| 99综合电影在线视频| 天天色天天操综合| 国产视频一区二区三区在线观看| 日本道在线观看一区二区| 久久99精品久久只有精品| 成人免费在线视频| 日韩欧美一区二区在线视频| thepron国产精品| 免费一区二区视频| 依依成人综合视频| 久久日一线二线三线suv| 91国偷自产一区二区使用方法| 美女爽到高潮91| 伊人开心综合网| 亚洲国产精品传媒在线观看| 欧美日韩国产在线观看| 成人av小说网| 国产自产2019最新不卡| 亚洲成人在线观看视频| 欧美激情一区不卡| 精品国产一区二区三区四区四| 欧美在线观看视频一区二区| 国产福利电影一区二区三区| 日韩黄色小视频| 一区二区三区高清在线| 欧美韩国日本不卡| 精品日韩99亚洲|