亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 此源碼是本人買的株洲開發(fā)板全套例程
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一级夜夜爽| 久久精品夜夜夜夜久久| 国产宾馆实践打屁股91| 亚洲精品免费在线观看| 久久综合久久鬼色| 欧美日韩不卡一区| 99精品久久99久久久久| 国内精品伊人久久久久av影院| 一区二区三区精品在线| 国产亚洲欧美激情| 欧美一区二区三区的| 91高清在线观看| 成人精品小蝌蚪| 国模无码大尺度一区二区三区| 午夜精品爽啪视频| 亚洲精品中文字幕在线观看| 国产欧美日韩另类视频免费观看| 91麻豆精品国产91久久久久久| 一本色道久久综合狠狠躁的推荐| 国产成人午夜高潮毛片| 精品一二线国产| 免费久久精品视频| 日本在线不卡视频一二三区| 亚洲高清视频中文字幕| 亚洲激情在线激情| 亚洲免费成人av| 亚洲图片另类小说| 成人免费一区二区三区视频| 欧美高清一级片在线观看| 久久无码av三级| 精品国产乱子伦一区| 91精品久久久久久久久99蜜臂 | 91丨porny丨国产| 国产精品资源在线| 麻豆国产一区二区| 久久国产三级精品| 麻豆91精品视频| 麻豆国产欧美日韩综合精品二区| 免费看欧美女人艹b| 久久狠狠亚洲综合| 精品系列免费在线观看| 麻豆视频观看网址久久| 麻豆免费看一区二区三区| 久久99国产精品久久99果冻传媒| 奇米色一区二区| 久久99精品网久久| 国产99精品视频| 成人av电影在线网| 91福利视频久久久久| 欧美日韩的一区二区| 日韩一区二区免费电影| 欧美成人aa大片| 国产偷国产偷精品高清尤物| 国产精品丝袜91| 一区二区欧美在线观看| 日韩精品成人一区二区三区| 久久精品免费观看| 国产成人精品综合在线观看| 99视频精品全部免费在线| 在线视频欧美区| 91精品蜜臀在线一区尤物| 久久综合久久综合九色| 亚洲日本在线天堂| 日韩精品国产欧美| 国产美女一区二区三区| 97久久久精品综合88久久| 欧美性淫爽ww久久久久无| 欧美日韩国产片| 久久综合av免费| 亚洲最新在线观看| 精品一区二区三区在线观看国产| 国产a精品视频| 欧美视频一区二区在线观看| 日韩欧美中文一区| 国产精品电影一区二区| 日韩中文字幕91| 懂色av一区二区三区免费看| 欧美三级日韩在线| 国产欧美精品一区二区色综合朱莉| 亚洲男人的天堂在线aⅴ视频| 五月婷婷综合激情| 东方aⅴ免费观看久久av| 欧美日韩的一区二区| 欧美国产1区2区| 日本在线不卡视频| 91首页免费视频| 久久综合色之久久综合| 一级中文字幕一区二区| 国产剧情一区二区| 欧美日韩欧美一区二区| 国产精品免费人成网站| 精品国产电影一区二区| av成人免费在线| 91精彩视频在线观看| 精品久久久久99| 亚洲综合精品自拍| 韩国毛片一区二区三区| 欧美午夜电影网| 国产精品热久久久久夜色精品三区| 亚洲五码中文字幕| 国产69精品久久久久777| 欧美一级国产精品| 一区二区久久久| 成人av网在线| 久久欧美一区二区| 麻豆国产精品一区二区三区| 欧美综合在线视频| 亚洲欧洲成人精品av97| 久久国产综合精品| 欧美精品日韩一区| 亚洲精品国产第一综合99久久| 国产成人午夜高潮毛片| 欧美成人福利视频| 天堂va蜜桃一区二区三区| 91久久精品网| 亚洲欧美偷拍三级| 99国内精品久久| 国产日韩欧美精品综合| 久久国产精品露脸对白| 91精品久久久久久久91蜜桃| 亚洲福利一区二区| 91黄色免费版| 亚洲精品美腿丝袜| 91在线观看视频| 亚洲国产成人午夜在线一区| 国产高清在线精品| 国产欧美日韩卡一| 风间由美一区二区三区在线观看| 久久久久久久网| 国模套图日韩精品一区二区| 日韩欧美国产午夜精品| 人禽交欧美网站| 欧美一级一区二区| 久久国产精品无码网站| 欧美精品一区二区精品网| 麻豆精品蜜桃视频网站| 日韩一区二区三区电影 | 肉肉av福利一精品导航| 欧美视频中文字幕| 天堂一区二区在线| 欧美一区二区高清| 国内国产精品久久| 国产精品污网站| 99re成人在线| 亚洲二区在线视频| 日韩欧美国产综合在线一区二区三区| 美日韩黄色大片| 26uuuu精品一区二区| 国产suv一区二区三区88区| 国产精品萝li| 在线看不卡av| 日韩高清不卡在线| 久久免费电影网| 99精品一区二区三区| 亚洲最新视频在线播放| 欧美一卡2卡三卡4卡5免费| 国产精品自拍三区| 亚洲精品乱码久久久久久| 欧美日韩一区二区不卡| 国产中文字幕一区| 中文字幕字幕中文在线中不卡视频| 色欧美乱欧美15图片| 日本成人在线不卡视频| 久久久久久亚洲综合影院红桃 | 午夜精品一区二区三区电影天堂 | 国产亚洲一本大道中文在线| 国产999精品久久| 一区二区三区自拍| 欧美草草影院在线视频| 成人美女视频在线观看18| 久久国产婷婷国产香蕉| 中文字幕一区二区三区av| 欧美日韩mp4| 丁香啪啪综合成人亚洲小说| 亚洲一二三区在线观看| 2019国产精品| 色天天综合色天天久久| 久久国产尿小便嘘嘘| 亚洲欧美偷拍另类a∨色屁股| 91精品国产综合久久蜜臀| 成人app网站| 青青草精品视频| 亚洲少妇中出一区| 久久综合给合久久狠狠狠97色69| 色老综合老女人久久久| 激情国产一区二区| 亚洲久草在线视频| 国产无人区一区二区三区| 欧美一a一片一级一片| 国产精选一区二区三区| 日韩—二三区免费观看av| 国产精品传媒视频| 久久免费国产精品| 欧美一级国产精品| 欧美专区日韩专区| 国产suv精品一区二区三区| 免费看欧美美女黄的网站| 亚洲综合在线第一页| 中文字幕在线不卡视频| wwwwxxxxx欧美|