亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? f2812的ad程序
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品久久久网站| 色婷婷久久久综合中文字幕| 国产精品久久久久aaaa樱花 | 欧美伊人精品成人久久综合97 | 久久久91精品国产一区二区三区| 成人高清视频免费观看| 日韩电影在线免费看| 日韩美女啊v在线免费观看| 精品国产乱码久久久久久蜜臀| 日本电影欧美片| 国产成人高清在线| 蜜臀av性久久久久蜜臀aⅴ四虎| 国产精品高潮呻吟| 久久久久97国产精华液好用吗| 欧美性生交片4| 99麻豆久久久国产精品免费优播| 久久精品国产精品亚洲红杏| 五月婷婷综合激情| 亚洲欧美另类小说视频| 国产精品日产欧美久久久久| 26uuu色噜噜精品一区| 777xxx欧美| 欧美三区免费完整视频在线观看| 99久久99久久精品免费观看| 国产iv一区二区三区| 精品日韩一区二区| 日韩精品色哟哟| 亚洲国产日产av| 国产精品欧美一级免费| 欧美精品一区二区蜜臀亚洲| 国产精品久久久爽爽爽麻豆色哟哟 | 一区二区三区成人| 国产精品久久久一本精品| 国产欧美日产一区| 国产午夜精品一区二区| 欧美精品一区二区三区在线播放| 欧美日韩国产精选| 欧美军同video69gay| 欧美日韩中文字幕一区| 欧美在线不卡视频| 在线中文字幕不卡| 欧美午夜精品久久久久久超碰 | 91老师片黄在线观看| 成人激情动漫在线观看| 成人精品高清在线| 国产传媒欧美日韩成人| 在线看国产日韩| 亚洲午夜免费视频| 亚洲成人免费在线观看| 亚洲va韩国va欧美va精品| 亚洲一区二区av在线| 亚洲成人一区在线| 日本亚洲最大的色成网站www| 日韩精品1区2区3区| 久久精品国产77777蜜臀| 韩国在线一区二区| 成人做爰69片免费看网站| 9i看片成人免费高清| 91精品福利视频| 欧美日韩视频在线第一区| 日韩一级片网址| 久久久久亚洲蜜桃| 自拍偷拍亚洲激情| 天堂va蜜桃一区二区三区漫画版 | 亚洲欧美精品午睡沙发| 亚洲一区欧美一区| 男女男精品视频网| 国产成人午夜片在线观看高清观看| 成年人午夜久久久| 欧美日韩国产123区| 精品国精品国产尤物美女| 国产精品视频九色porn| 一区二区三区日韩精品视频| 日韩黄色在线观看| 国产精品一区二区久久不卡| 91在线精品一区二区三区| 欧美乱熟臀69xxxxxx| 国产午夜精品久久久久久免费视 | 精品亚洲aⅴ乱码一区二区三区| 国内精品第一页| 99精品国产99久久久久久白柏| 亚洲福利视频一区二区| 成人一区二区在线观看| 色综合天天综合狠狠| 欧美精品三级日韩久久| 欧美国产欧美综合| 亚洲成人手机在线| 成人性生交大片免费看在线播放| 日本韩国欧美一区二区三区| 欧美三区在线视频| 欧美国产亚洲另类动漫| 亚洲成人av一区| 成人午夜在线视频| 91精品国产综合久久蜜臀| 国产精品水嫩水嫩| 日产精品久久久久久久性色| 粉嫩一区二区三区性色av| 欧美日韩激情一区二区| 日本一区二区三区四区在线视频 | 日韩一级完整毛片| 亚洲黄一区二区三区| 久草精品在线观看| 欧美日韩国产综合一区二区三区 | 在线播放/欧美激情| 亚洲超丰满肉感bbw| 亚洲黄色av一区| 一区二区三区.www| 高清成人在线观看| 日韩欧美另类在线| 亚洲.国产.中文慕字在线| 欧美一区二区日韩| 亚洲蜜臀av乱码久久精品| 精品一区二区三区不卡| 91精品欧美福利在线观看| 亚洲激情第一区| 91视频精品在这里| 国产亚洲精品aa午夜观看| 青青草原综合久久大伊人精品优势| 91免费在线视频观看| 中文字幕欧美国产| 国产在线播放一区三区四| 欧美一区二区三区影视| 自拍偷拍亚洲综合| 99视频国产精品| 国产精品久久久久久久久免费桃花| 国产在线播放一区二区三区| 日韩欧美一区二区在线视频| 婷婷一区二区三区| 日本韩国一区二区| 亚洲欧美乱综合| 91免费版在线| 亚洲黄色小视频| 色噜噜久久综合| 国产精品午夜在线| 国产成人亚洲综合色影视| 久久精品在这里| 国产麻豆9l精品三级站| 久久久九九九九| 国产成人a级片| 欧美极品aⅴ影院| 成人福利在线看| 亚洲婷婷综合色高清在线| 99久久精品免费看| 亚洲精品国产无天堂网2021| 色综合色综合色综合| 亚洲欧美一区二区视频| 99精品桃花视频在线观看| 亚洲天堂久久久久久久| 一本一道久久a久久精品| 有坂深雪av一区二区精品| 欧美亚洲图片小说| 天堂在线一区二区| 日韩欧美成人午夜| 国产一区二区三区免费观看| 欧美国产一区视频在线观看| 成人国产精品免费| 伊人夜夜躁av伊人久久| 欧美精品自拍偷拍动漫精品| 麻豆国产精品官网| 国产欧美一区二区精品忘忧草| av激情成人网| 一区二区三区日本| 日韩欧美精品在线视频| 极品瑜伽女神91| 中文字幕中文字幕在线一区| 欧美性猛交一区二区三区精品| 视频一区二区国产| 一区二区在线观看免费| 欧美伦理电影网| 国产精品资源网| 亚洲欧美偷拍卡通变态| 91精品国产欧美日韩| 国产精品一区一区三区| 一区二区欧美国产| 日韩免费福利电影在线观看| 成人一级片在线观看| 午夜欧美视频在线观看| 久久影视一区二区| 日本乱人伦aⅴ精品| 麻豆精品蜜桃视频网站| 国产精品不卡一区二区三区| 欧美日韩国产高清一区二区| 国产精品69毛片高清亚洲| 夜夜亚洲天天久久| 久久精品一级爱片| 欧美色精品在线视频| 国产福利91精品一区| 日日骚欧美日韩| 亚洲三级电影全部在线观看高清| 51精品视频一区二区三区| 成人污污视频在线观看| 日韩中文字幕一区二区三区| 国产精品久久免费看| 日韩免费一区二区| 在线观看欧美黄色| 国产成人在线看| 天堂精品中文字幕在线| 亚洲三级在线免费| 国产欧美视频一区二区三区| 欧美日韩不卡一区|