亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? startup.s

?? Source Code for the Flash Audio Head Unit Player
?? S
字號:
#/***********************************************************************/
#/*  This file is part of the uVision/ARM development tools             */
#/*  Copyright KEIL ELEKTRONIK GmbH 2002-2004                           */
#/***********************************************************************/
#/*                                                                     */
#/*  STARTUP.S:  Startup file                                           */
#/*                                                                     */
#/***********************************************************************/


/* 
//*** <<< Use Configuration Wizard in Context Menu >>> *** 
*/


# *** Startup Code (executed after Reset) ***


# Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

        .equ    Mode_USR,       0x10
        .equ    Mode_FIQ,       0x11
        .equ    Mode_IRQ,       0x12
        .equ    Mode_SVC,       0x13
        .equ    Mode_ABT,       0x17
        .equ    Mode_UND,       0x1B
        .equ    Mode_SYS,       0x1F

        .equ    I_Bit,          0x80    /* when I bit is set, IRQ is disabled */
        .equ    F_Bit,          0x40    /* when F bit is set, FIQ is disabled */


/*
// <h> Stack Configuration
//   <o>  Top of Stack Address  <0x0-0xFFFFFFFF:4>
//   <h>  Stack Sizes (in Bytes)
//     <o1> Undefined Mode      <0x0-0xFFFFFFFF:4>
//     <o2> Supervisor Mode     <0x0-0xFFFFFFFF:4>
//     <o3> Abort Mode          <0x0-0xFFFFFFFF:4>
//     <o4> Fast Interrupt Mode <0x0-0xFFFFFFFF:4>
//     <o5> Interrupt Mode      <0x0-0xFFFFFFFF:4>
//     <o6> User/System Mode    <0x0-0xFFFFFFFF:4>
//   </h>
// </h>
*/
        .equ    Top_Stack,      0x40004000
        .equ    UND_Stack_Size, 0x00000004
        .equ    SVC_Stack_Size, 0x00000004
        .equ    ABT_Stack_Size, 0x00000004
        .equ    FIQ_Stack_Size, 0x00000004
        .equ    IRQ_Stack_Size, 0x00000100
        .equ    USR_Stack_Size, 0x00000400


# VPBDIV definitions
        .equ    VPBDIV,         0xE01FC100  /* VPBDIV Address */

/*
// <e> VPBDIV Setup
// <i> Peripheral Bus Clock Rate
//   <o1.0..1>   VPBDIV: VPB Clock
//               <0=> VPB Clock = CPU Clock / 4
//               <1=> VPB Clock = CPU Clock
//               <2=> VPB Clock = CPU Clock / 2
//   <o1.4..5>   XCLKDIV: XCLK Pin
//               <0=> XCLK Pin = CPU Clock / 4
//               <1=> XCLK Pin = CPU Clock
//               <2=> XCLK Pin = CPU Clock / 2
// </e>
*/
        .equ    VPBDIV_SETUP,   0
        .equ    VPBDIV_Val,     0x00000000


# Phase Locked Loop (PLL) definitions
        .equ    PLL_BASE,       0xE01FC080  /* PLL Base Address */
        .equ    PLLCON_OFS,     0x00        /* PLL Control Offset*/
        .equ    PLLCFG_OFS,     0x04        /* PLL Configuration Offset */
        .equ    PLLSTAT_OFS,    0x08        /* PLL Status Offset */
        .equ    PLLFEED_OFS,    0x0C        /* PLL Feed Offset */
        .equ    PLLCON_PLLE,    (1<<0)      /* PLL Enable */
        .equ    PLLCON_PLLC,    (1<<1)      /* PLL Connect */
        .equ    PLLCFG_MSEL,    (0x1F<<0)   /* PLL Multiplier */
        .equ    PLLCFG_PSEL,    (0x03<<5)   /* PLL Divider */
        .equ    PLLSTAT_PLOCK,  (1<<10)     /* PLL Lock Status */

/*
// <e> PLL Setup
//   <o1.0..4>   MSEL: PLL Multiplier Selection
//               <1-32><#-1>
//               <i> M Value
//   <o1.5..6>   PSEL: PLL Divider Selection
//               <0=> 1   <1=> 2   <2=> 4   <3=> 8
//               <i> P Value
// </e>
*/
        .equ    PLL_SETUP,      1
        .equ    PLLCFG_Val,     0x00000024


# Memory Accelerator Module (MAM) definitions
        .equ    MAM_BASE,       0xE01FC000  /* MAM Base Address */
        .equ    MAMCR_OFS,      0x00        /* MAM Control Offset*/
        .equ    MAMTIM_OFS,     0x04        /* MAM Timing Offset */

/*
// <e> MAM Setup
//   <o1.0..1>   MAM Control
//               <0=> Disabled
//               <1=> Partially Enabled
//               <2=> Fully Enabled
//               <i> Mode
//   <o2.0..2>   MAM Timing
//               <0=> Reserved  <1=> 1   <2=> 2   <3=> 3
//               <4=> 4         <5=> 5   <6=> 6   <7=> 7
//               <i> Fetch Cycles
// </e>
*/
        .equ    MAM_SETUP,      1
        .equ    MAMCR_Val,      0x00000002
        .equ    MAMTIM_Val,     0x00000004


# External Memory Controller (EMC) definitions
        .equ    EMC_BASE,       0xFFE00000  /* EMC Base Address */
        .equ    BCFG0_OFS,      0x00        /* BCFG0 Offset */
        .equ    BCFG1_OFS,      0x04        /* BCFG1 Offset */
        .equ    BCFG2_OFS,      0x08        /* BCFG2 Offset */
        .equ    BCFG3_OFS,      0x0C        /* BCFG3 Offset */

/*
// <e> External Memory Controller (EMC)
*/
        .equ    EMC_SETUP,      0

/*
//   <e> Bank Configuration 0 (BCFG0)
//     <o1.0..3>   IDCY: Idle Cycles <0-15>
//     <o1.5..9>   WST1: Wait States 1 <0-31>
//     <o1.11..15> WST2: Wait States 2 <0-31>
//     <o1.10>     RBLE: Read Byte Lane Enable
//     <o1.26>     WP: Write Protect
//     <o1.27>     BM: Burst ROM
//     <o1.28..29> MW: Memory Width  <0=>  8-bit  <1=> 16-bit
//                                   <2=> 32-bit  <3=> Reserved
//   </e>
*/
        .equ    BCFG0_SETUP,    0
        .equ    BCFG0_Val,      0x0000FBEF

/*
//   <e> Bank Configuration 1 (BCFG1)
//     <o1.0..3>   IDCY: Idle Cycles <0-15>
//     <o1.5..9>   WST1: Wait States 1 <0-31>
//     <o1.11..15> WST2: Wait States 2 <0-31>
//     <o1.10>     RBLE: Read Byte Lane Enable
//     <o1.26>     WP: Write Protect
//     <o1.27>     BM: Burst ROM
//     <o1.28..29> MW: Memory Width  <0=>  8-bit  <1=> 16-bit
//                                   <2=> 32-bit  <3=> Reserved
//   </e>
*/
        .equ    BCFG1_SETUP,    0
        .equ    BCFG1_Val,      0x0000FBEF

/*
//   <e> Bank Configuration 2 (BCFG2)
//     <o1.0..3>   IDCY: Idle Cycles <0-15>
//     <o1.5..9>   WST1: Wait States 1 <0-31>
//     <o1.11..15> WST2: Wait States 2 <0-31>
//     <o1.10>     RBLE: Read Byte Lane Enable
//     <o1.26>     WP: Write Protect
//     <o1.27>     BM: Burst ROM
//     <o1.28..29> MW: Memory Width  <0=>  8-bit  <1=> 16-bit
//                                   <2=> 32-bit  <3=> Reserved
//   </e>
*/
        .equ    BCFG2_SETUP,    0
        .equ    BCFG2_Val,      0x0000FBEF

/*
//   <e> Bank Configuration 3 (BCFG3)
//     <o1.0..3>   IDCY: Idle Cycles <0-15>
//     <o1.5..9>   WST1: Wait States 1 <0-31>
//     <o1.11..15> WST2: Wait States 2 <0-31>
//     <o1.10>     RBLE: Read Byte Lane Enable
//     <o1.26>     WP: Write Protect
//     <o1.27>     BM: Burst ROM
//     <o1.28..29> MW: Memory Width  <0=>  8-bit  <1=> 16-bit
//                                   <2=> 32-bit  <3=> Reserved
//   </e>
*/
        .equ    BCFG3_SETUP,    0
        .equ    BCFG3_Val,      0x0000FBEF

/*
// </e> End of EMC
*/


# External Memory Pins definitions
        .equ    PINSEL2,        0xE002C014  /* PINSEL2 Address */
        .equ    PINSEL2_Val,    0x0E6149E4  /* CS0..3, OE, WE, BLS0..3, 
                                               D0..31, A2..23, JTAG Pins */


# Starupt Code must be linked first at Address at which it expects to run.

        .text
        .arm

        .global _startup
        .func   _startup
_startup:


# Exception Vectors
#  Mapped to Address 0.
#  Absolute addressing mode must be used.
#  Dummy Handlers are implemented as infinite loops which can be modified.

Vectors:        LDR     PC, Reset_Addr         
                LDR     PC, Undef_Addr
                LDR     PC, SWI_Addr
                LDR     PC, PAbt_Addr
                LDR     PC, DAbt_Addr
                NOP                            /* Reserved Vector */
#               LDR     PC, IRQ_Addr
                LDR     PC, [PC, #-0x0FF0]     /* Vector from VicVectAddr */
                LDR     PC, FIQ_Addr

Reset_Addr:     .word   Reset_Handler
Undef_Addr:     .word   Undef_Handler
SWI_Addr:       .word   SWI_Handler
PAbt_Addr:      .word   PAbt_Handler
DAbt_Addr:      .word   DAbt_Handler
                .word   0                      /* Reserved Address */
IRQ_Addr:       .word   IRQ_Handler
FIQ_Addr:       .word   FIQ_Handler

Undef_Handler:  B       Undef_Handler
SWI_Handler:    B       SWI_Handler
PAbt_Handler:   B       PAbt_Handler
DAbt_Handler:   B       DAbt_Handler
IRQ_Handler:    B       IRQ_Handler
FIQ_Handler:    B       FIQ_Handler


# Reset Handler

Reset_Handler:  


.ifdef EXTERNAL_MODE
                LDR     R0, =PINSEL2
                LDR     R1, =PINSEL2_Val
                STR     R1, [R0]
.endif


.if EMC_SETUP
                LDR     R0, =EMC_BASE

.if BCFG0_SETUP
                LDR     R1, =BCFG0_Val
                STR     R1, [R0, #BCFG0_OFS]
.endif

.if BCFG1_SETUP
                LDR     R1, =BCFG1_Val
                STR     R1, [R0, #BCFG1_OFS]
.endif

.if BCFG2_SETUP
                LDR     R1, =BCFG2_Val
                STR     R1, [R0, #BCFG2_OFS]
.endif

.if BCFG3_SETUP
                LDR     R1, =BCFG3_Val
                STR     R1, [R0, #BCFG3_OFS]
.endif

.endif


.if VPBDIV_SETUP
                LDR     R0, =VPBDIV
                LDR     R1, =VPBDIV_Val
                STR     R1, [R0]
.endif


.if PLL_SETUP
                LDR     R0, =PLL_BASE
                MOV     R1, #0xAA
                MOV     R2, #0x55

# Configure and Enable PLL
                MOV     R3, #PLLCFG_Val
                STR     R3, [R0, #PLLCFG_OFS] 
                MOV     R3, #PLLCON_PLLE
                STR     R3, [R0, #PLLCON_OFS]
                STR     R1, [R0, #PLLFEED_OFS]
                STR     R2, [R0, #PLLFEED_OFS]

# Wait until PLL Locked
PLL_Loop:       LDR     R3, [R0, #PLLSTAT_OFS]
                ANDS    R3, R3, #PLLSTAT_PLOCK
                BEQ     PLL_Loop

# Switch to PLL Clock
                MOV     R3, #(PLLCON_PLLE | PLLCON_PLLC)
                STR     R3, [R0, #PLLCON_OFS]
                STR     R1, [R0, #PLLFEED_OFS]
                STR     R2, [R0, #PLLFEED_OFS]
.endif


.if MAM_SETUP
                LDR     R0, =MAM_BASE
                MOV     R1, #MAMTIM_Val
                STR     R1, [R0, #MAMTIM_OFS] 
                MOV     R1, #MAMCR_Val
                STR     R1, [R0, #MAMCR_OFS] 
.endif


# Memory Mapping (when Interrupt Vectors are in RAM)
        .equ    MEMMAP, 0xE01FC040  /* Memory Mapping Control */
        
.ifdef RAM_INTVEC
                LDR     R0, =MEMMAP
                MOV     R1, #2
                STR     R1, [R0]
.endif


# Initialise Interrupt System
#  ...


# Setup Stack for each mode

                LDR     R0, =Top_Stack

#  Enter Undefined Instruction Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_UND|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #UND_Stack_Size

#  Enter Abort Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_ABT|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #ABT_Stack_Size

#  Enter FIQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_FIQ|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #FIQ_Stack_Size

#  Enter IRQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_IRQ|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #IRQ_Stack_Size

#  Enter Supervisor Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_SVC|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #SVC_Stack_Size

#  Enter User Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_USR
                MOV     SP, R0

#  Setup a default Stack Limit (when compiled with "-mapcs-stack-check")
                SUB     SL, SP, #USR_Stack_Size


# Relocate .data section (Copy from ROM to RAM)
                LDR     R1, =_etext
                LDR     R2, =_data
                LDR     R3, =_edata
LoopRel:        CMP     R2, R3
                LDRLO   R0, [R1], #4
                STRLO   R0, [R2], #4
                BLO     LoopRel


# Clear .bss section (Zero init) 
                MOV     R0, #0
                LDR     R1, =__bss_start__
                LDR     R2, =__bss_end__
LoopZI:         CMP     R1, R2
                STRLO   R0, [R1], #4
                BLO     LoopZI


# Enter the C code
                B       _start


        .size   _startup, . - _startup
        .endfunc


        .end

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲成a人在线观看| 国产专区欧美精品| 久久精品久久综合| 91免费视频网| 精品av综合导航| 日韩一区精品视频| av一二三不卡影片| 久久久精品天堂| 日本中文在线一区| 欧美视频在线观看一区二区| 欧美激情在线看| 美女网站色91| 5566中文字幕一区二区电影| 亚洲欧美综合网| 久久疯狂做爰流白浆xx| 在线免费观看不卡av| 国产精品污网站| 激情综合色综合久久| 欧美喷潮久久久xxxxx| 亚洲视频 欧洲视频| 夫妻av一区二区| 久久日韩粉嫩一区二区三区| 美女在线视频一区| 日韩一卡二卡三卡国产欧美| 亚洲成人免费影院| 在线免费不卡视频| 亚洲成av人片在线| 欧美日韩国产系列| 亚洲不卡一区二区三区| 欧美视频一区在线| 亚洲成人自拍偷拍| 欧美精品xxxxbbbb| 视频一区国产视频| 欧美一区午夜视频在线观看| 日韩av中文字幕一区二区| 欧美色电影在线| 亚洲国产视频a| 欧美美女视频在线观看| 首页国产欧美久久| 欧美一区二区三区四区久久| 午夜精品国产更新| 91精品国产色综合久久不卡电影 | 午夜电影网亚洲视频| 日本乱码高清不卡字幕| 亚洲另类色综合网站| 欧洲精品一区二区| 日韩国产欧美在线播放| 欧美电视剧免费全集观看| 久久99精品久久久久久久久久久久| 日韩美一区二区三区| 国产精品一品视频| 亚洲美女在线一区| 欧美精品在线一区二区三区| 久久国内精品视频| 国产欧美精品日韩区二区麻豆天美| 国产69精品久久99不卡| 亚洲精选一二三| 日韩欧美一级片| 国产成人免费高清| 亚洲国产视频一区二区| 久久婷婷国产综合精品青草| 波多野结衣中文字幕一区| 亚洲综合在线电影| 欧美哺乳videos| 99re热这里只有精品免费视频 | 麻豆精品在线播放| 国产精品人妖ts系列视频| 欧美日韩在线观看一区二区 | 色菇凉天天综合网| 免费高清在线视频一区·| 日本一区二区三区四区在线视频| 日本韩国欧美一区二区三区| 美女在线一区二区| 一区二区欧美视频| 久久综合九色综合97婷婷女人| 91久久精品日日躁夜夜躁欧美| 奇米色一区二区三区四区| 中文字幕av一区二区三区高 | 中文字幕欧美激情一区| 精品视频全国免费看| 国产xxx精品视频大全| 天堂在线亚洲视频| 中文无字幕一区二区三区| 欧美高清hd18日本| 91在线免费播放| 国产一区二区不卡在线| 香蕉影视欧美成人| 中文字幕一区在线观看| 久久日韩粉嫩一区二区三区| 欧美久久久影院| 在线区一区二视频| 成人免费av网站| 国产一二精品视频| 九九九精品视频| 日韩影院在线观看| 亚洲成av人片| 一区二区成人在线| 亚洲欧美一区二区三区极速播放 | 国产a级毛片一区| 黄一区二区三区| 免费在线观看日韩欧美| 亚洲国产精品久久不卡毛片 | 国产精品视频在线看| 精品国产成人系列| 欧美一级在线观看| 欧美一区二区三区人| 欧美中文字幕一区| 欧美影视一区在线| 91国偷自产一区二区三区成为亚洲经典 | 亚洲黄色av一区| 中文字幕一区二区三区精华液| 亚洲色图制服诱惑 | 亚洲国产sm捆绑调教视频| 中文字幕一区二区三区精华液| 26uuu久久天堂性欧美| 欧美成人性福生活免费看| 制服丝袜一区二区三区| 777a∨成人精品桃花网| 欧美一区二区三区白人| 在线综合视频播放| 日韩欧美一区电影| 久久久三级国产网站| 中文字幕欧美区| 亚洲日本在线a| 亚洲妇女屁股眼交7| 首页国产丝袜综合| 紧缚捆绑精品一区二区| 国产精品18久久久久| 国产福利不卡视频| 99国产精品99久久久久久| 91国产成人在线| 91精品国产日韩91久久久久久| 日韩一卡二卡三卡| 中文一区二区在线观看 | 国产精品国产三级国产aⅴ入口| 国产精品欧美精品| 亚洲免费av网站| 日韩av中文在线观看| 国产一区二区三区在线观看免费视频 | 一区二区三区欧美激情| 香蕉影视欧美成人| 国产一区二区三区免费播放| 岛国一区二区在线观看| 色综合天天综合网天天看片| 欧美日韩精品一区二区三区蜜桃| 欧美精选在线播放| 欧美国产激情一区二区三区蜜月| 亚洲欧洲日本在线| 天天综合日日夜夜精品| 国产精品综合网| 在线观看日韩毛片| 精品国产一区二区三区不卡| 国产精品久久久久久久浪潮网站| 香蕉影视欧美成人| 国产成人av一区二区三区在线| 91婷婷韩国欧美一区二区| 欧美一区二区精品在线| 国产精品美女视频| 日本午夜一区二区| 不卡电影免费在线播放一区| 欧美系列日韩一区| 久久久久国产精品麻豆ai换脸| 一区二区三区不卡视频在线观看 | 欧美韩国日本不卡| 丝袜亚洲另类丝袜在线| 97se亚洲国产综合自在线| 91精品国产欧美一区二区18| 亚洲国产精品99久久久久久久久 | 精品美女一区二区三区| 一区二区三区中文字幕电影| 精品一区二区三区视频| 在线观看日韩一区| 国产精品午夜在线观看| 狠狠网亚洲精品| 欧美男生操女生| 亚洲免费观看在线观看| 国产成人免费av在线| 日韩一区二区免费在线电影| 亚洲欧美韩国综合色| 夫妻av一区二区| 2021中文字幕一区亚洲| 日本特黄久久久高潮| 在线免费观看日本欧美| 亚洲免费av高清| 99久久综合精品| 中文字幕第一区综合| 国产精品一区二区久久不卡| 欧美一区二区三区在线观看| 一区二区三区**美女毛片| 91香蕉视频污| 国产精品女同一区二区三区| 国产成人午夜精品影院观看视频 | 亚洲天堂网中文字| 成人综合在线视频| 国产日产亚洲精品系列| 国产一区二区三区在线观看免费| 精品日韩一区二区三区免费视频| 亚洲国产精品久久人人爱| 欧美三级在线视频| 香蕉影视欧美成人|