亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? SEEDTMS320vc5402dsk是在TI的TMS320VC5402DSK板基礎上簡化開發出來的
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/


?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
在线综合视频播放| 久久综合色8888| 精品久久国产老人久久综合| 亚洲天堂av老司机| 97久久超碰精品国产| 久久精品视频在线免费观看| 在线一区二区三区四区| 国产精品久久久久7777按摩| 欧美一区二区三区四区五区| 成人亚洲一区二区一| 国产精品免费免费| 欧美一级理论片| 色悠久久久久综合欧美99| 国产精品小仙女| 毛片一区二区三区| 亚洲一级不卡视频| 亚洲女同一区二区| 日本一区二区三区四区在线视频| 日韩精品一区在线| 欧美日韩成人综合天天影院| 日本高清不卡aⅴ免费网站| 丁香桃色午夜亚洲一区二区三区| 久久99精品一区二区三区| 天天综合色天天综合色h| 亚洲激情第一区| 日韩理论片中文av| 国产精品成人一区二区三区夜夜夜| 久久久高清一区二区三区| 精品少妇一区二区三区在线视频 | 亚洲摸摸操操av| 国产精品人成在线观看免费| 久久亚区不卡日本| 久久先锋影音av| 337p日本欧洲亚洲大胆色噜噜| 在线91免费看| 欧美一区二区三区免费| 制服丝袜成人动漫| 在线电影欧美成精品| 9191精品国产综合久久久久久| 欧美喷水一区二区| 3d动漫精品啪啪| 欧美一级在线观看| 欧美精品一区二区精品网| 久久网这里都是精品| 久久一夜天堂av一区二区三区| 欧美精品一区二| 亚洲国产成人在线| 国产精品天干天干在观线| 国产精品久久免费看| 亚洲女与黑人做爰| 午夜精品久久久久影视| 美国欧美日韩国产在线播放| 激情综合五月婷婷| 美日韩一区二区三区| 麻豆精品一区二区综合av| 久久国产精品色婷婷| 色婷婷久久一区二区三区麻豆| 另类小说一区二区三区| 丝袜国产日韩另类美女| 亚洲成av人影院| 视频一区二区三区在线| 午夜av一区二区| 久久精品国产一区二区三区免费看 | 国产色综合一区| 久久综合色一综合色88| 国产精品欧美一区二区三区| 亚洲精品视频自拍| 男女性色大片免费观看一区二区| 国产一区二区日韩精品| 91免费看`日韩一区二区| 在线中文字幕一区| 欧美大片免费久久精品三p| 精品国产91乱码一区二区三区 | 成人小视频免费观看| 99热精品一区二区| 欧美卡1卡2卡| 中文成人av在线| 午夜国产精品一区| 成人一级黄色片| 精品视频一区三区九区| 精品噜噜噜噜久久久久久久久试看| 国产精品久久久久久户外露出| 午夜久久久久久久久久一区二区| 国产福利精品导航| 欧美日韩在线三级| 国产欧美日本一区二区三区| 午夜精品久久久久久久99水蜜桃| 国产69精品久久久久毛片| 欧美日韩在线三级| 中文久久乱码一区二区| 美女爽到高潮91| 在线观看亚洲精品视频| 久久精品亚洲一区二区三区浴池| 亚洲国产wwwccc36天堂| 国产成人精品在线看| 欧美一级片在线| 一区二区三区欧美激情| 国产精品资源站在线| 6080日韩午夜伦伦午夜伦| **网站欧美大片在线观看| 精品一区二区三区不卡| 欧美日韩在线三区| 亚洲三级电影网站| 国产成人综合精品三级| 日韩免费电影网站| 亚洲一区二区免费视频| 成年人午夜久久久| 久久久噜噜噜久久人人看| 免费在线观看不卡| 欧美日韩国产片| 亚洲欧美另类综合偷拍| 粉嫩aⅴ一区二区三区四区五区 | 亚洲欧美激情在线| 中文字幕中文在线不卡住| 激情综合网最新| 国产欧美一区二区精品仙草咪| 欧美一区在线视频| 日韩电影在线一区二区三区| 日韩欧美一区二区三区在线| 日韩中文字幕一区二区三区| 91精品国产综合久久婷婷香蕉| 日韩精品一区第一页| 8v天堂国产在线一区二区| 午夜精品福利一区二区三区蜜桃| 欧美老人xxxx18| 另类的小说在线视频另类成人小视频在线| 欧美性感一类影片在线播放| 欧美国产一区二区| 国产毛片精品国产一区二区三区| 日韩精品一区二区三区在线观看| 午夜婷婷国产麻豆精品| 欧美另类久久久品| 日韩中文字幕区一区有砖一区| 欧美性色欧美a在线播放| 亚洲国产精品自拍| 欧美日本一区二区| 日韩精品91亚洲二区在线观看| 欧美亚洲动漫另类| 天天色天天操综合| 日韩午夜三级在线| 精品在线一区二区| www成人在线观看| 国产精一品亚洲二区在线视频| 2020日本不卡一区二区视频| 国产98色在线|日韩| 亚洲日本成人在线观看| 色欧美乱欧美15图片| 亚洲大尺度视频在线观看| 4438亚洲最大| 激情综合色丁香一区二区| 26uuu国产电影一区二区| 国产.精品.日韩.另类.中文.在线.播放| 久久九九久精品国产免费直播| bt7086福利一区国产| 亚洲在线免费播放| 欧美一区二区久久久| 国产制服丝袜一区| 亚洲色图一区二区三区| 欧美军同video69gay| 国产制服丝袜一区| 亚洲你懂的在线视频| 666欧美在线视频| 国产成人高清视频| 亚洲乱码中文字幕| 9191国产精品| 成人av资源下载| 亚洲午夜免费视频| 精品国产乱码久久久久久蜜臀| 成人一区在线观看| 亚洲成人av中文| 久久精品视频一区| 欧美色图激情小说| 极品尤物av久久免费看| 亚洲乱码国产乱码精品精的特点| 欧美一级理论片| 97se狠狠狠综合亚洲狠狠| 首页国产欧美日韩丝袜| 国产精品乱码一区二区三区软件| 欧美日韩视频第一区| 粉嫩av一区二区三区在线播放| 午夜欧美视频在线观看| 国产精品网站在线观看| 制服.丝袜.亚洲.中文.综合| 国产aⅴ精品一区二区三区色成熟| 亚洲成在人线在线播放| 国产精品入口麻豆九色| 制服丝袜亚洲色图| 97久久久精品综合88久久| 美国十次了思思久久精品导航| 亚洲女性喷水在线观看一区| 99精品偷自拍| 久久蜜桃av一区二区天堂| 欧美国产精品中文字幕| 欧美亚洲国产怡红院影院| 中文字幕一区二区三区乱码在线| 亚洲国产精品视频| 久久国产精品99精品国产| 99久久综合狠狠综合久久| 欧美美女一区二区在线观看| 国产婷婷色一区二区三区在线|