亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 我購買的開發(fā)板帶的元程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精品一线二线三线| 亚洲动漫第一页| 国产精品沙发午睡系列990531| 国产欧美一区二区三区鸳鸯浴 | 色综合一区二区三区| 欧美日韩国产小视频| 久久久久国产精品麻豆| 亚洲视频一二区| 久久国产精品99久久人人澡| 粉嫩欧美一区二区三区高清影视| 92精品国产成人观看免费| 日韩一区二区免费在线电影| 一区在线播放视频| 国产激情一区二区三区四区 | 精品99一区二区| 亚洲亚洲精品在线观看| 国产精品亚洲一区二区三区在线| 欧美三级视频在线播放| 国产日韩亚洲欧美综合| 免费在线观看日韩欧美| 欧美伊人久久久久久久久影院| 久久综合国产精品| 国精品**一区二区三区在线蜜桃| 精品视频一区二区不卡| 亚洲国产三级在线| 欧美日韩国产美| 偷偷要91色婷婷| 日韩你懂的在线播放| 免费成人美女在线观看| 久久天天做天天爱综合色| 麻豆精品久久久| 国产亲近乱来精品视频| 不卡的av网站| 亚洲五月六月丁香激情| 欧美日韩精品欧美日韩精品一 | 成人av资源网站| 天堂va蜜桃一区二区三区漫画版| 欧美在线三级电影| 精品在线观看免费| 中文字幕在线不卡一区二区三区| a级精品国产片在线观看| 亚洲国产精品影院| 精品欧美久久久| 97精品国产97久久久久久久久久久久| 亚洲v日本v欧美v久久精品| 久久九九国产精品| 欧美日韩高清一区二区三区| 国产一区二区三区电影在线观看| 亚洲免费视频成人| 久久精品视频一区二区| 在线播放欧美女士性生活| 99国产精品一区| 国产成人综合网站| 精品一区精品二区高清| 亚洲成精国产精品女| 国产精品成人午夜| 国产精品久久久久久久蜜臀| 久久综合视频网| 日韩欧美电影一二三| 欧美自拍偷拍一区| 色婷婷av久久久久久久| 色丁香久综合在线久综合在线观看| 成人免费视频免费观看| 国产suv一区二区三区88区| 激情综合色综合久久综合| 免费欧美高清视频| 麻豆精品视频在线观看免费| 麻豆久久一区二区| 国产成人免费视频一区| 国产河南妇女毛片精品久久久 | 中文字幕亚洲精品在线观看| 国产精品毛片大码女人| 亚洲激情网站免费观看| 午夜一区二区三区在线观看| 1024成人网| 日本中文字幕一区| 国产高清亚洲一区| 91久久精品一区二区三| 91 com成人网| 成人欧美一区二区三区1314| 亚洲高清三级视频| 成人av集中营| 制服丝袜中文字幕一区| 国产精品私房写真福利视频| 亚洲一区免费视频| 99久久久无码国产精品| 3d成人动漫网站| 国产精品久久久久一区二区三区 | 中文欧美字幕免费| 麻豆成人免费电影| 色狠狠综合天天综合综合| 久久久青草青青国产亚洲免观| 一区二区三区日韩精品视频| 国产传媒日韩欧美成人| 欧美变态tickling挠脚心| 亚洲国产精品麻豆| 欧美日韩一区二区三区四区五区| 国产精品全国免费观看高清| 国产在线精品视频| 精品日产卡一卡二卡麻豆| 视频一区二区中文字幕| 欧美日韩在线不卡| 亚洲成人免费视| 欧美日韩情趣电影| 蜜臀久久99精品久久久久久9| 综合色中文字幕| 成人欧美一区二区三区黑人麻豆 | 国产日韩亚洲欧美综合| 欧美精品一区二区三区蜜臀 | 久久久综合激的五月天| 91精品国产福利在线观看 | 成人综合激情网| 成人午夜激情片| 91免费看`日韩一区二区| 色94色欧美sute亚洲线路二| 色哟哟在线观看一区二区三区| 日本二三区不卡| 91麻豆精品国产综合久久久久久| 日韩欧美另类在线| 久久久不卡网国产精品二区| 亚洲国产岛国毛片在线| 国产调教视频一区| 亚洲午夜久久久久久久久久久 | 日韩精品一区二区三区老鸭窝| 精品剧情v国产在线观看在线| 国产午夜精品久久久久久久| 一级做a爱片久久| 精品在线视频一区| 色一情一乱一乱一91av| 欧美浪妇xxxx高跟鞋交| 日韩亚洲欧美综合| 亚洲人成网站色在线观看| 蜜桃一区二区三区四区| 成人精品鲁一区一区二区| 在线精品视频免费播放| 国产亚洲精品bt天堂精选| 亚洲韩国一区二区三区| 成人小视频在线观看| 日韩欧美一级片| 五月婷婷欧美视频| 91免费视频网| 久久婷婷久久一区二区三区| 777xxx欧美| 久久久一区二区| 国产视频一区在线观看| 国产欧美一区二区三区沐欲 | 777午夜精品视频在线播放| 亚洲综合清纯丝袜自拍| 国产精品人成在线观看免费| 亚洲黄色免费网站| 日本视频一区二区| 精品在线观看免费| 色综合一区二区三区| 欧美一级片在线观看| 国产欧美一区二区三区沐欲| 中文字幕一区日韩精品欧美| 亚洲电影激情视频网站| 捆绑变态av一区二区三区| 99re视频精品| 日韩女优av电影| 亚洲欧美国产77777| 日韩**一区毛片| 日本乱人伦一区| 欧美丝袜第三区| 欧美激情一区三区| 美女视频黄 久久| 欧美日韩一卡二卡三卡| 欧美精品一区二区三区很污很色的| 国产日韩欧美高清在线| 美日韩一区二区三区| 99久久婷婷国产综合精品电影| 欧美日韩免费高清一区色橹橹| 国产色91在线| 国产乱一区二区| 精品日韩在线观看| 日本成人在线电影网| 91国偷自产一区二区开放时间| 中文字幕va一区二区三区| 狠狠久久亚洲欧美| 日韩亚洲欧美在线| 激情综合五月天| 久久精品一区二区三区不卡| 九九精品一区二区| 欧美精品一区二区三区在线 | 欧美色精品天天在线观看视频| 国产精品自在欧美一区| 激情图片小说一区| 亚洲一卡二卡三卡四卡| 中文字幕日韩欧美一区二区三区| 日韩视频一区二区三区在线播放| 91丨porny丨户外露出| 国产成人精品影视| 国产一区啦啦啦在线观看| 久久99精品国产91久久来源| 亚洲国产精品精华液网站| 亚洲精品国产a久久久久久| 国产精品黄色在线观看| 专区另类欧美日韩| 欧美日韩一级片网站| 国产精品123|