亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_mcbsp.h

?? 我購(gòu)買(mǎi)的開(kāi)發(fā)板帶的元程序
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91成人在线精品| 69久久99精品久久久久婷婷| 精品视频在线免费看| 国产精品女人毛片| 极品尤物av久久免费看| 欧美一区二区精品在线| 午夜精品一区在线观看| 91在线观看高清| 国产欧美精品一区| 国产精品一区二区你懂的| 日韩美女天天操| 另类小说一区二区三区| 久久久五月婷婷| 国产成人福利片| 成人欧美一区二区三区在线播放| 成人免费av在线| 亚洲欧洲制服丝袜| 欧美日韩久久久一区| 捆绑紧缚一区二区三区视频| 亚洲在线视频免费观看| 欧美怡红院视频| 蜜臀av一级做a爰片久久| 欧美电影免费提供在线观看| 欧日韩精品视频| 免费人成在线不卡| 2023国产一二三区日本精品2022| 国产成人在线电影| 美女网站一区二区| 免费成人在线视频观看| 天天综合天天做天天综合| 午夜精品在线看| 午夜av一区二区三区| 日韩黄色一级片| 欧美国产国产综合| 91精品国产欧美日韩| 欧美精品在线一区二区三区| 国产在线精品一区二区夜色| 久久精品夜色噜噜亚洲a∨| 91猫先生在线| 日本高清不卡视频| 欧美亚洲综合一区| 欧美日韩国产一二三| 欧美精品久久天天躁| 日韩欧美久久一区| 久久久久久免费毛片精品| 国产丝袜美腿一区二区三区| 国产精品免费免费| 亚洲欧美日韩一区| 香蕉久久夜色精品国产使用方法| 国产精品色眯眯| 中文字幕一区二区三区av| 1区2区3区国产精品| 一区二区三区欧美在线观看| 久久久电影一区二区三区| 久久免费国产精品| 国产精品视频免费看| 一区二区三区在线影院| 亚洲一区二区不卡免费| 蜜桃久久精品一区二区| 国产中文一区二区三区| 成人性生交大片免费看中文| 99在线热播精品免费| 国内精品久久久久影院一蜜桃| 国产精品原创巨作av| 成人开心网精品视频| 欧美中文字幕一区二区三区| 欧美一区二区三区爱爱| 国产亚洲欧美色| 亚洲色大成网站www久久九九| 久久一二三国产| 国产精品乱人伦一区二区| 亚洲一区自拍偷拍| 国产综合久久久久影院| 91欧美一区二区| 91精品国产色综合久久不卡电影| www精品美女久久久tv| 国产精品久久久99| 国产精品久久久久久久久图文区| 一区二区不卡在线播放| 老司机免费视频一区二区| 成人午夜电影久久影院| 欧美高清你懂得| 国产精品欧美久久久久无广告| 性做久久久久久久久| 国产成人免费视频网站| 欧美日韩免费高清一区色橹橹| 欧美tickling挠脚心丨vk| 91精品国产乱码久久蜜臀| 中文字幕久久午夜不卡| 日日骚欧美日韩| 波多野结衣欧美| 日韩午夜在线观看| 精品国产一区二区在线观看| 精品国产露脸精彩对白| 综合激情成人伊人| 九九九久久久精品| 欧美视频一区二区三区| 中文字幕在线视频一区| 青青草国产成人99久久| 色老综合老女人久久久| 国产午夜精品一区二区| 日韩一区精品视频| 色www精品视频在线观看| 久久精品人人做人人爽人人| 日韩精品免费视频人成| 99国产精品国产精品久久| 欧美在线观看视频一区二区 | 亚洲日本丝袜连裤袜办公室| 精品一区二区在线看| 在线观看91av| 一区二区在线免费| 秋霞电影网一区二区| 色老汉一区二区三区| 国产精品丝袜在线| 国内精品写真在线观看| 欧美成人激情免费网| 日韩精品三区四区| 欧美绝品在线观看成人午夜影视| 成人免费在线视频| 国产.欧美.日韩| 欧美日韩黄视频| 亚洲激情图片qvod| 成人午夜av电影| 国产日本欧美一区二区| 激情偷乱视频一区二区三区| 337p亚洲精品色噜噜噜| 亚洲国产欧美一区二区三区丁香婷| 免费xxxx性欧美18vr| 欧美日韩国产另类不卡| 亚洲国产成人高清精品| 欧美日韩精品福利| 亚洲a一区二区| 欧美日韩国产一级片| 午夜亚洲国产au精品一区二区| 欧美三级韩国三级日本一级| 亚洲大型综合色站| 欧美猛男gaygay网站| 首页国产欧美久久| 日韩精品一区二区在线| 在线观看网站黄不卡| 亚洲黄一区二区三区| 欧美日产在线观看| 日本欧美一区二区在线观看| 福利视频网站一区二区三区| 国产日韩欧美精品电影三级在线| 国产成人综合网站| 亚洲欧美日韩国产综合在线| 在线观看亚洲一区| 日韩电影免费一区| 日韩欧美激情一区| 国产精品一区二区三区四区| 国产精品国产三级国产a| 91伊人久久大香线蕉| 亚洲成人精品一区| 精品成人在线观看| 成人白浆超碰人人人人| 26uuuu精品一区二区| 成人小视频在线| 一区二区国产视频| 欧美一卡二卡在线观看| 国产成人在线视频网址| 亚洲精品国产无天堂网2021| 正在播放亚洲一区| 国产乱人伦精品一区二区在线观看| 亚洲国产精品t66y| 欧美视频三区在线播放| 久久精品国产99国产精品| 国产精品视频观看| 欧美色偷偷大香| 国产一区二区三区综合| 亚洲品质自拍视频网站| 在线播放一区二区三区| 国产成人精品亚洲午夜麻豆| 亚洲乱码中文字幕综合| 精品国产免费人成在线观看| 99re在线视频这里只有精品| 免费的国产精品| 亚洲人成精品久久久久久| 91精品国产综合久久久久久 | 日韩毛片一二三区| 欧美日韩国产中文| 成人性生交大片免费| 亚洲高清免费一级二级三级| 精品国产网站在线观看| 91麻豆产精品久久久久久| 伦理电影国产精品| 一区二区日韩电影| 久久婷婷成人综合色| 在线免费不卡视频| 粉嫩嫩av羞羞动漫久久久| 丝袜美腿高跟呻吟高潮一区| 国产精品久久综合| 日韩美女在线视频| 欧美四级电影网| 波多野结衣欧美| 国产精品自在欧美一区| 亚洲第一福利一区| 伊人色综合久久天天人手人婷| 久久久午夜电影| 欧美一区二区精品久久911|