亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 我購買的開發板帶的元程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本一区二区视频在线| 国产在线一区观看| 国产原创一区二区| 在线一区二区视频| 精品国产免费人成在线观看| 亚洲色图视频网| 国产一区二区按摩在线观看| 欧美日韩视频在线第一区| 国产女人aaa级久久久级| 日本伊人色综合网| 91福利区一区二区三区| 一区二区中文字幕在线| 捆绑调教美女网站视频一区| 欧美综合欧美视频| 亚洲精品中文字幕在线观看| 成人午夜精品一区二区三区| 精品三级av在线| 婷婷久久综合九色综合绿巨人 | 一区精品在线播放| 国产精品18久久久久久久网站| 欧美猛男gaygay网站| 亚洲欧美日韩人成在线播放| 成人午夜电影网站| 国产女主播视频一区二区| 国产一区激情在线| 久久先锋影音av鲁色资源| 久久av资源网| 精品久久久三级丝袜| 久久超级碰视频| 日韩欧美你懂的| 国产综合色视频| 精品国产3级a| 国产成人综合网| 国产精品剧情在线亚洲| 99久久婷婷国产综合精品电影| 国产免费成人在线视频| 成人国产精品免费观看动漫| 欧美激情综合网| av欧美精品.com| 伊人一区二区三区| 欧美日韩电影在线| 久久精品久久综合| 久久久www免费人成精品| 国产精品99久久久久久久女警| 久久久影视传媒| 91在线无精精品入口| 亚洲精品成人天堂一二三| 欧美偷拍一区二区| 捆绑调教美女网站视频一区| 久久久精品国产免费观看同学| 国产91高潮流白浆在线麻豆| 国产精品国产三级国产三级人妇 | 一本大道久久精品懂色aⅴ| 一区二区三区日韩| 日韩一区二区影院| 国产酒店精品激情| 夜夜嗨av一区二区三区中文字幕 | 韩国av一区二区三区四区| 久久久精品tv| 92国产精品观看| 美女一区二区三区在线观看| 久久一区二区三区四区| 99riav一区二区三区| 青青草一区二区三区| 日本一区二区动态图| 欧美色图第一页| 国产精品一区二区在线播放| 亚洲日本护士毛茸茸| 91麻豆精品国产自产在线观看一区 | 日本美女视频一区二区| 国产精品日产欧美久久久久| 欧美日韩视频在线第一区| 国产成人精品一区二区三区网站观看 | 欧洲中文字幕精品| 国内精品国产三级国产a久久| 日韩理论片在线| 欧美v亚洲v综合ⅴ国产v| 91丨porny丨首页| 国产精品一区三区| 日本特黄久久久高潮| 1区2区3区国产精品| 日韩美女视频一区二区在线观看| 91麻豆精品一区二区三区| 九九九精品视频| 午夜精品久久久久久| 国产精品天美传媒| 精品奇米国产一区二区三区| 在线亚洲免费视频| 99久久久精品| 国产露脸91国语对白| 麻豆视频观看网址久久| 亚洲影视在线播放| 亚洲美女免费视频| 国产精品美女一区二区| 精品国内片67194| 欧美剧情片在线观看| 97aⅴ精品视频一二三区| 懂色中文一区二区在线播放| 精品午夜一区二区三区在线观看| 亚洲成人福利片| 亚洲宅男天堂在线观看无病毒| 国产精品毛片高清在线完整版| 精品国产伦一区二区三区观看方式| 欧美日韩国产免费一区二区 | 国产精品久久福利| 国产亚洲va综合人人澡精品| 日韩欧美在线观看一区二区三区| 欧美日韩国产另类一区| 欧美性大战xxxxx久久久| 色天使色偷偷av一区二区| 99精品欧美一区二区蜜桃免费| 高清久久久久久| 国产成人免费在线观看不卡| 国产精品白丝jk白祙喷水网站| 国产美女娇喘av呻吟久久| 久久国产精品72免费观看| 久久国产尿小便嘘嘘| 狠狠色丁香婷综合久久| 国产剧情在线观看一区二区| 粉嫩在线一区二区三区视频| 国产精品99久久久久久有的能看 | 国产精品丝袜一区| 国产精品高潮呻吟| 国产精品久久久久久久久搜平片 | 91精品国产综合久久香蕉麻豆| 欧美久久久久中文字幕| 在线播放中文字幕一区| 欧美一区二区三区日韩| 欧美videos中文字幕| 国产亚洲一二三区| 亚洲欧美激情视频在线观看一区二区三区 | 91香蕉视频mp4| 欧美天堂一区二区三区| 日韩亚洲欧美中文三级| 久久久九九九九| 成人免费小视频| 日本免费在线视频不卡一不卡二| 精品一区二区在线视频| 成人性生交大合| 欧美中文字幕亚洲一区二区va在线| 欧美日韩激情在线| 久久综合狠狠综合久久激情| 中文字幕一区二区三区在线观看 | 337p日本欧洲亚洲大胆色噜噜| 国产视频一区在线播放| 亚洲美女淫视频| 久久精品国产99国产精品| 成人av网站在线观看| 欧美日韩国产中文| 国产视频一区二区在线| 一片黄亚洲嫩模| 国产91在线|亚洲| 欧美性猛片aaaaaaa做受| 久久久久久97三级| 一区二区三区鲁丝不卡| 国产一区美女在线| 欧美视频在线一区| 中文字幕欧美国产| 免费久久99精品国产| 99精品久久99久久久久| 精品国产一区二区亚洲人成毛片 | 国产成人精品免费看| 欧美片在线播放| 国产色婷婷亚洲99精品小说| 亚洲欧美aⅴ...| 国产在线视频一区二区三区| 欧美色图第一页| 中文字幕在线观看不卡视频| 蜜桃视频一区二区三区| 91福利视频在线| 成人欧美一区二区三区黑人麻豆| 日本aⅴ免费视频一区二区三区| 99r国产精品| 国产精品人成在线观看免费| 青青草91视频| 欧美日韩激情在线| 一区二区在线观看视频| 风流少妇一区二区| 亚洲精品在线电影| 青青草国产精品97视觉盛宴| 欧美午夜理伦三级在线观看| 中文字幕日韩精品一区| 国产一区二区三区美女| 欧美一区二区播放| 婷婷中文字幕一区三区| 欧美视频在线一区| 伊人婷婷欧美激情| 99精品在线观看视频| 国产精品色呦呦| 丁香婷婷综合色啪| 中文字幕欧美区| www.爱久久.com| 国产精品成人网| 成人av高清在线| 综合av第一页| 日本韩国欧美一区二区三区| 18成人在线观看| 91成人国产精品| 亚洲超碰精品一区二区| 在线成人高清不卡|