亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 我購買的開發(fā)板帶的元程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
在线观看欧美精品| 国产综合久久久久影院| 欧美亚洲免费在线一区| 亚洲精品国产成人久久av盗摄 | 国产清纯美女被跳蛋高潮一区二区久久w| 另类小说图片综合网| 欧美本精品男人aⅴ天堂| 国产一区二区导航在线播放| 国产欧美日韩另类一区| 91九色最新地址| 蜜臀av一区二区在线免费观看| 精品女同一区二区| 94-欧美-setu| 日本中文一区二区三区| 欧美激情综合五月色丁香| 色婷婷亚洲一区二区三区| 日一区二区三区| 久久色中文字幕| 色婷婷激情一区二区三区| 亚瑟在线精品视频| 国产日韩精品一区| 欧美日韩激情在线| 国产乱码精品一区二区三区av| 亚洲视频在线观看一区| 欧美日韩综合不卡| 国产精品一二三四| 亚洲高清视频中文字幕| 久久久久成人黄色影片| 欧美日精品一区视频| 懂色中文一区二区在线播放| 亚洲在线免费播放| 中文天堂在线一区| 日韩一区国产二区欧美三区| 97久久超碰精品国产| 六月丁香综合在线视频| 亚洲视频免费在线| 精品久久国产字幕高潮| 欧美自拍偷拍一区| 成人av资源网站| 久久精品噜噜噜成人av农村| 亚洲最大色网站| 国产欧美视频一区二区| 欧美一级生活片| 色噜噜夜夜夜综合网| 国产精品综合网| 婷婷久久综合九色综合伊人色| 国产精品理伦片| 欧美va在线播放| 欧美日韩精品欧美日韩精品一| 成人a免费在线看| 黄色小说综合网站| 久久精品噜噜噜成人88aⅴ| 一区二区三区蜜桃| 亚洲人成精品久久久久| 日本一区二区电影| 久久亚洲欧美国产精品乐播| 日韩一区二区不卡| 欧美精品aⅴ在线视频| 91久久国产最好的精华液| 9人人澡人人爽人人精品| 国产成人无遮挡在线视频| 久久99久国产精品黄毛片色诱| 三级影片在线观看欧美日韩一区二区| 亚洲美女屁股眼交3| 国产精品第四页| 国产精品免费免费| 国产精品久久久久久福利一牛影视| 日韩一级二级三级| 欧美一区二区三区精品| 欧美一区二区精品久久911| 欧美日韩国产免费一区二区| 欧美在线观看视频一区二区三区| 色偷偷88欧美精品久久久| 北条麻妃国产九九精品视频| 成人黄色av电影| 成人高清av在线| 91蜜桃婷婷狠狠久久综合9色| 国产很黄免费观看久久| 成人自拍视频在线观看| 不卡的av在线| 91蜜桃传媒精品久久久一区二区| 日本精品一区二区三区高清 | 欧美另类高清zo欧美| 欧美日韩日日摸| 欧美一级淫片007| 日韩精品一区二区在线| 久久久久久久久岛国免费| 国产日韩欧美一区二区三区乱码 | 国产99久久久久| 9色porny自拍视频一区二区| 日本久久一区二区三区| 欧美欧美欧美欧美| 欧美不卡一区二区| 国产精品成人免费| 洋洋成人永久网站入口| 人禽交欧美网站| 国产一区二区三区在线观看免费 | 91视频一区二区三区| 色噜噜狠狠一区二区三区果冻| 欧美亚洲丝袜传媒另类| 日韩欧美三级在线| 国产精品午夜久久| 一区二区三区精品在线| 日本免费新一区视频| 狠狠色狠狠色综合日日91app| 国产精品一区在线观看你懂的| 成人黄色网址在线观看| 欧美人妇做爰xxxⅹ性高电影| 精品久久久久久久久久久久久久久久久| 久久这里都是精品| 亚洲精品国产a| 激情国产一区二区| 欧美中文字幕久久| 久久蜜桃一区二区| 亚洲一区二区三区中文字幕在线| 久久国产精品区| 色综合激情久久| 精品处破学生在线二十三| 亚洲欧洲韩国日本视频| 全部av―极品视觉盛宴亚洲| 成人av在线播放网址| 91精品国产综合久久蜜臀| 中文字幕一区不卡| 久草热8精品视频在线观看| 97成人超碰视| 久久婷婷久久一区二区三区| 一区二区高清在线| 成人免费毛片a| 日韩免费成人网| 亚洲成av人片在线观看无码| 成人天堂资源www在线| 日韩一区二区在线观看视频播放| 国产精品免费av| 极品瑜伽女神91| 欧美日韩一区二区三区四区五区| 精品国产91乱码一区二区三区| 亚洲综合免费观看高清在线观看| 国产精品一区二区不卡| 欧美一区二区三区视频免费 | 91色视频在线| 中文欧美字幕免费| 国产一区欧美二区| 日韩你懂的在线播放| 婷婷开心激情综合| 欧美日韩一区二区三区在线看| 中文字幕亚洲在| 成人av网站免费| 国产欧美日韩三区| 国产精品一品视频| 精品av久久707| 奇米亚洲午夜久久精品| 欧美男女性生活在线直播观看| 亚洲欧美日韩在线不卡| 99视频精品全部免费在线| 国产欧美中文在线| 丁香天五香天堂综合| 精品日本一线二线三线不卡| 日本不卡1234视频| 日韩欧美在线影院| 美女一区二区三区| 欧美一级欧美三级在线观看 | 国产午夜精品一区二区三区视频| 秋霞影院一区二区| 日韩欧美成人一区二区| 九九精品视频在线看| 亚洲精品一区二区三区99| 久久精品国产亚洲a| 久久综合中文字幕| 国产剧情一区在线| 国产精品美女久久久久久久久| 成人av在线资源网站| 综合久久一区二区三区| 色域天天综合网| 天天色图综合网| 精品乱人伦一区二区三区| 国产一级精品在线| 国产精品国产三级国产普通话蜜臀 | 成人国产精品免费| 日韩理论片网站| 欧美网站大全在线观看| 五月婷婷激情综合网| 欧美va天堂va视频va在线| 国产盗摄女厕一区二区三区 | 日韩一区二区在线观看| 另类调教123区 | 亚洲图片欧美综合| 日韩一级大片在线| 国产**成人网毛片九色| 一区二区三区在线高清| 91麻豆精品国产91久久久久久久久| 蜜桃av噜噜一区| 国产精品久线在线观看| 在线免费观看日韩欧美| 美女网站一区二区| 国产精品青草久久| 欧美精品丝袜中出| 国产成人免费在线视频| 一区二区国产视频| 久久亚洲综合色| 91福利国产成人精品照片|