亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 我購買的開發(fā)板帶的元程序
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久精品国产精品亚洲综合| 麻豆成人av在线| 日韩一区二区影院| thepron国产精品| 日本va欧美va精品发布| 一区视频在线播放| 日韩欧美一区二区三区在线| 99热这里都是精品| 国产乱一区二区| 日韩在线观看一区二区| 成人欧美一区二区三区白人 | jlzzjlzz欧美大全| 蜜臀va亚洲va欧美va天堂| 一区二区三区高清不卡| 久久久不卡网国产精品一区| 欧美精品色一区二区三区| 99re66热这里只有精品3直播| 国产经典欧美精品| 毛片基地黄久久久久久天堂| 亚洲已满18点击进入久久| 国产精品久久久久久久久动漫| 精品久久免费看| 日韩视频一区二区在线观看| 欧美日韩在线播| 一本一本大道香蕉久在线精品| 国产超碰在线一区| 国精品**一区二区三区在线蜜桃| 日韩二区三区在线观看| 亚洲成人高清在线| 一区二区三区**美女毛片| 亚洲国产精品精华液2区45| 久久九九国产精品| 精品国产精品网麻豆系列| 欧美一个色资源| 欧美精品日韩一本| 7777精品伊人久久久大香线蕉最新版 | 91丨九色porny丨蝌蚪| 成人免费毛片嘿嘿连载视频| 国产伦精品一区二区三区视频青涩| 秋霞影院一区二区| 蜜桃视频一区二区| 久久se精品一区精品二区| 毛片不卡一区二区| 看片的网站亚洲| 国模一区二区三区白浆| 韩国av一区二区| 国产精品一卡二卡| 高清不卡在线观看| www.欧美.com| 在线亚洲免费视频| 欧美日韩一级二级三级| 欧美电影影音先锋| 欧美成人vps| 久久久精品蜜桃| 国产精品剧情在线亚洲| 亚洲欧美偷拍三级| 亚洲第一av色| 久久精品国产一区二区三| 国产麻豆精品theporn| 成人午夜视频网站| 在线观看国产日韩| 91精品国产综合久久福利软件| 欧美不卡在线视频| 中文字幕av一区二区三区| 亚洲摸摸操操av| 蜜桃视频一区二区| 粉嫩在线一区二区三区视频| 97精品久久久久中文字幕| 欧美日产国产精品| 久久久综合视频| 日韩理论片中文av| 日韩av一区二区三区四区| 国产成人精品亚洲日本在线桃色| 91蝌蚪国产九色| 91精品国产欧美一区二区18| 久久久久亚洲蜜桃| 亚洲精选视频在线| 喷白浆一区二区| 粉嫩一区二区三区在线看| 欧美视频在线不卡| 久久一夜天堂av一区二区三区| **网站欧美大片在线观看| 亚洲v日本v欧美v久久精品| 狠狠色狠狠色综合系列| av电影天堂一区二区在线| 欧美一区二区三区精品| 国产精品乱人伦一区二区| 日韩高清在线不卡| 成人激情免费电影网址| 欧美网站一区二区| 久久久九九九九| 亚洲成人自拍网| 成人午夜短视频| 在线播放中文字幕一区| 国产精品美女一区二区| 午夜视频在线观看一区| av中文字幕在线不卡| 欧美一区二区三区视频在线| 最新不卡av在线| 精品中文字幕一区二区| 欧美三级资源在线| 中文字幕第一区综合| 日韩中文字幕麻豆| 一本久久a久久精品亚洲 | 亚洲精品视频在线观看网站| 久草热8精品视频在线观看| 在线免费观看不卡av| 久久久久久免费网| 美女网站一区二区| 欧美日韩精品久久久| 亚洲欧美中日韩| 国产一区二区伦理| 日韩一区和二区| 亚洲国产综合人成综合网站| 99re6这里只有精品视频在线观看 99re8在线精品视频免费播放 | 美女视频一区在线观看| 欧美在线观看视频一区二区| 国产精品素人视频| 国产在线精品一区二区夜色 | 一区二区三区毛片| 91最新地址在线播放| 中文字幕精品一区二区三区精品| 精品一区二区成人精品| 欧美一区二区三区视频在线| 亚洲成人综合网站| 欧美日韩一区不卡| 亚洲国产精品尤物yw在线观看| 一本大道久久a久久综合| 久久久久高清精品| 懂色中文一区二区在线播放| 精品国内片67194| 国精产品一区一区三区mba视频| 日韩一区二区三区电影在线观看 | 成人性生交大片免费| 久久精品欧美一区二区三区麻豆| 国产综合久久久久久鬼色| 日韩欧美国产一区在线观看| 另类小说欧美激情| 精品日本一线二线三线不卡| 久久精品噜噜噜成人88aⅴ| 日韩午夜在线播放| 国产一区二区三区在线观看免费视频 | 欧美做爰猛烈大尺度电影无法无天| 中文字幕在线不卡一区 | 91捆绑美女网站| 亚洲午夜激情网站| 欧美在线高清视频| 天天综合日日夜夜精品| 91精品国产入口| 精品亚洲国产成人av制服丝袜| www激情久久| 国产+成+人+亚洲欧洲自线| 日韩一区日韩二区| 精品视频1区2区3区| 偷窥少妇高潮呻吟av久久免费| 欧美成人精品高清在线播放| 国产一本一道久久香蕉| 国产精品久久久一区麻豆最新章节| 91丨porny丨户外露出| 亚洲大型综合色站| 91精品欧美福利在线观看| 国产一区二区三区视频在线播放| 精品黑人一区二区三区久久| 国产一区91精品张津瑜| 国产欧美精品一区aⅴ影院| 丁香一区二区三区| 亚洲一区二区三区四区在线免费观看 | 国产亚洲综合在线| 97久久超碰国产精品电影| 亚洲高清视频中文字幕| 精品国产伦一区二区三区观看体验| 大陆成人av片| 婷婷久久综合九色国产成人| 亚洲精品一区二区三区影院| 成人高清免费观看| 亚洲成人av中文| 久久久亚洲精品一区二区三区| eeuss影院一区二区三区| 亚洲国产精品久久久久婷婷884 | 国产偷国产偷亚洲高清人白洁 | 色成年激情久久综合| 免费成人性网站| 亚洲蜜桃精久久久久久久| 日韩免费看的电影| 91麻豆免费视频| 麻豆国产精品777777在线| 亚洲欧洲av在线| 精品处破学生在线二十三| 91久久精品国产91性色tv| 韩国欧美国产一区| 一区二区三区丝袜| 久久综合九色综合97婷婷| 在线观看成人小视频| 国产在线观看一区二区 | 成人午夜视频在线| 蜜桃av噜噜一区| 亚洲一区二区三区影院| 欧美精彩视频一区二区三区| 91精品国产综合久久久久久久| eeuss鲁一区二区三区|