亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 我購買的開發板帶的元程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产一区二区三区免费| 日韩av不卡一区二区| 精品国产1区2区3区| 精品视频免费看| 欧洲激情一区二区| 色88888久久久久久影院按摩| 国产一区二区三区四| 国产一区二区在线观看视频| 国内成+人亚洲+欧美+综合在线| 午夜视频一区在线观看| 亚洲成人免费视频| 亚洲不卡一区二区三区| 日韩和欧美一区二区三区| 首页国产欧美日韩丝袜| 日韩二区在线观看| 久久99热这里只有精品| 麻豆一区二区三| 国产精品2024| 99天天综合性| 欧洲人成人精品| 欧美一区二区视频网站| 日韩一区二区免费在线电影| 日韩免费视频线观看| 国产日韩精品一区二区浪潮av| 国产日韩在线不卡| 一区二区三区四区精品在线视频| 亚洲自拍另类综合| 久草中文综合在线| 成人久久久精品乱码一区二区三区| 99在线热播精品免费| 欧美午夜一区二区三区| 欧美大胆人体bbbb| 中文在线资源观看网站视频免费不卡 | 色猫猫国产区一区二在线视频| 91国偷自产一区二区开放时间| 欧美精品乱人伦久久久久久| 国产欧美日韩在线视频| 一区二区三区在线高清| 精品一区二区三区不卡 | 亚洲三级理论片| 日本不卡一区二区| 盗摄精品av一区二区三区| 欧美在线观看视频一区二区三区| 91精品国产91久久久久久一区二区 | 久久综合久久99| 亚洲一区在线观看免费观看电影高清 | 欧美性受xxxx黑人xyx性爽| 日韩精品一区二区三区在线播放 | 欧美日韩亚洲综合一区二区三区| 26uuu色噜噜精品一区二区| 亚洲精品国产高清久久伦理二区| 美女mm1313爽爽久久久蜜臀| 91美女视频网站| 久久综合色婷婷| 午夜成人免费视频| 91麻豆.com| 国产精品乱码一区二区三区软件| 五月婷婷激情综合| 91在线视频官网| 久久久夜色精品亚洲| 午夜精品久久久久久久蜜桃app| 国产精品一区二区黑丝| 日韩欧美黄色影院| 日日夜夜精品视频免费| 色丁香久综合在线久综合在线观看| 欧美精品一区二区在线播放| 爽好久久久欧美精品| 欧美少妇性性性| 一区二区三区四区不卡视频| av亚洲产国偷v产偷v自拍| 久久久久久日产精品| 国精品**一区二区三区在线蜜桃| 欧美欧美午夜aⅴ在线观看| 一区二区三区四区五区视频在线观看| 国产成a人亚洲精品| 中文字幕欧美日本乱码一线二线| 奇米影视在线99精品| 欧美一级理论片| 美女脱光内衣内裤视频久久影院| 欧美乱妇15p| 日韩va欧美va亚洲va久久| 欧美日韩国产欧美日美国产精品| 亚洲另类色综合网站| 色激情天天射综合网| 一区二区三区欧美在线观看| 色先锋aa成人| 亚洲一区二区av电影| 欧美亚洲自拍偷拍| 亚洲第一久久影院| 日韩视频一区二区在线观看| 久久精品国产秦先生| 久久婷婷成人综合色| 成人一区二区在线观看| 综合久久久久综合| 欧美视频在线不卡| 久久er99精品| 国产精品久久久久精k8| 欧洲精品中文字幕| 蜜臀av一级做a爰片久久| 欧美成人福利视频| 99在线精品视频| 日韩成人dvd| 国产女人水真多18毛片18精品视频| 粉嫩欧美一区二区三区高清影视| 亚洲欧美区自拍先锋| 欧美性生活久久| 激情综合网最新| 亚洲人一二三区| 欧美一级黄色片| 9i看片成人免费高清| 日韩av中文在线观看| 日本一区二区三区国色天香| 色婷婷综合中文久久一本| 天堂久久一区二区三区| 欧美激情一区在线观看| 欧美午夜精品久久久久久超碰 | 国产欧美一区二区三区鸳鸯浴| 99国产一区二区三精品乱码| 日韩福利视频网| 亚洲色图制服诱惑 | 在线观看亚洲成人| 国产一区二区三区蝌蚪| 亚洲一区二区三区四区在线观看| 欧美成人精品1314www| 欧美亚洲国产一卡| 成人一二三区视频| 精油按摩中文字幕久久| 亚洲精品国产精华液| 国产精品日产欧美久久久久| 日韩一区二区三区电影在线观看| 欧美在线影院一区二区| 成人av在线观| 国产精品综合网| 久久精品国产一区二区三 | 欧美性生活影院| 亚洲综合色丁香婷婷六月图片| 国产精品系列在线播放| www国产精品av| 91在线视频官网| 国产精品主播直播| 亚洲国产成人tv| 精品久久久久久久久久久久包黑料 | 亚洲国产日韩在线一区模特| 日韩三级在线免费观看| av中文字幕不卡| 三级不卡在线观看| 国产精品久久久久9999吃药| 91.com视频| 成人性视频网站| 亚洲三级久久久| 国产精品第五页| 久久婷婷国产综合精品青草| 欧洲av在线精品| 99久久精品99国产精品| 波多野结衣亚洲| 国产呦萝稀缺另类资源| 亚洲动漫第一页| 亚洲欧美欧美一区二区三区| 日韩欧美一级二级| 欧美变态凌虐bdsm| 欧美一区二区视频在线观看2022 | 精品999久久久| 7777精品伊人久久久大香线蕉| 成人免费高清在线观看| 国产一区二区在线看| 久久精品久久精品| 欧美aⅴ一区二区三区视频| 久久se这里有精品| 轻轻草成人在线| 五月激情综合婷婷| 视频一区国产视频| 捆绑调教一区二区三区| 日本不卡在线视频| 日韩在线a电影| 日韩电影在线观看电影| 国产毛片精品一区| 国产精品一线二线三线| 国产一区二区h| 极品美女销魂一区二区三区 | www激情久久| 综合av第一页| 亚洲欧洲日韩综合一区二区| 中文字幕 久热精品 视频在线 | 99精品欧美一区| 色婷婷av一区| 日韩一区二区在线观看视频播放| 欧美一区二区播放| 久久一二三国产| 日本一区二区三区在线观看| 亚洲一二三四久久| 日本欧美一区二区在线观看| 免费观看成人鲁鲁鲁鲁鲁视频| 精品一区二区久久久| 国产一区不卡视频| 99久久精品久久久久久清纯| 在线免费观看日本一区| 3d动漫精品啪啪一区二区竹菊| 欧美日本不卡视频| 2021国产精品久久精品| 亚洲特黄一级片|