亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 我購買的開發板帶的元程序
?? H
字號:

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产精品综合小说图片区| 久久99精品久久久| 久久99国产精品麻豆| 在线免费观看不卡av| 久久久亚洲精品石原莉奈| 天使萌一区二区三区免费观看| 波多野结衣中文字幕一区二区三区 | 久久久国际精品| 亚洲成人一区二区| 一本色道综合亚洲| 欧美国产日韩精品免费观看| 免费观看日韩电影| 欧美精品三级日韩久久| 亚洲一区视频在线观看视频| 不卡的电影网站| 国产丝袜美腿一区二区三区| 九九热在线视频观看这里只有精品| 欧美在线免费视屏| 亚洲精品成人a在线观看| 欧美亚洲国产怡红院影院| 视频在线观看91| 久久久www免费人成精品| 日日噜噜夜夜狠狠视频欧美人 | 91精品国产黑色紧身裤美女| 亚洲欧洲精品成人久久奇米网| 国内精品写真在线观看| 精品美女一区二区| 韩国三级在线一区| 精品嫩草影院久久| 国内精品久久久久影院色| 精品福利av导航| 国产综合久久久久影院| 久久婷婷一区二区三区| 国产一区不卡视频| 中文字幕巨乱亚洲| 成人午夜看片网址| 日韩一区中文字幕| 91福利社在线观看| 亚洲高清在线视频| 91 com成人网| 久久精品国产澳门| 久久久不卡网国产精品一区| 不卡的看片网站| 一区二区三区不卡在线观看| 欧美在线观看一二区| 日韩高清不卡一区二区三区| 日韩一区二区三区视频| 国产乱子轮精品视频| 综合激情成人伊人| 欧美日韩精品福利| 狠狠色伊人亚洲综合成人| 国产欧美综合在线| 欧洲精品中文字幕| 欧美a一区二区| 国产人久久人人人人爽| 91蜜桃在线免费视频| 偷拍与自拍一区| 久久久久久久久免费| 色综合天天综合网天天看片| 奇米影视一区二区三区| 亚洲国产精品二十页| 欧美日韩精品一区二区天天拍小说 | 尤物av一区二区| 日韩一区二区精品葵司在线| 丁香婷婷综合网| 亚洲成人7777| 国产色一区二区| 欧美日韩一级片网站| 国产在线精品免费| 亚洲一区二区三区小说| 欧美精品一区二区三区一线天视频 | 国产乱子伦视频一区二区三区 | 欧美日韩电影在线播放| 久草精品在线观看| 一区二区三区在线视频观看| 日韩精品中文字幕在线一区| 91麻豆自制传媒国产之光| 蜜桃久久久久久久| 亚洲天堂2014| 久久久美女毛片| 欧美日韩大陆一区二区| 成人免费不卡视频| 免费在线观看不卡| 激情综合色播五月| 天堂一区二区在线| 亚洲日本护士毛茸茸| 久久亚洲精品小早川怜子| 欧美色国产精品| 成人国产一区二区三区精品| 久久99精品国产麻豆婷婷| 舔着乳尖日韩一区| 一区二区三区四区视频精品免费| 国产亚洲成年网址在线观看| 日韩欧美激情在线| 欧美性受极品xxxx喷水| 91香蕉视频在线| 国产v日产∨综合v精品视频| 精品一区中文字幕| 喷水一区二区三区| 日韩电影在线免费看| 午夜视频一区在线观看| 一区二区三区在线看| 国产精品进线69影院| 国产午夜精品一区二区| 久久久影视传媒| 久久久亚洲高清| 久久久国产精品不卡| 久久久久久一级片| 久久嫩草精品久久久久| 欧美精品一区二区三区高清aⅴ| 欧美一区二区精品久久911| 欧美日韩国产综合一区二区三区 | 尤物在线观看一区| 亚洲欧美日韩久久| 亚洲免费观看视频| 亚洲激情网站免费观看| 一区二区国产视频| 一级中文字幕一区二区| 亚洲国产婷婷综合在线精品| 亚洲综合色成人| 亚洲v精品v日韩v欧美v专区| 午夜电影网亚洲视频| 日本亚洲天堂网| 麻豆91精品91久久久的内涵| 久久成人羞羞网站| 国产精品亚洲视频| jiyouzz国产精品久久| 91麻豆精品秘密| 欧美午夜片在线观看| 69精品人人人人| 欧美成va人片在线观看| 久久欧美一区二区| 亚洲欧美日韩人成在线播放| 一区二区三区精品视频| 亚洲成av人片一区二区梦乃| 久久国产综合精品| 懂色av一区二区夜夜嗨| 在线亚洲一区二区| 亚洲人妖av一区二区| 一区二区三区四区乱视频| 日韩黄色片在线观看| 精品一区二区国语对白| 丁香婷婷综合色啪| 精品视频一区二区不卡| 欧美成人女星排名| 国产精品国产三级国产普通话99| 一区二区在线观看免费视频播放| 亚洲国产成人tv| 国产在线视频精品一区| 91麻豆.com| 欧美成人欧美edvon| 中文字幕五月欧美| 久久国产尿小便嘘嘘| 99精品一区二区| 日韩免费一区二区三区在线播放| 国产精品网站在线播放| 日韩av电影天堂| www.一区二区| 日韩免费观看高清完整版在线观看| 亚洲欧洲一区二区三区| 美女视频一区在线观看| 一本一道综合狠狠老| 欧美mv日韩mv亚洲| 亚洲一区av在线| 成人性生交大片免费看视频在线| 91.com在线观看| 亚洲综合免费观看高清完整版在线| 精品一区免费av| 欧美丰满嫩嫩电影| 最新成人av在线| 国产成人精品亚洲午夜麻豆| 91精品一区二区三区久久久久久 | 99久久久国产精品免费蜜臀| 精品国产三级a在线观看| 亚洲午夜免费视频| 99精品1区2区| 国产日韩精品久久久| 麻豆91免费观看| 91.xcao| 天堂蜜桃91精品| 欧亚一区二区三区| 中文字幕在线观看不卡| 国产a久久麻豆| 精品国产91久久久久久久妲己| 午夜不卡在线视频| 欧美视频一区二区三区| 国产一区二区主播在线| 欧美一区二区私人影院日本| 性做久久久久久| 欧美日韩一级二级| 亚洲第一搞黄网站| 欧美日韩一二三区| 婷婷国产在线综合| 欧美高清精品3d| 丝袜国产日韩另类美女| 欧美人伦禁忌dvd放荡欲情| 亚洲成av人综合在线观看| 精品污污网站免费看| 日本一不卡视频| 欧美成人video|