亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 我購買的開發板帶的元程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲成av人片在www色猫咪| 五月天精品一区二区三区| 欧洲国内综合视频| 国产剧情av麻豆香蕉精品| 亚洲一二三专区| 国产精品美女久久久久久2018 | 九一九一国产精品| 一区二区在线观看视频| 久久精品一区二区三区不卡牛牛| 欧美中文字幕一区| 成人精品国产一区二区4080| 免费人成黄页网站在线一区二区| 亚洲精品欧美综合四区| 国产视频一区在线播放| 日韩视频在线观看一区二区| 日本道色综合久久| 丁香婷婷深情五月亚洲| 国产自产视频一区二区三区| 日本色综合中文字幕| 亚洲国产日韩a在线播放| 国产精品久久久久天堂| 久久精品人人做人人爽人人| 欧美一区二区三区免费在线看| 91丨九色丨蝌蚪丨老版| 成人一区二区三区| 国产一区二区美女诱惑| 青青草一区二区三区| 五月天激情小说综合| 亚洲综合丁香婷婷六月香| ...xxx性欧美| 中文字幕永久在线不卡| 欧美激情一区二区在线| 国产日韩欧美高清| 久久精品这里都是精品| 久久美女艺术照精彩视频福利播放 | 久久国内精品自在自线400部| 亚洲亚洲精品在线观看| 一区二区三区精品在线| 亚洲免费在线视频一区 二区| 欧美高清一级片在线观看| 国产亚洲欧洲997久久综合 | 欧美日韩精品免费观看视频| 在线观看三级视频欧美| 欧美伊人久久久久久久久影院 | 99在线视频精品| 99re这里只有精品首页| www.色综合.com| 99国产一区二区三精品乱码| 99re免费视频精品全部| 色综合中文字幕| 色天使色偷偷av一区二区| 91搞黄在线观看| 欧美日韩精品高清| 911精品国产一区二区在线| 91精品免费在线观看| 精品久久99ma| 欧美经典一区二区三区| 亚洲欧美区自拍先锋| 一区二区三区视频在线看| 亚洲成人三级小说| 久久精品国产亚洲a| 福利视频网站一区二区三区| 成人av电影在线网| 在线免费观看成人短视频| 91精品国产综合久久福利| 久久综合九色综合欧美98 | 亚洲视频一区二区在线| 亚洲福利一二三区| 久久成人综合网| 成人影视亚洲图片在线| 欧美影视一区在线| 精品少妇一区二区三区免费观看| 国产视频亚洲色图| 一区二区三区免费网站| 六月婷婷色综合| 成人免费va视频| 欧美日韩dvd在线观看| 久久久久久日产精品| 中文字幕一区二区三区四区不卡| 亚洲狠狠爱一区二区三区| 精品综合免费视频观看| 91视频国产观看| 精品少妇一区二区三区| 亚洲三级电影全部在线观看高清| 午夜精品福利一区二区三区av| 麻豆精品视频在线观看免费| 成人免费视频一区二区| 欧美日韩国产影片| 中文字幕乱码久久午夜不卡 | 亚洲特级片在线| 日韩国产精品久久久| 成人午夜激情在线| 欧美日韩精品免费观看视频| 国产日韩欧美电影| 日韩精品福利网| 99re热视频这里只精品| 秋霞影院一区二区| 国内一区二区视频| 色婷婷精品久久二区二区蜜臀av | 粉嫩aⅴ一区二区三区四区 | 国产精品一二二区| 精品视频全国免费看| 中文字幕第一区| 久久精品国产网站| 欧美人体做爰大胆视频| 综合激情成人伊人| 国产精品一二三四| 日韩亚洲欧美高清| 亚洲成a人片在线不卡一二三区 | 欧美性大战久久久久久久| 国产亚洲女人久久久久毛片| 奇米一区二区三区| 欧美在线免费播放| 亚洲人成网站精品片在线观看 | 91精品国产日韩91久久久久久| 亚洲丝袜另类动漫二区| 国产**成人网毛片九色| 精品国产一区二区三区久久久蜜月| 亚洲午夜精品在线| 色八戒一区二区三区| 成人欧美一区二区三区视频网页| 极品美女销魂一区二区三区| 日韩欧美一区二区在线视频| 天堂在线亚洲视频| 欧美精品tushy高清| 亚洲一区二区免费视频| 色综合天天视频在线观看 | 亚洲成人精品一区| 色琪琪一区二区三区亚洲区| 亚洲欧洲精品一区二区三区| 成人午夜激情在线| 国产精品成人免费精品自在线观看| 国产麻豆成人传媒免费观看| 国产亚洲精品精华液| 国产福利不卡视频| 国产日韩影视精品| 成人国产精品免费观看视频| 欧美激情在线免费观看| 成人一区二区三区中文字幕| 国产精品久久久久aaaa樱花| 成人深夜福利app| 亚洲欧美日韩国产另类专区| 在线视频国产一区| 午夜精品久久久久久久久久| 在线不卡欧美精品一区二区三区| 午夜欧美在线一二页| 欧美一区二区黄| 国产在线播放一区| 国产精品午夜久久| 色婷婷综合久久| 日韩影视精彩在线| 欧美精品一区二区三区视频| 丁香天五香天堂综合| 亚洲免费在线看| 欧美日韩免费一区二区三区| 日韩vs国产vs欧美| 久久日韩粉嫩一区二区三区| 成人午夜视频网站| 亚洲一区日韩精品中文字幕| 欧美另类变人与禽xxxxx| 久久www免费人成看片高清| 国产亚洲综合在线| 在线亚洲一区观看| 青青草97国产精品免费观看无弹窗版| 精品伦理精品一区| 成人激情免费电影网址| 一区二区三区欧美视频| 91精品国产综合久久香蕉麻豆 | 一区二区三区四区高清精品免费观看| 欧美三级电影网站| 国产精品自拍三区| 亚洲一区二区在线免费观看视频| 5858s免费视频成人| 国产福利视频一区二区三区| 一卡二卡欧美日韩| 精品国产乱码久久久久久牛牛| 成人午夜在线免费| 日韩国产欧美在线观看| 国产日本欧洲亚洲| 欧美色精品天天在线观看视频| 国产一区二区美女| 亚洲成人综合视频| 久久久久久夜精品精品免费| 欧美亚洲高清一区| 国产成人在线视频播放| 午夜欧美在线一二页| 国产精品传媒入口麻豆| 欧美电视剧免费全集观看| 97se亚洲国产综合自在线不卡| 美女视频一区二区| 综合久久国产九一剧情麻豆| 日韩欧美一级在线播放| 欧美午夜精品一区二区三区| 国产精品自拍毛片| 日本欧美大码aⅴ在线播放| 日韩久久一区二区| 久久这里只有精品6| 91 com成人网| 91国偷自产一区二区三区观看| 激情深爱一区二区|