亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 我購買的開發(fā)板帶的元程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产欧美日韩综合精品一区二区| 免费精品视频最新在线| 三级在线观看一区二区| 国产a精品视频| 欧美狂野另类xxxxoooo| 亚洲欧美日韩综合aⅴ视频| 国产原创一区二区| 91精品国产麻豆| 一区二区三区色| 99re在线精品| 欧美高清在线一区二区| 另类专区欧美蜜桃臀第一页| 欧美日本高清视频在线观看| 亚洲综合视频在线| 99久久精品一区二区| 国产校园另类小说区| 麻豆91精品91久久久的内涵| 欧美日韩精品一区二区三区蜜桃| 亚洲精品视频观看| av毛片久久久久**hd| 中文字幕乱码久久午夜不卡| 国产一区二区三区在线观看免费视频| 欧美一区二区视频在线观看2020| 亚洲国产精品影院| 欧美日韩不卡一区| 亚洲成人av在线电影| 欧美日韩精品一区二区| 天天综合网 天天综合色| 欧美亚洲一区二区在线| 亚洲欧美视频在线观看视频| 色94色欧美sute亚洲13| 一级女性全黄久久生活片免费| 97久久久精品综合88久久| 亚洲婷婷在线视频| 色综合久久天天综合网| 亚洲精品成人少妇| 欧美亚洲日本国产| 日本三级亚洲精品| 精品国产91亚洲一区二区三区婷婷| 久久99最新地址| 久久久不卡影院| 成人理论电影网| 亚洲美女淫视频| 欧美三区在线观看| 蜜桃视频一区二区| 久久久美女艺术照精彩视频福利播放| 国产伦精品一区二区三区免费| 久久精品人人做人人综合| 国产99久久久精品| 亚洲色欲色欲www| 欧美群妇大交群的观看方式| 捆绑调教美女网站视频一区| 久久久亚洲午夜电影| 91丨九色丨黑人外教| 午夜影院久久久| 欧美一区二区大片| 国产91精品一区二区麻豆网站 | 亚洲午夜国产一区99re久久| 欧美三级电影精品| 精品综合免费视频观看| 中文字幕的久久| 欧美性猛交xxxx乱大交退制版| 蜜臀av一区二区在线免费观看| 中文字幕不卡的av| 欧美日韩精品专区| 成人av影院在线| 亚洲成av人片在线观看| 久久久久久久久久久久久久久99| 色婷婷国产精品| 韩国理伦片一区二区三区在线播放| 国产精品久久福利| 日韩天堂在线观看| 91网上在线视频| 精品一区中文字幕| 亚洲一区二区黄色| 日本一区二区三区在线不卡| 欧美日韩五月天| 成人性生交大片免费看在线播放| 香蕉成人伊视频在线观看| 国产精品色眯眯| 欧美一级在线观看| 一本色道久久加勒比精品| 久久99国产精品成人| 亚洲免费色视频| 国产人成亚洲第一网站在线播放| 91精品中文字幕一区二区三区| jizzjizzjizz欧美| 麻豆91在线播放免费| 亚洲bt欧美bt精品777| 国产精品久久久久久亚洲伦 | 在线观看视频91| 国产精品综合在线视频| 天堂影院一区二区| 亚洲精品免费在线| 依依成人精品视频| 久久久久久99精品| 精品国产伦一区二区三区观看方式| 欧美一a一片一级一片| 99vv1com这只有精品| 懂色一区二区三区免费观看| 久久av资源站| 美日韩黄色大片| 日韩电影在线观看电影| 亚洲妇熟xx妇色黄| 亚洲影院久久精品| 亚洲午夜三级在线| 亚洲成人自拍一区| 亚洲成在人线免费| 婷婷综合在线观看| 亚洲成人在线观看视频| 亚洲一区成人在线| 亚洲午夜电影在线| 性欧美疯狂xxxxbbbb| 亚洲.国产.中文慕字在线| 亚洲丶国产丶欧美一区二区三区| 一区二区三区日韩在线观看| 亚洲最色的网站| 午夜a成v人精品| 蜜桃久久久久久| 久久99精品一区二区三区| 乱一区二区av| 国产高清在线精品| 成人免费看视频| 99re成人精品视频| 欧美影视一区二区三区| 欧美日韩专区在线| 欧美一区二区久久| 国产性色一区二区| 中文字幕日韩精品一区| 亚洲激情网站免费观看| 偷拍自拍另类欧美| 久久精品国产一区二区| 国产老女人精品毛片久久| 成人开心网精品视频| 欧美综合一区二区| 欧美在线看片a免费观看| 欧美精品一二三四| 国产视频911| 樱花影视一区二区| 久久精品国产在热久久| 成人午夜精品在线| 欧美日韩免费一区二区三区 | 欧美日韩大陆一区二区| 日韩欧美国产一区在线观看| 2020国产精品久久精品美国| 亚洲四区在线观看| 五月激情综合婷婷| 国产·精品毛片| 欧美色倩网站大全免费| 久久综合九色综合欧美就去吻| 亚洲欧美综合在线精品| 青青草视频一区| 91蝌蚪porny| 日韩女优电影在线观看| 亚洲丝袜自拍清纯另类| 久久99久久99小草精品免视看| av中文字幕亚洲| 日韩精品一区二区三区四区 | 91极品美女在线| 精品久久久久香蕉网| 亚洲日本在线天堂| 精品一二三四区| 欧美午夜一区二区三区免费大片| 欧美精品一区二区蜜臀亚洲| 亚洲成av人影院在线观看网| 成人激情小说网站| 日韩欧美在线一区二区三区| 亚洲精品大片www| 成人午夜av影视| 日韩欧美中文一区二区| 亚洲电影中文字幕在线观看| 国产成人av一区二区| 日韩欧美激情一区| 一区二区三区成人在线视频| 福利一区福利二区| 久久亚洲捆绑美女| 日本伊人色综合网| 欧美在线观看你懂的| 亚洲欧洲三级电影| 成人综合在线观看| 国产亚洲精品7777| 美女视频网站黄色亚洲| 欧美日韩精品专区| 亚洲在线视频一区| 欧美在线观看你懂的| 自拍av一区二区三区| 成人激情小说网站| 国产精品丝袜一区| 国产精品系列在线播放| 久久男人中文字幕资源站| 九色综合狠狠综合久久| 精品人在线二区三区| 蜜臀av一级做a爰片久久| 在线观看91精品国产麻豆| 亚洲一本大道在线| 91高清视频在线| 亚洲成人免费在线| 69堂精品视频| 久久精品999| 久久久亚洲高清|