亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 我購買的開發板帶的元程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本中文字幕一区二区有限公司| 国产白丝网站精品污在线入口| 蜜桃视频在线观看一区| 成人美女在线观看| 日韩精品资源二区在线| 亚洲一二三区视频在线观看| 国产另类ts人妖一区二区| 欧美日韩亚洲不卡| 亚洲日本电影在线| 国产99久久久精品| 欧美草草影院在线视频| 综合久久综合久久| 国产麻豆欧美日韩一区| 欧美一区二区在线免费播放| 玉足女爽爽91| 91亚洲大成网污www| 国产欧美日韩综合精品一区二区| 日本一区中文字幕| 欧美日韩一级片在线观看| 综合久久久久综合| 99久久精品国产精品久久| 制服丝袜激情欧洲亚洲| 亚洲香肠在线观看| 在线观看日韩电影| 亚洲视频免费看| 99re热视频精品| 中文子幕无线码一区tr| 国产福利视频一区二区三区| 欧美岛国在线观看| 欧美a级理论片| 91精品国产综合久久国产大片| 亚洲第四色夜色| 在线成人av网站| 日韩福利视频导航| 欧美日韩在线精品一区二区三区激情| 有码一区二区三区| 欧美色欧美亚洲另类二区| 亚洲成a天堂v人片| 91精品国产入口| 久久99精品久久久久久动态图 | 欧美大片国产精品| 免播放器亚洲一区| 欧美一级黄色片| 黄色日韩网站视频| 中文字幕电影一区| 91亚洲精品乱码久久久久久蜜桃| 亚洲精品国产精华液| 欧美日韩视频在线一区二区 | 亚洲欧洲一区二区三区| 91日韩精品一区| 亚洲成人免费在线| 欧美精品一区二区在线观看| 成人午夜av影视| 一区二区三区丝袜| 精品少妇一区二区三区视频免付费| 精品午夜一区二区三区在线观看| 亚洲精品乱码久久久久久| 8v天堂国产在线一区二区| 精品在线播放免费| 亚洲欧洲国产日本综合| 666欧美在线视频| 国产电影一区二区三区| 一区二区三区在线视频观看58| 88在线观看91蜜桃国自产| 国产大陆精品国产| 亚洲成人免费视| 国产欧美日韩精品一区| 精品无码三级在线观看视频| 中文字幕综合网| 欧美一区二区三区小说| 9i看片成人免费高清| 日韩av一区二区在线影视| 国产欧美精品在线观看| 欧美日韩性生活| 成人动漫一区二区| 久久国产麻豆精品| 亚洲女与黑人做爰| 精品人在线二区三区| 色综合久久中文综合久久牛| 韩国成人精品a∨在线观看| 亚洲最快最全在线视频| 国产性色一区二区| 538prom精品视频线放| 97精品国产露脸对白| 国产一区美女在线| 亚洲第一成人在线| 亚洲欧美区自拍先锋| 国产日韩精品一区二区三区 | 国产精品三级av在线播放| 在线综合+亚洲+欧美中文字幕| 成人激情小说乱人伦| 美女免费视频一区| 天天av天天翘天天综合网 | 91精彩视频在线观看| 国产精品主播直播| 美女被吸乳得到大胸91| 一区二区三区不卡在线观看| 国产精品久久看| 久久久久亚洲蜜桃| 日韩欧美中文字幕公布| 欧美日韩一二三区| 欧美日韩综合色| 欧美亚洲高清一区| 91国偷自产一区二区三区观看| 国产成人av福利| 极品少妇xxxx精品少妇| 蜜乳av一区二区| 青青草视频一区| 免费看欧美女人艹b| 亚洲r级在线视频| 亚洲h在线观看| 日韩国产精品久久| 麻豆久久久久久| 看国产成人h片视频| 极品少妇xxxx精品少妇| 国产在线国偷精品产拍免费yy | 亚洲精品一区二区三区影院 | 亚洲激情图片一区| 一区二区三区丝袜| 天堂久久一区二区三区| 日韩成人一区二区| 久久99精品国产.久久久久| 奇米四色…亚洲| 国产真实乱子伦精品视频| 国产一区二区影院| 国产电影精品久久禁18| 99精品视频一区二区三区| 色综合咪咪久久| 欧美日韩国产bt| 精品福利在线导航| 国产精品视频麻豆| 亚洲一区在线观看视频| 免费观看在线色综合| 国产精品18久久久久久久网站| 国产69精品久久777的优势| 成人免费视频国产在线观看| 色综合久久88色综合天天免费| 欧美色窝79yyyycom| 在线不卡a资源高清| 中文字幕一区不卡| 日韩在线播放一区二区| 国产精品影视天天线| 色婷婷激情综合| 欧美一级二级在线观看| 在线视频中文字幕一区二区| 大陆成人av片| 欧美性欧美巨大黑白大战| 日韩视频免费观看高清完整版在线观看| 久久亚洲精精品中文字幕早川悠里| 中文字幕一区二区三区在线观看| 亚洲一区二区在线免费看| 极品美女销魂一区二区三区| 不卡的看片网站| 91精品国产综合久久香蕉麻豆| 久久嫩草精品久久久精品一| 亚洲综合免费观看高清在线观看| 久久精品国产亚洲aⅴ| 波多野结衣中文一区| 欧美一区二区黄色| 亚洲欧美日韩中文字幕一区二区三区 | 国产精品夜夜嗨| 日本精品免费观看高清观看| 精品国产亚洲一区二区三区在线观看| 国产精品国模大尺度视频| 麻豆精品精品国产自在97香蕉| 99视频精品全部免费在线| 日韩精品一区二| 亚洲第一福利一区| 99久久99精品久久久久久 | 欧美乱妇23p| |精品福利一区二区三区| 韩国精品一区二区| 911精品国产一区二区在线| 国产精品高潮呻吟| 国产在线一区观看| 日韩欧美亚洲国产精品字幕久久久| 亚洲猫色日本管| 成人国产精品免费| 国产欧美一区视频| 国产成人综合在线观看| 欧美一卡2卡3卡4卡| 亚洲.国产.中文慕字在线| 一本一道综合狠狠老| ㊣最新国产の精品bt伙计久久| 国产91高潮流白浆在线麻豆| 日韩欧美一区中文| 免费不卡在线观看| 91精品国产色综合久久ai换脸| 亚洲mv大片欧洲mv大片精品| 在线亚洲精品福利网址导航| 国产精品久久久久久久久动漫 | 日韩中文字幕麻豆| 欧美人狂配大交3d怪物一区 | 一区二区成人在线视频| 99麻豆久久久国产精品免费| 国产女同互慰高潮91漫画| 国产99久久久久| 国产精品传媒入口麻豆| 91在线国内视频| 亚洲精品ww久久久久久p站|