亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 我購買的開發板帶的元程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美精品一区视频| 99久久婷婷国产综合精品| 欧美精品在线视频| 亚洲天堂成人在线观看| 成人精品鲁一区一区二区| 中文字幕免费在线观看视频一区| 国产凹凸在线观看一区二区| 国产精品国产自产拍高清av王其| 成人免费高清在线| 亚洲精品日韩一| 91精品在线免费观看| 精品一区二区三区视频在线观看 | 91影视在线播放| 首页国产欧美日韩丝袜| 欧美在线观看视频一区二区 | 成人视屏免费看| |精品福利一区二区三区| 欧美性xxxxxx少妇| 久久99精品久久久久婷婷| 久久精品日产第一区二区三区高清版| 粉嫩aⅴ一区二区三区四区| 亚洲一区二区三区四区的 | 国产精品一区二区三区网站| 国产精品美女久久久久av爽李琼| 欧美日韩在线直播| 国产在线精品视频| 又紧又大又爽精品一区二区| 日韩免费福利电影在线观看| 国产成人欧美日韩在线电影| 亚洲尤物在线视频观看| 久久久久久久久久久黄色| 色嗨嗨av一区二区三区| 麻豆国产精品777777在线| 国产精品国产馆在线真实露脸| 欧美色男人天堂| 国产成人8x视频一区二区| 日韩精品视频网站| 专区另类欧美日韩| 精品成a人在线观看| 欧美伊人精品成人久久综合97| 国产美女在线观看一区| 亚洲一区二区三区美女| 国产精品天干天干在线综合| 欧美一区二区人人喊爽| 日本韩国一区二区三区| 国产一区二区不卡在线| 日本欧洲一区二区| 亚洲激情自拍偷拍| 中文字幕+乱码+中文字幕一区| 欧美一级欧美一级在线播放| 色哟哟国产精品免费观看| 国产精品一二三四| 日韩成人av影视| 亚洲资源中文字幕| 亚洲精品中文字幕乱码三区| 久久久www免费人成精品| 日韩三级在线免费观看| 欧美精品日日鲁夜夜添| 色久优优欧美色久优优| av亚洲精华国产精华| 国产乱子伦一区二区三区国色天香| 午夜久久福利影院| 国产一区二区三区国产| 日韩精品色哟哟| 亚洲成人免费电影| 亚洲国产精品久久人人爱蜜臀| 亚洲欧美在线观看| 亚洲欧洲99久久| 亚洲日本乱码在线观看| 亚洲精品自拍动漫在线| 亚洲欧美日本在线| 亚洲最大的成人av| 一区二区久久久| 一二三四社区欧美黄| 中文字幕一区av| 中文字幕在线播放不卡一区| 国产欧美一区视频| 欧美激情综合在线| 国产精品国模大尺度视频| 国产精品国产精品国产专区不蜜 | 亚洲久草在线视频| 亚洲美女视频在线观看| 一区二区理论电影在线观看| 亚洲一区二区三区小说| 亚洲国产一区二区三区青草影视| 亚洲午夜免费福利视频| 午夜精品免费在线观看| 日韩电影一区二区三区四区| 日韩电影在线一区二区三区| 日韩—二三区免费观看av| 精品在线亚洲视频| 国产.精品.日韩.另类.中文.在线.播放| 国精品**一区二区三区在线蜜桃| 国产一区 二区 三区一级| 国产mv日韩mv欧美| 色综合欧美在线视频区| 欧美日韩国产欧美日美国产精品| 91精品国产高清一区二区三区蜜臀| 欧美一区二区三区免费视频| 欧美tickling挠脚心丨vk| 国产日韩欧美综合一区| 自拍偷拍欧美激情| 无吗不卡中文字幕| 精品一区二区三区在线视频| 国产成人精品网址| 一本大道久久a久久综合婷婷| 欧美精品xxxxbbbb| 国产午夜久久久久| 一区二区三国产精华液| 韩国v欧美v日本v亚洲v| 99在线精品观看| 91精品麻豆日日躁夜夜躁| 国产亚洲成av人在线观看导航| 亚洲欧美日韩在线播放| 免费看欧美美女黄的网站| 成人91在线观看| 欧美一区二区黄| 国产精品国产自产拍高清av| 午夜伦欧美伦电影理论片| 国产一本一道久久香蕉| 欧美日韩极品在线观看一区| 久久午夜羞羞影院免费观看| 一区二区三区在线视频观看58| 激情综合网av| 91福利视频网站| 久久精品一区二区三区四区| 亚洲午夜视频在线| 国产成人精品免费一区二区| 欧美日韩电影在线| 国产精品久久久久久户外露出| 爽好多水快深点欧美视频| 粉嫩13p一区二区三区| 欧美日韩性生活| 国产精品嫩草久久久久| 免费观看成人av| 91美女在线视频| 国产日韩av一区| 视频精品一区二区| 色综合久久中文综合久久牛| 日韩免费观看2025年上映的电影| 一区二区三区欧美亚洲| 懂色av一区二区在线播放| 精品久久久久一区二区国产| 婷婷久久综合九色综合伊人色| 99久久综合精品| 国产欧美一区二区精品秋霞影院| 成人精品小蝌蚪| 日韩精品一区二区三区在线 | 久久久精品欧美丰满| 亚洲国产成人tv| 色综合久久综合| 中文字幕在线不卡国产视频| 成人性生交大片免费看中文网站| 欧美tk丨vk视频| 久久精品国产一区二区| 91精品国产综合久久国产大片| 亚洲国产美女搞黄色| 色噜噜狠狠一区二区三区果冻| 国产精品区一区二区三| 国产精品18久久久久久久久| 亚洲精品一区二区三区香蕉| 六月丁香婷婷久久| 欧美r级电影在线观看| 久久99精品久久久久久| 日韩欧美高清一区| 麻豆国产精品一区二区三区| 欧美电视剧免费观看| 老司机午夜精品| 久久综合九色综合欧美98| 国产又粗又猛又爽又黄91精品| 亚洲精品一区二区三区福利| 激情文学综合插| 国产午夜精品久久久久久久| 国产成人午夜精品5599| 亚洲欧美自拍偷拍| 日本精品一级二级| 香蕉成人伊视频在线观看| 欧美高清激情brazzers| 久久国产精品99久久久久久老狼| 久久综合资源网| 成人在线视频一区二区| 亚洲欧洲国产专区| 欧美日韩一区二区在线观看视频| 亚洲v中文字幕| 欧美成人福利视频| 国产激情一区二区三区| 最好看的中文字幕久久| 欧美天堂亚洲电影院在线播放| 五月天丁香久久| 亚洲精品一线二线三线无人区| 激情成人综合网| 国产精品免费看片| 在线视频综合导航| 视频一区在线播放| 久久天天做天天爱综合色| av电影在线观看不卡| 丝瓜av网站精品一区二区 | 日韩精品一区二区三区视频| 国产精品正在播放| 一区二区三区日本|