亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 我購買的開發板帶的元程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精品中文字幕乱码三区| 日本视频在线一区| 亚洲国产综合色| 国产精品一二三四五| 欧美日韩免费视频| 国产精品久久久久久久第一福利| 五月婷婷色综合| 不卡的电视剧免费网站有什么| 91精品国产综合久久久久久久| 亚洲欧美在线视频观看| 久久av中文字幕片| 欧美色电影在线| 亚洲欧美一区二区视频| 国产一区二区美女| 日韩欧美国产三级| 视频一区视频二区中文字幕| 色网站国产精品| 专区另类欧美日韩| 粉嫩一区二区三区性色av| 欧美刺激午夜性久久久久久久| 一区二区高清免费观看影视大全 | 久久亚区不卡日本| 日本sm残虐另类| 欧美三区免费完整视频在线观看| 国产农村妇女精品| 国产制服丝袜一区| 日韩久久精品一区| 裸体歌舞表演一区二区| 欧美疯狂性受xxxxx喷水图片| 一区二区三区免费在线观看| 色综合久久久久综合| 中文字幕在线观看不卡视频| 成人午夜免费视频| 欧美国产一区在线| 成人免费视频app| 国产欧美一区二区精品性色| 高清不卡一区二区在线| 国产欧美1区2区3区| www.成人在线| 亚洲免费观看高清| 欧美日韩一区二区三区视频| 亚洲国产一二三| 欧美日韩国产综合久久| 香蕉加勒比综合久久| 91精品国产乱| 国产在线播放一区二区三区| 久久久一区二区| 国产99久久久国产精品潘金| 亚洲欧洲日韩女同| 欧美四级电影网| 日韩av不卡在线观看| 精品国产91乱码一区二区三区| 国产福利91精品| 亚洲品质自拍视频| 欧美日韩国产免费| 紧缚奴在线一区二区三区| 久久久久久免费网| 欧美在线观看禁18| 日本午夜一区二区| 欧美精品一区二区不卡| 高清免费成人av| 亚洲国产精品久久久久婷婷884 | 暴力调教一区二区三区| 一区二区三区在线看| 欧美另类久久久品| 久久精品噜噜噜成人av农村| 日本一区二区三区视频视频| 欧洲精品一区二区三区在线观看| 午夜av电影一区| 久久精品亚洲一区二区三区浴池| 日本高清不卡在线观看| 日本va欧美va瓶| 综合分类小说区另类春色亚洲小说欧美| 91电影在线观看| 国产一区二区91| 亚洲成av人片| 国产精品嫩草99a| 欧美一级日韩免费不卡| 色综合久久久久综合| 国产一区二区三区在线观看精品| 亚洲综合成人网| 久久免费看少妇高潮| 欧美色国产精品| 99这里只有精品| 精品一区二区三区的国产在线播放 | 日日欢夜夜爽一区| 国产午夜亚洲精品不卡| 欧美高清hd18日本| 91免费观看视频| 国产另类ts人妖一区二区| 天堂精品中文字幕在线| ...av二区三区久久精品| 日韩美一区二区三区| 欧美综合亚洲图片综合区| 国产一区二区三区四区五区入口| 日韩专区欧美专区| 亚洲色图另类专区| 国产欧美精品国产国产专区| 日韩欧美在线网站| 欧美日韩国产影片| 日本大香伊一区二区三区| 国产91丝袜在线18| 久久er精品视频| 欧美aⅴ一区二区三区视频| 亚洲一区二区五区| 亚洲一区影音先锋| 一区二区三区四区五区视频在线观看| 久久久久久一二三区| 日韩精品中文字幕在线不卡尤物| 欧美色精品天天在线观看视频| 91污在线观看| 91视频在线看| 一本在线高清不卡dvd| 99久久精品情趣| 成人app在线| 91免费国产在线| 欧美午夜寂寞影院| 欧美日韩在线三级| 91麻豆精品国产91久久久资源速度| 欧美写真视频网站| 精品视频123区在线观看| 在线观看视频91| 欧美日韩亚洲综合一区| 欧美日韩一区在线| 欧美人动与zoxxxx乱| 欧美日韩午夜在线视频| 91精品国产综合久久精品图片| 91精品国产综合久久久久久| 欧美一级日韩免费不卡| 久久青草国产手机看片福利盒子 | 狠狠色伊人亚洲综合成人| 国产一区不卡在线| www.欧美亚洲| 欧美日韩你懂得| 日韩欧美精品三级| 久久综合一区二区| 国产精品久久久久aaaa| 亚洲激情男女视频| 午夜精品福利久久久| 看片的网站亚洲| 成人网页在线观看| 欧美丝袜自拍制服另类| 日韩视频123| 国产午夜精品一区二区三区嫩草| 国产精品激情偷乱一区二区∴| 亚洲精品高清在线观看| 日韩国产欧美在线观看| 国产精品99久久久久久似苏梦涵| jiyouzz国产精品久久| 欧美三级三级三级| 久久综合九色综合欧美就去吻 | 日韩精品高清不卡| 九九**精品视频免费播放| 成人免费毛片嘿嘿连载视频| 欧美日韩另类国产亚洲欧美一级| 精品国产91久久久久久久妲己| 一区免费观看视频| 人禽交欧美网站| 波多野结衣视频一区| 欧美日韩国产系列| 国产精品女同互慰在线看 | 亚洲欧美色综合| 久久国产欧美日韩精品| 99国产麻豆精品| 日韩美女在线视频 | 1024精品合集| 久热成人在线视频| 欧美性受xxxx| 中文字幕久久午夜不卡| 日韩激情视频在线观看| 欧美日韩一本到| 国产精品蜜臀av| 另类专区欧美蜜桃臀第一页| 99国产精品久久久| 久久午夜电影网| 日本亚洲一区二区| 在线精品视频一区二区| 中文字幕va一区二区三区| 欧美大白屁股肥臀xxxxxx| 国产精品色哟哟网站| 欧美精品v国产精品v日韩精品| 国产精品影视在线观看| 欧美区视频在线观看| 午夜欧美2019年伦理| 国产91精品精华液一区二区三区| 欧美成人女星排名| 丝袜脚交一区二区| 欧美一区二区三区的| 午夜精品久久一牛影视| 这里只有精品视频在线观看| 亚洲综合激情另类小说区| 欧美三级中文字| 色综合久久久久久久久久久| 2欧美一区二区三区在线观看视频 337p粉嫩大胆噜噜噜噜噜91av | 天天色综合天天| 91成人免费电影| 一区二区三区欧美| 91浏览器在线视频| 中文字幕一区二区三区在线不卡| 国产成人精品免费视频网站|