亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? emac.h

?? LPC23XX以太網(wǎng)測試代碼(網(wǎng)頁測試)
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*----------------------------------------------------------------------------
 *      LPC2378 Ethernet Definitions
 *----------------------------------------------------------------------------
 *      Name:    EMAC.H
 *      Purpose: Philips LPC2378 EMAC hardware definitions
 *----------------------------------------------------------------------------
 *      Copyright (c) 2006 KEIL - An ARM Company. All rights reserved.
 *---------------------------------------------------------------------------*/

#ifndef __EMAC_H
#define __EMAC_H

#define MYMAC_1         0x00            /* our ethernet (MAC) address        */
#define MYMAC_2         0x30            /* (MUST be unique in LAN!)          */
#define MYMAC_3         0x6C
#define MYMAC_4         0x00
#define MYMAC_5         0x00
#define MYMAC_6         0x02

/* EMAC Memory Buffer configuration for 16K Ethernet RAM. */
#define NUM_RX_FRAG         4           /* Num.of RX Fragments 4*1536= 6.0kB */
#define NUM_TX_FRAG         3           /* Num.of TX Fragments 3*1536= 4.6kB */
#define ETH_FRAG_SIZE       1536        /* Packet Fragment size 1536 Bytes   */

#define ETH_MAX_FLEN        1536        /* Max. Ethernet Frame Size          */

/* EMAC variables located in 16K Ethernet SRAM */
#define RX_DESC_BASE        0x7FE00000
#define RX_STAT_BASE        (RX_DESC_BASE + NUM_RX_FRAG*8)
#define TX_DESC_BASE        (RX_STAT_BASE + NUM_RX_FRAG*8)
#define TX_STAT_BASE        (TX_DESC_BASE + NUM_TX_FRAG*8)
#define RX_BUF_BASE         (TX_STAT_BASE + NUM_TX_FRAG*4)
#define TX_BUF_BASE         (RX_BUF_BASE  + NUM_RX_FRAG*ETH_FRAG_SIZE)

/* RX and TX descriptor and status definitions. */
#define RX_DESC_PACKET(i)   (*(unsigned int *)(RX_DESC_BASE   + 8*i))
#define RX_DESC_CTRL(i)     (*(unsigned int *)(RX_DESC_BASE+4 + 8*i))
#define RX_STAT_INFO(i)     (*(unsigned int *)(RX_STAT_BASE   + 8*i))
#define RX_STAT_HASHCRC(i)  (*(unsigned int *)(RX_STAT_BASE+4 + 8*i))
#define TX_DESC_PACKET(i)   (*(unsigned int *)(TX_DESC_BASE   + 8*i))
#define TX_DESC_CTRL(i)     (*(unsigned int *)(TX_DESC_BASE+4 + 8*i))
#define TX_STAT_INFO(i)     (*(unsigned int *)(TX_STAT_BASE   + 4*i))
#define RX_BUF(i)           (RX_BUF_BASE + ETH_FRAG_SIZE*i)
#define TX_BUF(i)           (TX_BUF_BASE + ETH_FRAG_SIZE*i)

/* MAC Configuration Register 1 */
#define MAC1_REC_EN         0x00000001  /* Receive Enable                    */
#define MAC1_PASS_ALL       0x00000002  /* Pass All Receive Frames           */
#define MAC1_RX_FLOWC       0x00000004  /* RX Flow Control                   */
#define MAC1_TX_FLOWC       0x00000008  /* TX Flow Control                   */
#define MAC1_LOOPB          0x00000010  /* Loop Back Mode                    */
#define MAC1_RES_TX         0x00000100  /* Reset TX Logic                    */
#define MAC1_RES_MCS_TX     0x00000200  /* Reset MAC TX Control Sublayer     */
#define MAC1_RES_RX         0x00000400  /* Reset RX Logic                    */
#define MAC1_RES_MCS_RX     0x00000800  /* Reset MAC RX Control Sublayer     */
#define MAC1_SIM_RES        0x00004000  /* Simulation Reset                  */
#define MAC1_SOFT_RES       0x00008000  /* Soft Reset MAC                    */

/* MAC Configuration Register 2 */
#define MAC2_FULL_DUP       0x00000001  /* Full Duplex Mode                  */
#define MAC2_FRM_LEN_CHK    0x00000002  /* Frame Length Checking             */
#define MAC2_HUGE_FRM_EN    0x00000004  /* Huge Frame Enable                 */
#define MAC2_DLY_CRC        0x00000008  /* Delayed CRC Mode                  */
#define MAC2_CRC_EN         0x00000010  /* Append CRC to every Frame         */
#define MAC2_PAD_EN         0x00000020  /* Pad all Short Frames              */
#define MAC2_VLAN_PAD_EN    0x00000040  /* VLAN Pad Enable                   */
#define MAC2_ADET_PAD_EN    0x00000080  /* Auto Detect Pad Enable            */
#define MAC2_PPREAM_ENF     0x00000100  /* Pure Preamble Enforcement         */
#define MAC2_LPREAM_ENF     0x00000200  /* Long Preamble Enforcement         */
#define MAC2_NO_BACKOFF     0x00001000  /* No Backoff Algorithm              */
#define MAC2_BACK_PRESSURE  0x00002000  /* Backoff Presurre / No Backoff     */
#define MAC2_EXCESS_DEF     0x00004000  /* Excess Defer                      */

/* Back-to-Back Inter-Packet-Gap Register */
#define IPGT_FULL_DUP       0x00000015  /* Recommended value for Full Duplex */
#define IPGT_HALF_DUP       0x00000012  /* Recommended value for Half Duplex */

/* Non Back-to-Back Inter-Packet-Gap Register */
#define IPGR_DEF            0x00000012  /* Recommended value                 */

/* Collision Window/Retry Register */
#define CLRT_DEF            0x0000370F  /* Default value                     */

/* PHY Support Register */
#define SUPP_SPEED          0x00000100  /* Reduced MII Logic Current Speed   */
#define SUPP_RES_RMII       0x00000800  /* Reset Reduced MII Logic           */

/* Test Register */
#define TEST_SHCUT_PQUANTA  0x00000001  /* Shortcut Pause Quanta             */
#define TEST_TST_PAUSE      0x00000002  /* Test Pause                        */
#define TEST_TST_BACKP      0x00000004  /* Test Back Pressure                */

/* MII Management Configuration Register */
#define MCFG_SCAN_INC       0x00000001  /* Scan Increment PHY Address        */
#define MCFG_SUPP_PREAM     0x00000002  /* Suppress Preamble                 */
#define MCFG_CLK_SEL        0x0000001C  /* Clock Select Mask                 */
#define MCFG_RES_MII        0x00008000  /* Reset MII Management Hardware     */

/* MII Management Command Register */
#define MCMD_READ           0x00000001  /* MII Read                          */
#define MCMD_SCAN           0x00000002  /* MII Scan continuously             */

#define MII_WR_TOUT         0x00050000  /* MII Write timeout count           */
#define MII_RD_TOUT         0x00050000  /* MII Read timeout count            */

/* MII Management Address Register */
#define MADR_REG_ADR        0x0000001F  /* MII Register Address Mask         */
#define MADR_PHY_ADR        0x00001F00  /* PHY Address Mask                  */

/* MII Management Indicators Register */
#define MIND_BUSY           0x00000001  /* MII is Busy                       */
#define MIND_SCAN           0x00000002  /* MII Scanning in Progress          */
#define MIND_NOT_VAL        0x00000004  /* MII Read Data not valid           */
#define MIND_MII_LINK_FAIL  0x00000008  /* MII Link Failed                   */

/* Command Register */
#define CR_RX_EN            0x00000001  /* Enable Receive                    */
#define CR_TX_EN            0x00000002  /* Enable Transmit                   */
#define CR_REG_RES          0x00000008  /* Reset Host Registers              */
#define CR_TX_RES           0x00000010  /* Reset Transmit Datapath           */
#define CR_RX_RES           0x00000020  /* Reset Receive Datapath            */
#define CR_PASS_RUNT_FRM    0x00000040  /* Pass Runt Frames                  */
#define CR_PASS_RX_FILT     0x00000080  /* Pass RX Filter                    */
#define CR_TX_FLOW_CTRL     0x00000100  /* TX Flow Control                   */
#define CR_RMII             0x00000200  /* Reduced MII Interface             */
#define CR_FULL_DUP         0x00000400  /* Full Duplex                       */

/* Status Register */
#define SR_RX_EN            0x00000001  /* Enable Receive                    */
#define SR_TX_EN            0x00000002  /* Enable Transmit                   */

/* Transmit Status Vector 0 Register */
#define TSV0_CRC_ERR        0x00000001  /* CRC error                         */
#define TSV0_LEN_CHKERR     0x00000002  /* Length Check Error                */
#define TSV0_LEN_OUTRNG     0x00000004  /* Length Out of Range               */
#define TSV0_DONE           0x00000008  /* Tramsmission Completed            */
#define TSV0_MCAST          0x00000010  /* Multicast Destination             */
#define TSV0_BCAST          0x00000020  /* Broadcast Destination             */
#define TSV0_PKT_DEFER      0x00000040  /* Packet Deferred                   */
#define TSV0_EXC_DEFER      0x00000080  /* Excessive Packet Deferral         */
#define TSV0_EXC_COLL       0x00000100  /* Excessive Collision               */
#define TSV0_LATE_COLL      0x00000200  /* Late Collision Occured            */
#define TSV0_GIANT          0x00000400  /* Giant Frame                       */
#define TSV0_UNDERRUN       0x00000800  /* Buffer Underrun                   */
#define TSV0_BYTES          0x0FFFF000  /* Total Bytes Transferred           */
#define TSV0_CTRL_FRAME     0x10000000  /* Control Frame                     */
#define TSV0_PAUSE          0x20000000  /* Pause Frame                       */
#define TSV0_BACK_PRESS     0x40000000  /* Backpressure Method Applied       */
#define TSV0_VLAN           0x80000000  /* VLAN Frame                        */

/* Transmit Status Vector 1 Register */
#define TSV1_BYTE_CNT       0x0000FFFF  /* Transmit Byte Count               */
#define TSV1_COLL_CNT       0x000F0000  /* Transmit Collision Count          */

/* Receive Status Vector Register */
#define RSV_BYTE_CNT        0x0000FFFF  /* Receive Byte Count                */
#define RSV_PKT_IGNORED     0x00010000  /* Packet Previously Ignored         */

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
1区2区3区国产精品| 精品国产一区二区三区久久久蜜月| 国产欧美日韩精品a在线观看| 欧美一区在线视频| 免费日本视频一区| 欧美一区二区观看视频| 久久精品99国产精品日本| 久久久777精品电影网影网| 奇米影视7777精品一区二区| 日韩免费看网站| 久久久99精品免费观看不卡| 久久久精品国产免大香伊| 欧美日韩国产大片| 精品欧美一区二区久久| 337p日本欧洲亚洲大胆精品| 综合久久久久久| 亚洲愉拍自拍另类高清精品| 天堂久久一区二区三区| 亚洲视频在线观看一区| 国产午夜亚洲精品午夜鲁丝片| 亚洲综合无码一区二区| 中文字幕第一页久久| 麻豆精品视频在线| 成人激情综合网站| 欧美精品18+| 久久夜色精品国产噜噜av| 国产精品久久久久久久久果冻传媒 | 国产精品99久久久| 成人午夜电影久久影院| 蜜臀av性久久久久蜜臀av麻豆| 久久亚洲免费视频| 亚洲欧洲日本在线| 成人福利视频在线| 国产亚洲欧美一级| 欧美久久久久中文字幕| av高清久久久| 精品国产第一区二区三区观看体验 | 日产国产欧美视频一区精品| 日本中文字幕一区二区视频| 国产亚洲一区二区三区在线观看| 亚洲成av人在线观看| 在线播放/欧美激情| 成人国产精品免费网站| 日日夜夜一区二区| 国产精品高潮呻吟久久| 在线91免费看| 99久久99久久精品免费观看| 玖玖九九国产精品| 亚洲一区在线观看视频| 欧美亚洲一区三区| 免费观看成人鲁鲁鲁鲁鲁视频| 中文字幕在线不卡一区二区三区| 欧美视频在线不卡| 亚洲女人****多毛耸耸8| av一区二区三区| 亚洲精品日日夜夜| jlzzjlzz亚洲日本少妇| 国产精品亲子伦对白| 成人精品高清在线| 中文字幕一区二区三区在线播放 | 国产精品久久久久久久午夜片| 欧美日韩亚洲不卡| 日韩高清不卡一区| 久久综合九色综合欧美亚洲| 免费观看在线综合色| 欧美探花视频资源| 久久99精品久久久| 欧美日韩欧美一区二区| 国产精品自拍在线| 亚洲一区二区不卡免费| 日韩欧美在线网站| 91蜜桃视频在线| 国产成人精品免费在线| 秋霞午夜鲁丝一区二区老狼| 国产亚洲精品久| 性欧美疯狂xxxxbbbb| 成人国产电影网| 亚洲国产婷婷综合在线精品| 久久久精品人体av艺术| 337p粉嫩大胆色噜噜噜噜亚洲| 国产一区二区精品久久| 91精品国模一区二区三区| 夜夜嗨av一区二区三区四季av| 欧美影片第一页| 欧洲一区在线观看| 91美女在线观看| 一本大道久久精品懂色aⅴ | av亚洲精华国产精华| 国产成人av影院| 国产成人av影院| 国产不卡视频一区二区三区| 懂色一区二区三区免费观看| 成人国产在线观看| 99国产精品一区| 欧美优质美女网站| 开心九九激情九九欧美日韩精美视频电影| 激情综合色播五月| 亚洲日穴在线视频| 国产精品蜜臀在线观看| 久久久久久久综合狠狠综合| 欧美精品色综合| 亚洲精品一线二线三线| 欧美剧情片在线观看| 欧美性淫爽ww久久久久无| 不卡视频一二三四| 91久久精品国产91性色tv| 99久久99精品久久久久久| 99精品久久免费看蜜臀剧情介绍| 国产精品久久久久四虎| 欧美一区二区三区婷婷月色| 精品三级在线看| 久久欧美一区二区| 国产人伦精品一区二区| 国产日韩精品一区二区三区在线| 国产成人亚洲综合a∨婷婷图片| 久久综合狠狠综合久久激情| 精品国产91久久久久久久妲己| 精品一区二区三区视频在线观看| 欧美电影免费观看完整版| 精品免费视频一区二区| 久久久久久免费| 午夜成人免费电影| 精品影视av免费| 成人免费视频app| 韩国精品一区二区| 99国产精品久久久久久久久久| 2020日本不卡一区二区视频| 亚洲欧美一区二区视频| 91久久久免费一区二区| 成人午夜免费电影| 国产女同性恋一区二区| 欧美电视剧在线看免费| 国产精品欧美极品| 免费成人性网站| 97久久精品人人爽人人爽蜜臀| 丝袜a∨在线一区二区三区不卡| 夜夜操天天操亚洲| 久久精品国产久精国产| 日本高清不卡aⅴ免费网站| 精品久久久久久最新网址| 亚洲国产视频直播| 99久久综合99久久综合网站| 亚洲精品在线观看网站| 91社区在线播放| 国产清纯白嫩初高生在线观看91| 欧美日本一道本| 亚洲欧洲精品成人久久奇米网| 日韩欧美一区二区久久婷婷| 日韩理论片一区二区| 国产69精品久久777的优势| 国产欧美日本一区视频| 日本视频中文字幕一区二区三区| 成人欧美一区二区三区1314| 国产一区高清在线| 久久精品视频一区| 国产成人免费9x9x人网站视频| 日韩国产精品久久久| fc2成人免费人成在线观看播放| 麻豆久久一区二区| 精品奇米国产一区二区三区| 九一久久久久久| 亚洲国产岛国毛片在线| 成人禁用看黄a在线| 亚洲成人自拍偷拍| 欧美日韩一区二区三区不卡| 日韩中文字幕不卡| 国产午夜精品一区二区三区嫩草 | 成人h动漫精品一区二| 精品第一国产综合精品aⅴ| 国内国产精品久久| 日本欧美一区二区三区乱码| 精品国产髙清在线看国产毛片| 亚洲精品一区二区三区99| 国产乱淫av一区二区三区| 欧美r级在线观看| 久久成人免费网| 亚洲少妇30p| 日韩精品一区在线观看| 日韩一区二区三区在线观看| 中文字幕一区二区三区四区不卡| 国产亚洲精品7777| 在线播放/欧美激情| 亚洲美女视频在线观看| 欧美在线一二三四区| 午夜视频一区在线观看| 欧美精选午夜久久久乱码6080| 777xxx欧美| 另类成人小视频在线| 久久精品一区蜜桃臀影院| 国产乱一区二区| 亚洲人成网站在线| 欧美猛男男办公室激情| 精品亚洲免费视频| 亚洲国产电影在线观看| 色婷婷av一区二区三区大白胸| 国产亚洲精品bt天堂精选| a4yy欧美一区二区三区| 蜜桃传媒麻豆第一区在线观看| 欧洲激情一区二区| 色综合久久综合网97色综合|