亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? LPC23XX以太網(wǎng)測試代碼(網(wǎng)頁測試)
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
男人的j进女人的j一区| 91一区二区在线| 不卡的看片网站| 欧美色涩在线第一页| 日韩欧美国产精品| 一区二区三区四区亚洲| 久久国产精品99精品国产| 一区二区三区精品在线观看| 久久国产成人午夜av影院| 91在线看国产| 欧美午夜不卡在线观看免费| 666欧美在线视频| 欧美一级理论片| 亚洲国产高清在线观看视频| 日韩影院免费视频| 国产成人免费在线观看| 7777精品伊人久久久大香线蕉的| 99久久国产综合色|国产精品| 91免费观看国产| 1区2区3区精品视频| 免费人成精品欧美精品 | 成人综合在线网站| 欧美一区二区三区四区高清| 一区二区成人在线| 成人午夜碰碰视频| 欧美一级国产精品| 亚洲18影院在线观看| 欧美午夜视频网站| 亚洲成人在线免费| 91在线观看免费视频| 亚洲亚洲人成综合网络| 欧美性受xxxx黑人xyx| 亚洲一区二区三区不卡国产欧美| 91蜜桃免费观看视频| 日韩伦理电影网| 欧美精品三级在线观看| 久久精品国产精品亚洲综合| 久久免费美女视频| 欧美一二三区在线观看| 日韩精品国产欧美| 国产亚洲欧美激情| 国产成人精品综合在线观看| 欧美一区二区三区免费观看视频| 麻豆91精品视频| 精品国产91乱码一区二区三区| 日本va欧美va精品| 国产精品成人免费在线| 日韩一区二区三区观看| 91亚洲永久精品| 色视频成人在线观看免| 亚洲综合精品久久| 日韩一级欧美一级| av激情亚洲男人天堂| 婷婷综合五月天| 精品国产伦理网| 91精品国产综合久久久久久久 | 日韩一区二区三区av| 不卡视频在线观看| 亚洲尤物视频在线| 欧美日韩激情一区二区| 99久精品国产| 色吧成人激情小说| eeuss鲁片一区二区三区| 国模冰冰炮一区二区| 国内精品自线一区二区三区视频| 日韩精品一级二级| 日本欧美大码aⅴ在线播放| 亚洲午夜免费福利视频| 日韩不卡一二三区| 国产一区二区调教| 97久久精品人人澡人人爽| 色综合久久久网| 粉嫩嫩av羞羞动漫久久久 | 国产性色一区二区| 精品久久久久香蕉网| 国产夜色精品一区二区av| 久久久久一区二区三区四区| 国产精品网站在线观看| 亚洲日本一区二区| 久久精品国产在热久久| 亚洲一级电影视频| 麻豆免费看一区二区三区| 国产二区国产一区在线观看| 国产精品18久久久久| 国产资源在线一区| 91高清视频在线| 337p日本欧洲亚洲大胆色噜噜| 亚洲精品在线电影| 亚洲视频综合在线| 久久精品国产99国产精品| 国产黄人亚洲片| 欧美日韩国产片| 久久丝袜美腿综合| 婷婷六月综合亚洲| 91啪亚洲精品| 欧美国产国产综合| 三级欧美在线一区| 91蜜桃传媒精品久久久一区二区| 久久亚区不卡日本| 九九久久精品视频| 欧洲av在线精品| 亚洲女同一区二区| 成人av午夜影院| 久久久99久久| 韩国三级中文字幕hd久久精品| 欧美狂野另类xxxxoooo| 国产精品色一区二区三区| 狠狠色丁香久久婷婷综合_中| 欧美亚洲综合网| 亚洲成人综合在线| 91蝌蚪porny| 亚洲精品亚洲人成人网| 色美美综合视频| 亚洲男人的天堂网| 色偷偷成人一区二区三区91 | 欧美一区二区精品在线| 99久久777色| 国产精品成人在线观看| 欧美美女一区二区在线观看| 九九视频精品免费| 一区二区不卡在线视频 午夜欧美不卡在 | 精品国产乱码久久久久久牛牛| 国产综合久久久久影院| 日韩一级在线观看| 激情欧美日韩一区二区| 国产片一区二区三区| 国产黑丝在线一区二区三区| 日本一区二区动态图| 成人国产亚洲欧美成人综合网| 亚洲色图视频网站| 3d动漫精品啪啪1区2区免费| 久久精品99国产精品日本| ...中文天堂在线一区| 国内久久婷婷综合| 国产视频亚洲色图| 91色porny在线视频| 日韩电影在线免费| 2023国产一二三区日本精品2022| 国产成人av影院| 亚洲一二三四区不卡| 欧美变态口味重另类| 高清不卡在线观看| 亚洲国产精品麻豆| 国产欧美一区二区精品婷婷| 欧美亚洲国产一区在线观看网站| 麻豆成人综合网| 亚洲一级在线观看| 亚洲欧美一区二区三区国产精品| 欧美丰满一区二区免费视频| 国产成人av一区二区三区在线| 亚洲成人黄色小说| 亚洲午夜激情网页| 亚洲六月丁香色婷婷综合久久| 精品国产成人在线影院 | 欧美精品v日韩精品v韩国精品v| 国产精品一区二区无线| 久久99蜜桃精品| 久久99精品久久只有精品| 久久国产精品区| 狠狠色狠狠色综合日日91app| 亚洲老司机在线| 亚洲精品乱码久久久久久黑人| 国产精品视频一二三| 日韩欧美色电影| 在线看国产一区二区| 一本色道久久加勒比精品| 成人app软件下载大全免费| 国产一区二区三区在线观看精品| 美腿丝袜亚洲色图| 国产一区二区视频在线| 精品一区二区影视| 国产成人一级电影| 在线看日本不卡| 91精品国产综合久久久久久 | 色婷婷综合久色| 在线看不卡av| 欧美丰满少妇xxxbbb| 精品黑人一区二区三区久久| 久久久久久一级片| 午夜成人在线视频| 久久国产日韩欧美精品| 99久久婷婷国产综合精品电影| 欧美中文字幕一区二区三区| 日韩一区二区精品在线观看| 国产亚洲精品超碰| 天天综合网天天综合色| 成人一道本在线| 欧美成人精品福利| 午夜视频在线观看一区| 国产精品免费丝袜| 日韩免费看网站| 亚洲自拍偷拍av| 在线一区二区视频| 一二三四区精品视频| 欧美在线你懂得| 日本伊人午夜精品| 欧美精品一区二区三区蜜桃视频| 奇米色一区二区三区四区| 日韩一二三四区| 国产美女娇喘av呻吟久久|