亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? lpc2300 http demo keil
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000080
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91精品在线麻豆| 成人在线视频一区二区| 欧美日韩一二三| 亚洲一区二区三区在线播放| 欧洲国产伦久久久久久久| 亚洲欧洲成人自拍| 97精品久久久午夜一区二区三区 | 日韩精品中午字幕| 美女视频免费一区| 久久亚洲欧美国产精品乐播 | 成人做爰69片免费看网站| 国产精品网站在线| 日本道精品一区二区三区| 五月婷婷欧美视频| 久久久国产精品午夜一区ai换脸| 懂色av一区二区三区免费观看| 亚洲欧美一区二区三区极速播放| 在线观看日产精品| 精品在线免费观看| 亚洲视频综合在线| 欧美一区二区在线观看| 国产精品小仙女| 亚洲图片欧美视频| 久久免费视频色| 在线亚洲人成电影网站色www| 免费在线看一区| 中文字幕一区二| 日韩欧美在线123| av一区二区三区四区| 视频一区二区三区在线| 国产欧美日韩卡一| 欧美福利一区二区| 成人av免费观看| 麻豆精品国产传媒mv男同| 中文字幕日本不卡| 精品免费视频一区二区| 91麻豆高清视频| 国内偷窥港台综合视频在线播放| 18成人在线视频| 精品不卡在线视频| 欧美国产激情二区三区| 欧美另类videos死尸| 高清av一区二区| 奇米影视在线99精品| 亚洲欧美激情视频在线观看一区二区三区| 欧美精品丝袜久久久中文字幕| 成人免费视频视频| 精品系列免费在线观看| 亚洲五码中文字幕| 亚洲欧洲精品一区二区三区| 久久久欧美精品sm网站| 精品视频资源站| 99久久国产综合精品女不卡| 国产精品一二三四| 久久成人18免费观看| 亚洲一区二区三区美女| 中文子幕无线码一区tr| 精品国产一区二区在线观看| 欧美日韩国产综合视频在线观看 | 色婷婷久久久亚洲一区二区三区| 国产一区免费电影| 蜜桃精品视频在线| 日韩电影免费在线看| 亚洲一区二区欧美日韩| 亚洲色图丝袜美腿| 亚洲视频一二区| 国产精品美女久久久久久| 久久蜜桃一区二区| 久久久久久久性| 久久精品免费在线观看| 亚洲精品一区二区三区蜜桃下载| 日韩一区二区在线看| 亚洲欧美日韩系列| 国产精品欧美久久久久一区二区| 久久久久久97三级| 国产视频在线观看一区二区三区 | 亚洲国产精品t66y| 国产日韩欧美高清在线| 国产色婷婷亚洲99精品小说| 久久久久久久综合日本| 国产色产综合色产在线视频| 中文字幕av一区二区三区免费看| 国产亚洲精品久| 欧美国产精品一区二区| 中文字幕佐山爱一区二区免费| 一区二区中文视频| 亚洲精品美腿丝袜| 亚洲午夜国产一区99re久久| 亚洲mv大片欧洲mv大片精品| 日产精品久久久久久久性色| 美女性感视频久久| 国产一区二区免费视频| 成人午夜免费av| jiyouzz国产精品久久| 91视频在线观看| 欧美福利视频导航| 精品精品国产高清a毛片牛牛| 久久天堂av综合合色蜜桃网| 欧美高清在线一区| 一区二区三区国产豹纹内裤在线| 亚洲国产精品一区二区www在线 | 日韩精品影音先锋| 久久蜜臀中文字幕| 亚洲免费在线播放| 日韩高清一区二区| 国产美女在线精品| 91美女在线观看| 日韩小视频在线观看专区| 久久久久国产精品厨房| 中文字幕在线不卡| 日韩影视精彩在线| 丁香婷婷综合色啪| 欧美日本在线视频| 国产日韩精品一区二区浪潮av | 国产成人8x视频一区二区| 色偷偷久久一区二区三区| 7777女厕盗摄久久久| 国产欧美日韩另类视频免费观看| 亚洲免费av在线| 激情欧美一区二区三区在线观看| 97se亚洲国产综合自在线| 91精选在线观看| 亚洲三级在线免费观看| 久久精品99国产国产精| 色8久久精品久久久久久蜜| 精品日韩欧美在线| 亚洲免费观看在线观看| 国产一区二区剧情av在线| 在线观看日韩毛片| 中文字幕乱码亚洲精品一区| 日韩精品亚洲专区| 色八戒一区二区三区| 2023国产精品视频| 视频在线观看91| 色综合天天综合在线视频| 精品国产sm最大网站| 午夜私人影院久久久久| 成人成人成人在线视频| www国产精品av| 亚洲第一福利视频在线| 白白色 亚洲乱淫| 久久中文字幕电影| 日韩电影在线一区二区| 国产精品电影一区二区三区| 精品一区二区免费在线观看| 欧美手机在线视频| 日韩理论片一区二区| 国产激情一区二区三区四区| 欧美精品日韩一本| 一区二区三区在线视频免费观看| 从欧美一区二区三区| 精品99999| 麻豆成人久久精品二区三区红| 欧美人妖巨大在线| 性做久久久久久久久| 在线精品观看国产| 一区二区高清在线| 色呦呦日韩精品| 亚洲免费观看高清完整版在线观看熊| 国产69精品久久99不卡| 国产亚洲婷婷免费| 国产福利一区二区三区视频 | 国产精品不卡在线观看| 国产v日产∨综合v精品视频| 久久日一线二线三线suv| 美女视频一区二区| 久久亚洲一级片| 国产suv精品一区二区6| 国产日韩欧美不卡| 99综合电影在线视频| 国产精品久久久久国产精品日日| 波多野结衣中文字幕一区 | 久久精品综合网| 国产成人99久久亚洲综合精品| 欧美激情一区二区三区全黄| 成人性色生活片免费看爆迷你毛片| 国产日韩三级在线| 不卡电影免费在线播放一区| 亚洲欧洲日韩在线| 在线观看网站黄不卡| 天堂成人国产精品一区| 日韩精品一区二区三区在线观看 | 亚洲成人综合网站| 4hu四虎永久在线影院成人| 人人狠狠综合久久亚洲| 精品蜜桃在线看| 成人一道本在线| 亚洲乱码日产精品bd| 欧美日韩国产一级| 精品一区二区在线免费观看| 欧美激情中文不卡| 一本一本久久a久久精品综合麻豆| 亚洲一区二区三区免费视频| 4438亚洲最大| 成人性生交大片免费看中文 | 中文字幕在线一区免费| 91亚洲精品乱码久久久久久蜜桃| 亚洲成人福利片| 久久久久97国产精华液好用吗| 91亚洲资源网|