亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? at91sam7a3_inc.h

?? ucosII 操作系統在at91sam7a3單片機上的實現。
?? H
?? 第 1 頁 / 共 5 頁
字號:
//  ----------------------------------------------------------------------------
//          ATMEL Microcontroller Software Support  -  ROUSSET  -
//  ----------------------------------------------------------------------------
//  DISCLAIMER:  THIS SOFTWARE IS PROVIDED BY ATMEL "AS IS" AND ANY EXPRESS OR
//  IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
//  MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT ARE
//  DISCLAIMED. IN NO EVENT SHALL ATMEL BE LIABLE FOR ANY DIRECT, INDIRECT,
//  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
//  LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA,
//  OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
//  LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
//  NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
//  EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
//  ----------------------------------------------------------------------------
// File Name           : AT91SAM7A3.h
// Object              : AT91SAM7A3 definitions
// Generated           : AT91 SW Application Group  03/21/2005 (10:39:14)
// 
// CVS Reference       : /AT91SAM7A3.pl/1.25/Mon Mar 14 12:46:23 2005//
// CVS Reference       : /SYS_SAM7A3.pl/1.7/Thu Feb  3 17:18:25 2005//
// CVS Reference       : /MC_SAM7A3.pl/1.1/Thu Feb  3 17:02:04 2005//
// CVS Reference       : /PMC_SAM7A3.pl/1.2/Tue Feb  8 13:58:44 2005//
// CVS Reference       : /RSTC_SAM7A3.pl/1.1/Thu Feb  3 16:56:45 2005//
// CVS Reference       : /SHDWC_SAM7A3.pl/1.1/Thu Feb  3 16:25:23 2005//
// CVS Reference       : /AIC_6075A.pl/1.1/Fri Jun 28 10:36:48 2002//
// CVS Reference       : /PIO_6057A.pl/1.2/Thu Feb  3 10:18:28 2005//
// CVS Reference       : /RTTC_6081A.pl/1.2/Tue Nov  9 14:43:58 2004//
// CVS Reference       : /PITC_6079A.pl/1.2/Tue Nov  9 14:43:56 2004//
// CVS Reference       : /WDTC_6080A.pl/1.3/Tue Nov  9 14:44:00 2004//
// CVS Reference       : /PDC_6074C.pl/1.2/Thu Feb  3 08:48:54 2005//
// CVS Reference       : /DBGU_6059D.pl/1.1/Mon Jan 31 13:15:32 2005//
// CVS Reference       : /SPI_6088D.pl/1.2/Mon Feb 14 07:24:18 2005//
// CVS Reference       : /US_6089C.pl/1.1/Mon Jul 12 18:23:26 2004//
// CVS Reference       : /SSC_6078A.pl/1.1/Tue Jul 13 07:45:40 2004//
// CVS Reference       : /TWI_6061A.pl/1.1/Tue Jul 13 07:38:06 2004//
// CVS Reference       : /PWM_6044D.pl/1.1/Tue Apr 27 14:53:52 2004//
// CVS Reference       : /UDP_6083C.pl/1.1/Mon Jan 31 13:01:46 2005//
// CVS Reference       : /TC_6082A.pl/1.7/Fri Mar 11 12:52:17 2005//
// CVS Reference       : /CAN_6019B.pl/1.1/Tue Mar  8 12:42:22 2005//
// CVS Reference       : /MCI_6101A.pl/1.1/Tue May 18 13:48:46 2004//
// CVS Reference       : /ADC_6051C.pl/1.1/Fri Oct 17 09:12:38 2003//
// CVS Reference       : /AES_6149A.pl/1.10/Mon Feb  7 09:44:25 2005//
// CVS Reference       : /DES3_6150A.pl/1.1/Mon Jan 17 08:34:31 2005//
//  ----------------------------------------------------------------------------

// Hardware register definition

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR System Peripherals
// *****************************************************************************
// -------- GPBR : (SYS Offset: 0xd50) GPBR General Purpose Register -------- 
// -------- GPBR : (SYS Offset: 0xd54) GPBR General Purpose Register -------- 

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Advanced Interrupt Controller
// *****************************************************************************
// *** Register offset in AT91S_AIC structure ***
#define AIC_SMR         ( 0) // Source Mode Register
#define AIC_SVR         (128) // Source Vector Register
#define AIC_IVR         (256) // IRQ Vector Register
#define AIC_FVR         (260) // FIQ Vector Register
#define AIC_ISR         (264) // Interrupt Status Register
#define AIC_IPR         (268) // Interrupt Pending Register
#define AIC_IMR         (272) // Interrupt Mask Register
#define AIC_CISR        (276) // Core Interrupt Status Register
#define AIC_IECR        (288) // Interrupt Enable Command Register
#define AIC_IDCR        (292) // Interrupt Disable Command Register
#define AIC_ICCR        (296) // Interrupt Clear Command Register
#define AIC_ISCR        (300) // Interrupt Set Command Register
#define AIC_EOICR       (304) // End of Interrupt Command Register
#define AIC_SPU         (308) // Spurious Vector Register
#define AIC_DCR         (312) // Debug Control Register (Protect)
#define AIC_FFER        (320) // Fast Forcing Enable Register
#define AIC_FFDR        (324) // Fast Forcing Disable Register
#define AIC_FFSR        (328) // Fast Forcing Status Register
// -------- AIC_SMR : (AIC Offset: 0x0) Control Register -------- 
#define AT91C_AIC_PRIOR           (0x7 <<  0) // (AIC) Priority Level
#define 	AT91C_AIC_PRIOR_LOWEST               (0x0) // (AIC) Lowest priority level
#define 	AT91C_AIC_PRIOR_HIGHEST              (0x7) // (AIC) Highest priority level
#define AT91C_AIC_SRCTYPE         (0x3 <<  5) // (AIC) Interrupt Source Type
#define 	AT91C_AIC_SRCTYPE_INT_LEVEL_SENSITIVE  (0x0 <<  5) // (AIC) Internal Sources Code Label Level Sensitive
#define 	AT91C_AIC_SRCTYPE_INT_EDGE_TRIGGERED   (0x1 <<  5) // (AIC) Internal Sources Code Label Edge triggered
#define 	AT91C_AIC_SRCTYPE_EXT_HIGH_LEVEL       (0x2 <<  5) // (AIC) External Sources Code Label High-level Sensitive
#define 	AT91C_AIC_SRCTYPE_EXT_POSITIVE_EDGE    (0x3 <<  5) // (AIC) External Sources Code Label Positive Edge triggered
// -------- AIC_CISR : (AIC Offset: 0x114) AIC Core Interrupt Status Register -------- 
#define AT91C_AIC_NFIQ            (0x1 <<  0) // (AIC) NFIQ Status
#define AT91C_AIC_NIRQ            (0x1 <<  1) // (AIC) NIRQ Status
// -------- AIC_DCR : (AIC Offset: 0x138) AIC Debug Control Register (Protect) -------- 
#define AT91C_AIC_DCR_PROT        (0x1 <<  0) // (AIC) Protection Mode
#define AT91C_AIC_DCR_GMSK        (0x1 <<  1) // (AIC) General Mask

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Peripheral DMA Controller
// *****************************************************************************
// *** Register offset in AT91S_PDC structure ***
#define PDC_RPR         ( 0) // Receive Pointer Register
#define PDC_RCR         ( 4) // Receive Counter Register
#define PDC_TPR         ( 8) // Transmit Pointer Register
#define PDC_TCR         (12) // Transmit Counter Register
#define PDC_RNPR        (16) // Receive Next Pointer Register
#define PDC_RNCR        (20) // Receive Next Counter Register
#define PDC_TNPR        (24) // Transmit Next Pointer Register
#define PDC_TNCR        (28) // Transmit Next Counter Register
#define PDC_PTCR        (32) // PDC Transfer Control Register
#define PDC_PTSR        (36) // PDC Transfer Status Register
// -------- PDC_PTCR : (PDC Offset: 0x20) PDC Transfer Control Register -------- 
#define AT91C_PDC_RXTEN           (0x1 <<  0) // (PDC) Receiver Transfer Enable
#define AT91C_PDC_RXTDIS          (0x1 <<  1) // (PDC) Receiver Transfer Disable
#define AT91C_PDC_TXTEN           (0x1 <<  8) // (PDC) Transmitter Transfer Enable
#define AT91C_PDC_TXTDIS          (0x1 <<  9) // (PDC) Transmitter Transfer Disable
// -------- PDC_PTSR : (PDC Offset: 0x24) PDC Transfer Status Register -------- 

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Debug Unit
// *****************************************************************************
// *** Register offset in AT91S_DBGU structure ***
#define DBGU_CR         ( 0) // Control Register
#define DBGU_MR         ( 4) // Mode Register
#define DBGU_IER        ( 8) // Interrupt Enable Register
#define DBGU_IDR        (12) // Interrupt Disable Register
#define DBGU_IMR        (16) // Interrupt Mask Register
#define DBGU_CSR        (20) // Channel Status Register
#define DBGU_RHR        (24) // Receiver Holding Register
#define DBGU_THR        (28) // Transmitter Holding Register
#define DBGU_BRGR       (32) // Baud Rate Generator Register
#define DBGU_CIDR       (64) // Chip ID Register
#define DBGU_EXID       (68) // Chip ID Extension Register
#define DBGU_FNTR       (72) // Force NTRST Register
#define DBGU_RPR        (256) // Receive Pointer Register
#define DBGU_RCR        (260) // Receive Counter Register
#define DBGU_TPR        (264) // Transmit Pointer Register
#define DBGU_TCR        (268) // Transmit Counter Register
#define DBGU_RNPR       (272) // Receive Next Pointer Register
#define DBGU_RNCR       (276) // Receive Next Counter Register
#define DBGU_TNPR       (280) // Transmit Next Pointer Register
#define DBGU_TNCR       (284) // Transmit Next Counter Register
#define DBGU_PTCR       (288) // PDC Transfer Control Register
#define DBGU_PTSR       (292) // PDC Transfer Status Register
// -------- DBGU_CR : (DBGU Offset: 0x0) Debug Unit Control Register -------- 
#define AT91C_US_RSTRX            (0x1 <<  2) // (DBGU) Reset Receiver
#define AT91C_US_RSTTX            (0x1 <<  3) // (DBGU) Reset Transmitter
#define AT91C_US_RXEN             (0x1 <<  4) // (DBGU) Receiver Enable
#define AT91C_US_RXDIS            (0x1 <<  5) // (DBGU) Receiver Disable
#define AT91C_US_TXEN             (0x1 <<  6) // (DBGU) Transmitter Enable
#define AT91C_US_TXDIS            (0x1 <<  7) // (DBGU) Transmitter Disable
#define AT91C_US_RSTSTA           (0x1 <<  8) // (DBGU) Reset Status Bits
// -------- DBGU_MR : (DBGU Offset: 0x4) Debug Unit Mode Register -------- 
#define AT91C_US_PAR              (0x7 <<  9) // (DBGU) Parity type
#define 	AT91C_US_PAR_EVEN                 (0x0 <<  9) // (DBGU) Even Parity
#define 	AT91C_US_PAR_ODD                  (0x1 <<  9) // (DBGU) Odd Parity
#define 	AT91C_US_PAR_SPACE                (0x2 <<  9) // (DBGU) Parity forced to 0 (Space)
#define 	AT91C_US_PAR_MARK                 (0x3 <<  9) // (DBGU) Parity forced to 1 (Mark)
#define 	AT91C_US_PAR_NONE                 (0x4 <<  9) // (DBGU) No Parity
#define 	AT91C_US_PAR_MULTI_DROP           (0x6 <<  9) // (DBGU) Multi-drop mode
#define AT91C_US_CHMODE           (0x3 << 14) // (DBGU) Channel Mode
#define 	AT91C_US_CHMODE_NORMAL               (0x0 << 14) // (DBGU) Normal Mode: The USART channel operates as an RX/TX USART.
#define 	AT91C_US_CHMODE_AUTO                 (0x1 << 14) // (DBGU) Automatic Echo: Receiver Data Input is connected to the TXD pin.
#define 	AT91C_US_CHMODE_LOCAL                (0x2 << 14) // (DBGU) Local Loopback: Transmitter Output Signal is connected to Receiver Input Signal.
#define 	AT91C_US_CHMODE_REMOTE               (0x3 << 14) // (DBGU) Remote Loopback: RXD pin is internally connected to TXD pin.
// -------- DBGU_IER : (DBGU Offset: 0x8) Debug Unit Interrupt Enable Register -------- 
#define AT91C_US_RXRDY            (0x1 <<  0) // (DBGU) RXRDY Interrupt
#define AT91C_US_TXRDY            (0x1 <<  1) // (DBGU) TXRDY Interrupt
#define AT91C_US_ENDRX            (0x1 <<  3) // (DBGU) End of Receive Transfer Interrupt
#define AT91C_US_ENDTX            (0x1 <<  4) // (DBGU) End of Transmit Interrupt
#define AT91C_US_OVRE             (0x1 <<  5) // (DBGU) Overrun Interrupt
#define AT91C_US_FRAME            (0x1 <<  6) // (DBGU) Framing Error Interrupt
#define AT91C_US_PARE             (0x1 <<  7) // (DBGU) Parity Error Interrupt
#define AT91C_US_TXEMPTY          (0x1 <<  9) // (DBGU) TXEMPTY Interrupt
#define AT91C_US_TXBUFE           (0x1 << 11) // (DBGU) TXBUFE Interrupt
#define AT91C_US_RXBUFF           (0x1 << 12) // (DBGU) RXBUFF Interrupt
#define AT91C_US_COMM_TX          (0x1 << 30) // (DBGU) COMM_TX Interrupt
#define AT91C_US_COMM_RX          (0x1 << 31) // (DBGU) COMM_RX Interrupt
// -------- DBGU_IDR : (DBGU Offset: 0xc) Debug Unit Interrupt Disable Register -------- 
// -------- DBGU_IMR : (DBGU Offset: 0x10) Debug Unit Interrupt Mask Register -------- 
// -------- DBGU_CSR : (DBGU Offset: 0x14) Debug Unit Channel Status Register -------- 
// -------- DBGU_FNTR : (DBGU Offset: 0x48) Debug Unit FORCE_NTRST Register -------- 
#define AT91C_US_FORCE_NTRST      (0x1 <<  0) // (DBGU) Force NTRST in JTAG

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品国产乱码久久久久久久久| 91网站最新地址| 一区二区三区在线观看网站| 欧美电影免费提供在线观看| 色偷偷88欧美精品久久久| 国产电影精品久久禁18| 美女一区二区三区| 午夜精品爽啪视频| 亚洲精品伦理在线| 国产精品卡一卡二| 中文字幕免费一区| 国产三级精品在线| 日本不卡视频在线| 亚洲精品国产一区二区精华液 | 日韩福利视频网| 欧美日韩视频在线第一区 | 亚洲激情综合网| 亚洲国产岛国毛片在线| 欧美xxxxxxxxx| 欧美丰满少妇xxxbbb| 欧美人牲a欧美精品| 欧美性xxxxx极品少妇| 欧美亚洲图片小说| 欧日韩精品视频| 欧美日本视频在线| 69久久夜色精品国产69蝌蚪网| 91在线免费播放| 色吊一区二区三区 | 在线观看视频一区| 欧美日韩国产一级片| 日韩欧美一二三四区| 久久久国产午夜精品| 中文字幕在线一区二区三区| 中文字幕在线播放不卡一区| 夜夜亚洲天天久久| 麻豆91在线观看| 国产精品99久久久久久久vr| 丁香亚洲综合激情啪啪综合| 欧美自拍偷拍一区| 91精品国产手机| 国产精品国产a级| 日产精品久久久久久久性色| 国产精品99久| 91麻豆精品91久久久久久清纯| 精品三级在线观看| 亚洲欧美怡红院| 激情文学综合插| 欧美午夜精品久久久| 久久久久久久国产精品影院| 亚洲成av人影院在线观看网| 成人动漫在线一区| 欧美r级在线观看| 五月天中文字幕一区二区| 粉嫩绯色av一区二区在线观看| 欧美丰满少妇xxxxx高潮对白| 中文字幕一区二区三区在线不卡| 美女看a上一区| 欧美日韩免费在线视频| 亚洲天堂福利av| 成人免费毛片app| 欧美极品少妇xxxxⅹ高跟鞋 | 蜜桃av噜噜一区| 欧美视频完全免费看| 日韩av电影天堂| 精品视频一区三区九区| 自拍偷拍欧美精品| 99精品一区二区| 国产精品久久久久7777按摩 | 国产精品视频九色porn| 国产精品一区在线观看乱码| 精品免费视频.| 蜜臀av国产精品久久久久| 91精品福利在线一区二区三区 | 一区二区三区在线免费视频 | 日本韩国欧美在线| 国产精品视频在线看| 成人高清免费在线播放| 中文字幕一区在线观看视频| 色婷婷av一区二区三区软件| 亚洲黄一区二区三区| 欧美色偷偷大香| 日韩av一级电影| 国产无一区二区| eeuss鲁片一区二区三区| 亚洲乱码国产乱码精品精可以看| 色综合色综合色综合色综合色综合 | 国产成人精品亚洲777人妖| 国产精品欧美久久久久无广告| 91在线观看下载| 日本不卡一区二区三区| 精品国产制服丝袜高跟| 国产精品一区2区| 亚洲一区二区三区美女| 欧美一级欧美三级在线观看| 久久精品国产成人一区二区三区| 久久久久久亚洲综合影院红桃| 99精品欧美一区二区蜜桃免费| 性感美女极品91精品| 久久久国产精品麻豆| 欧美在线不卡一区| 国产1区2区3区精品美女| 肉色丝袜一区二区| 亚洲天天做日日做天天谢日日欢 | 国产精品第五页| 日韩美女视频在线| 一本到一区二区三区| 欧美亚洲图片小说| 91精品国产品国语在线不卡| 正在播放亚洲一区| 2020国产精品自拍| 一区二区视频在线| www.欧美日韩| 成人av在线一区二区| 97精品国产露脸对白| 色88888久久久久久影院野外 | 69av一区二区三区| 日韩欧美第一区| 国产精品天天看| 亚洲国产精品一区二区www在线| 亚洲亚洲精品在线观看| 日韩av一区二区在线影视| 久久69国产一区二区蜜臀| 大尺度一区二区| 色猫猫国产区一区二在线视频| 欧美人xxxx| 国产日韩av一区二区| 亚洲欧美在线高清| 奇米影视一区二区三区| 国产精品一线二线三线| 一本色道亚洲精品aⅴ| 日韩一级在线观看| 国产精品对白交换视频| 日产国产高清一区二区三区| 国产一区二区不卡| 91色porny| 国产午夜亚洲精品羞羞网站| 亚洲制服欧美中文字幕中文字幕| 蜜桃av一区二区三区电影| 91在线无精精品入口| 精品国产一区二区国模嫣然| 亚洲欧美一区二区三区久本道91| 久久99国产精品麻豆| 欧美综合色免费| **网站欧美大片在线观看| 免费高清在线视频一区·| av不卡免费在线观看| 精品国产sm最大网站免费看| 国产亚洲精品7777| 奇米在线7777在线精品| 日本大香伊一区二区三区| 国产精品免费看片| 国产精品 日产精品 欧美精品| 欧美精品一区二区三区一线天视频| 日韩一区欧美小说| 国产91高潮流白浆在线麻豆 | 亚洲一区中文日韩| 99久久99久久精品免费看蜜桃| 国产日韩欧美综合一区| 久久成人久久爱| 欧美电影精品一区二区| 精品制服美女丁香| 久久久午夜精品| 风间由美一区二区三区在线观看| 欧美韩国一区二区| 成人av电影在线播放| 国产精品激情偷乱一区二区∴| 国产91丝袜在线播放0| 中国av一区二区三区| 91美女片黄在线| 日韩中文字幕区一区有砖一区| 日韩欧美视频一区| 福利一区福利二区| 亚洲成人tv网| 欧美电视剧在线看免费| 国产精品2024| 亚洲精品免费看| 日韩午夜在线影院| 国产精品夜夜嗨| 艳妇臀荡乳欲伦亚洲一区| 欧美一区二区在线视频| 国内欧美视频一区二区| 国产精品视频yy9299一区| gogo大胆日本视频一区| 亚洲国产一区二区三区青草影视| 精品视频在线视频| 国产在线精品视频| 亚洲图片你懂的| 日韩精品中文字幕一区| 欧美亚洲国产一区在线观看网站 | 7777精品伊人久久久大香线蕉经典版下载| 国产呦精品一区二区三区网站| 亚洲一二三四久久| 最近日韩中文字幕| 自拍偷拍亚洲激情| 国产精品美女久久久久aⅴ国产馆| 精品国产凹凸成av人网站| 日韩欧美高清一区| 日韩一二三区不卡| 99久久综合精品| 精品伊人久久久久7777人|