亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? at91sam7a3_inc.h

?? ucosII 操作系統在at91sam7a3單片機上的實現。
?? H
?? 第 1 頁 / 共 5 頁
字號:
//  ----------------------------------------------------------------------------
//          ATMEL Microcontroller Software Support  -  ROUSSET  -
//  ----------------------------------------------------------------------------
//  DISCLAIMER:  THIS SOFTWARE IS PROVIDED BY ATMEL "AS IS" AND ANY EXPRESS OR
//  IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
//  MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT ARE
//  DISCLAIMED. IN NO EVENT SHALL ATMEL BE LIABLE FOR ANY DIRECT, INDIRECT,
//  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
//  LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA,
//  OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
//  LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
//  NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
//  EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
//  ----------------------------------------------------------------------------
// File Name           : AT91SAM7A3.h
// Object              : AT91SAM7A3 definitions
// Generated           : AT91 SW Application Group  03/21/2005 (10:39:14)
// 
// CVS Reference       : /AT91SAM7A3.pl/1.25/Mon Mar 14 12:46:23 2005//
// CVS Reference       : /SYS_SAM7A3.pl/1.7/Thu Feb  3 17:18:25 2005//
// CVS Reference       : /MC_SAM7A3.pl/1.1/Thu Feb  3 17:02:04 2005//
// CVS Reference       : /PMC_SAM7A3.pl/1.2/Tue Feb  8 13:58:44 2005//
// CVS Reference       : /RSTC_SAM7A3.pl/1.1/Thu Feb  3 16:56:45 2005//
// CVS Reference       : /SHDWC_SAM7A3.pl/1.1/Thu Feb  3 16:25:23 2005//
// CVS Reference       : /AIC_6075A.pl/1.1/Fri Jun 28 10:36:48 2002//
// CVS Reference       : /PIO_6057A.pl/1.2/Thu Feb  3 10:18:28 2005//
// CVS Reference       : /RTTC_6081A.pl/1.2/Tue Nov  9 14:43:58 2004//
// CVS Reference       : /PITC_6079A.pl/1.2/Tue Nov  9 14:43:56 2004//
// CVS Reference       : /WDTC_6080A.pl/1.3/Tue Nov  9 14:44:00 2004//
// CVS Reference       : /PDC_6074C.pl/1.2/Thu Feb  3 08:48:54 2005//
// CVS Reference       : /DBGU_6059D.pl/1.1/Mon Jan 31 13:15:32 2005//
// CVS Reference       : /SPI_6088D.pl/1.2/Mon Feb 14 07:24:18 2005//
// CVS Reference       : /US_6089C.pl/1.1/Mon Jul 12 18:23:26 2004//
// CVS Reference       : /SSC_6078A.pl/1.1/Tue Jul 13 07:45:40 2004//
// CVS Reference       : /TWI_6061A.pl/1.1/Tue Jul 13 07:38:06 2004//
// CVS Reference       : /PWM_6044D.pl/1.1/Tue Apr 27 14:53:52 2004//
// CVS Reference       : /UDP_6083C.pl/1.1/Mon Jan 31 13:01:46 2005//
// CVS Reference       : /TC_6082A.pl/1.7/Fri Mar 11 12:52:17 2005//
// CVS Reference       : /CAN_6019B.pl/1.1/Tue Mar  8 12:42:22 2005//
// CVS Reference       : /MCI_6101A.pl/1.1/Tue May 18 13:48:46 2004//
// CVS Reference       : /ADC_6051C.pl/1.1/Fri Oct 17 09:12:38 2003//
// CVS Reference       : /AES_6149A.pl/1.10/Mon Feb  7 09:44:25 2005//
// CVS Reference       : /DES3_6150A.pl/1.1/Mon Jan 17 08:34:31 2005//
//  ----------------------------------------------------------------------------

// Hardware register definition

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR System Peripherals
// *****************************************************************************
// -------- GPBR : (SYS Offset: 0xd50) GPBR General Purpose Register -------- 
// -------- GPBR : (SYS Offset: 0xd54) GPBR General Purpose Register -------- 

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Advanced Interrupt Controller
// *****************************************************************************
// *** Register offset in AT91S_AIC structure ***
#define AIC_SMR         ( 0) // Source Mode Register
#define AIC_SVR         (128) // Source Vector Register
#define AIC_IVR         (256) // IRQ Vector Register
#define AIC_FVR         (260) // FIQ Vector Register
#define AIC_ISR         (264) // Interrupt Status Register
#define AIC_IPR         (268) // Interrupt Pending Register
#define AIC_IMR         (272) // Interrupt Mask Register
#define AIC_CISR        (276) // Core Interrupt Status Register
#define AIC_IECR        (288) // Interrupt Enable Command Register
#define AIC_IDCR        (292) // Interrupt Disable Command Register
#define AIC_ICCR        (296) // Interrupt Clear Command Register
#define AIC_ISCR        (300) // Interrupt Set Command Register
#define AIC_EOICR       (304) // End of Interrupt Command Register
#define AIC_SPU         (308) // Spurious Vector Register
#define AIC_DCR         (312) // Debug Control Register (Protect)
#define AIC_FFER        (320) // Fast Forcing Enable Register
#define AIC_FFDR        (324) // Fast Forcing Disable Register
#define AIC_FFSR        (328) // Fast Forcing Status Register
// -------- AIC_SMR : (AIC Offset: 0x0) Control Register -------- 
#define AT91C_AIC_PRIOR           (0x7 <<  0) // (AIC) Priority Level
#define 	AT91C_AIC_PRIOR_LOWEST               (0x0) // (AIC) Lowest priority level
#define 	AT91C_AIC_PRIOR_HIGHEST              (0x7) // (AIC) Highest priority level
#define AT91C_AIC_SRCTYPE         (0x3 <<  5) // (AIC) Interrupt Source Type
#define 	AT91C_AIC_SRCTYPE_INT_LEVEL_SENSITIVE  (0x0 <<  5) // (AIC) Internal Sources Code Label Level Sensitive
#define 	AT91C_AIC_SRCTYPE_INT_EDGE_TRIGGERED   (0x1 <<  5) // (AIC) Internal Sources Code Label Edge triggered
#define 	AT91C_AIC_SRCTYPE_EXT_HIGH_LEVEL       (0x2 <<  5) // (AIC) External Sources Code Label High-level Sensitive
#define 	AT91C_AIC_SRCTYPE_EXT_POSITIVE_EDGE    (0x3 <<  5) // (AIC) External Sources Code Label Positive Edge triggered
// -------- AIC_CISR : (AIC Offset: 0x114) AIC Core Interrupt Status Register -------- 
#define AT91C_AIC_NFIQ            (0x1 <<  0) // (AIC) NFIQ Status
#define AT91C_AIC_NIRQ            (0x1 <<  1) // (AIC) NIRQ Status
// -------- AIC_DCR : (AIC Offset: 0x138) AIC Debug Control Register (Protect) -------- 
#define AT91C_AIC_DCR_PROT        (0x1 <<  0) // (AIC) Protection Mode
#define AT91C_AIC_DCR_GMSK        (0x1 <<  1) // (AIC) General Mask

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Peripheral DMA Controller
// *****************************************************************************
// *** Register offset in AT91S_PDC structure ***
#define PDC_RPR         ( 0) // Receive Pointer Register
#define PDC_RCR         ( 4) // Receive Counter Register
#define PDC_TPR         ( 8) // Transmit Pointer Register
#define PDC_TCR         (12) // Transmit Counter Register
#define PDC_RNPR        (16) // Receive Next Pointer Register
#define PDC_RNCR        (20) // Receive Next Counter Register
#define PDC_TNPR        (24) // Transmit Next Pointer Register
#define PDC_TNCR        (28) // Transmit Next Counter Register
#define PDC_PTCR        (32) // PDC Transfer Control Register
#define PDC_PTSR        (36) // PDC Transfer Status Register
// -------- PDC_PTCR : (PDC Offset: 0x20) PDC Transfer Control Register -------- 
#define AT91C_PDC_RXTEN           (0x1 <<  0) // (PDC) Receiver Transfer Enable
#define AT91C_PDC_RXTDIS          (0x1 <<  1) // (PDC) Receiver Transfer Disable
#define AT91C_PDC_TXTEN           (0x1 <<  8) // (PDC) Transmitter Transfer Enable
#define AT91C_PDC_TXTDIS          (0x1 <<  9) // (PDC) Transmitter Transfer Disable
// -------- PDC_PTSR : (PDC Offset: 0x24) PDC Transfer Status Register -------- 

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Debug Unit
// *****************************************************************************
// *** Register offset in AT91S_DBGU structure ***
#define DBGU_CR         ( 0) // Control Register
#define DBGU_MR         ( 4) // Mode Register
#define DBGU_IER        ( 8) // Interrupt Enable Register
#define DBGU_IDR        (12) // Interrupt Disable Register
#define DBGU_IMR        (16) // Interrupt Mask Register
#define DBGU_CSR        (20) // Channel Status Register
#define DBGU_RHR        (24) // Receiver Holding Register
#define DBGU_THR        (28) // Transmitter Holding Register
#define DBGU_BRGR       (32) // Baud Rate Generator Register
#define DBGU_CIDR       (64) // Chip ID Register
#define DBGU_EXID       (68) // Chip ID Extension Register
#define DBGU_FNTR       (72) // Force NTRST Register
#define DBGU_RPR        (256) // Receive Pointer Register
#define DBGU_RCR        (260) // Receive Counter Register
#define DBGU_TPR        (264) // Transmit Pointer Register
#define DBGU_TCR        (268) // Transmit Counter Register
#define DBGU_RNPR       (272) // Receive Next Pointer Register
#define DBGU_RNCR       (276) // Receive Next Counter Register
#define DBGU_TNPR       (280) // Transmit Next Pointer Register
#define DBGU_TNCR       (284) // Transmit Next Counter Register
#define DBGU_PTCR       (288) // PDC Transfer Control Register
#define DBGU_PTSR       (292) // PDC Transfer Status Register
// -------- DBGU_CR : (DBGU Offset: 0x0) Debug Unit Control Register -------- 
#define AT91C_US_RSTRX            (0x1 <<  2) // (DBGU) Reset Receiver
#define AT91C_US_RSTTX            (0x1 <<  3) // (DBGU) Reset Transmitter
#define AT91C_US_RXEN             (0x1 <<  4) // (DBGU) Receiver Enable
#define AT91C_US_RXDIS            (0x1 <<  5) // (DBGU) Receiver Disable
#define AT91C_US_TXEN             (0x1 <<  6) // (DBGU) Transmitter Enable
#define AT91C_US_TXDIS            (0x1 <<  7) // (DBGU) Transmitter Disable
#define AT91C_US_RSTSTA           (0x1 <<  8) // (DBGU) Reset Status Bits
// -------- DBGU_MR : (DBGU Offset: 0x4) Debug Unit Mode Register -------- 
#define AT91C_US_PAR              (0x7 <<  9) // (DBGU) Parity type
#define 	AT91C_US_PAR_EVEN                 (0x0 <<  9) // (DBGU) Even Parity
#define 	AT91C_US_PAR_ODD                  (0x1 <<  9) // (DBGU) Odd Parity
#define 	AT91C_US_PAR_SPACE                (0x2 <<  9) // (DBGU) Parity forced to 0 (Space)
#define 	AT91C_US_PAR_MARK                 (0x3 <<  9) // (DBGU) Parity forced to 1 (Mark)
#define 	AT91C_US_PAR_NONE                 (0x4 <<  9) // (DBGU) No Parity
#define 	AT91C_US_PAR_MULTI_DROP           (0x6 <<  9) // (DBGU) Multi-drop mode
#define AT91C_US_CHMODE           (0x3 << 14) // (DBGU) Channel Mode
#define 	AT91C_US_CHMODE_NORMAL               (0x0 << 14) // (DBGU) Normal Mode: The USART channel operates as an RX/TX USART.
#define 	AT91C_US_CHMODE_AUTO                 (0x1 << 14) // (DBGU) Automatic Echo: Receiver Data Input is connected to the TXD pin.
#define 	AT91C_US_CHMODE_LOCAL                (0x2 << 14) // (DBGU) Local Loopback: Transmitter Output Signal is connected to Receiver Input Signal.
#define 	AT91C_US_CHMODE_REMOTE               (0x3 << 14) // (DBGU) Remote Loopback: RXD pin is internally connected to TXD pin.
// -------- DBGU_IER : (DBGU Offset: 0x8) Debug Unit Interrupt Enable Register -------- 
#define AT91C_US_RXRDY            (0x1 <<  0) // (DBGU) RXRDY Interrupt
#define AT91C_US_TXRDY            (0x1 <<  1) // (DBGU) TXRDY Interrupt
#define AT91C_US_ENDRX            (0x1 <<  3) // (DBGU) End of Receive Transfer Interrupt
#define AT91C_US_ENDTX            (0x1 <<  4) // (DBGU) End of Transmit Interrupt
#define AT91C_US_OVRE             (0x1 <<  5) // (DBGU) Overrun Interrupt
#define AT91C_US_FRAME            (0x1 <<  6) // (DBGU) Framing Error Interrupt
#define AT91C_US_PARE             (0x1 <<  7) // (DBGU) Parity Error Interrupt
#define AT91C_US_TXEMPTY          (0x1 <<  9) // (DBGU) TXEMPTY Interrupt
#define AT91C_US_TXBUFE           (0x1 << 11) // (DBGU) TXBUFE Interrupt
#define AT91C_US_RXBUFF           (0x1 << 12) // (DBGU) RXBUFF Interrupt
#define AT91C_US_COMM_TX          (0x1 << 30) // (DBGU) COMM_TX Interrupt
#define AT91C_US_COMM_RX          (0x1 << 31) // (DBGU) COMM_RX Interrupt
// -------- DBGU_IDR : (DBGU Offset: 0xc) Debug Unit Interrupt Disable Register -------- 
// -------- DBGU_IMR : (DBGU Offset: 0x10) Debug Unit Interrupt Mask Register -------- 
// -------- DBGU_CSR : (DBGU Offset: 0x14) Debug Unit Channel Status Register -------- 
// -------- DBGU_FNTR : (DBGU Offset: 0x48) Debug Unit FORCE_NTRST Register -------- 
#define AT91C_US_FORCE_NTRST      (0x1 <<  0) // (DBGU) Force NTRST in JTAG

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
在线观看亚洲专区| 不卡视频在线看| 国产精品一二三四| 成人av电影在线观看| 日本乱码高清不卡字幕| 欧美一级二级三级蜜桃| 久久久久国产精品麻豆| 亚洲美女视频在线观看| 日韩**一区毛片| av福利精品导航| 欧美一级xxx| 一区二区中文视频| 日本不卡免费在线视频| 福利一区福利二区| 欧美一区二区三区人| 日韩美女啊v在线免费观看| 激情小说欧美图片| 欧美性大战久久| 图片区小说区区亚洲影院| 99久久99久久久精品齐齐| 日韩一级二级三级| 亚洲黄色录像片| 97久久超碰精品国产| 国产精品午夜在线| 国产成人综合在线| 国产日产欧美一区| 国产乱子伦视频一区二区三区| 欧美揉bbbbb揉bbbbb| 亚洲男人的天堂在线观看| 国产高清不卡一区| 久久久欧美精品sm网站| 男女性色大片免费观看一区二区 | 91福利国产精品| 亚洲欧美中日韩| 欧洲精品在线观看| 亚洲国产美女搞黄色| 欧美性感一类影片在线播放| 午夜电影网亚洲视频| 欧美高清www午色夜在线视频| 亚洲高清中文字幕| 日韩三级在线观看| 国产精品亚洲成人| 亚洲伦理在线精品| 欧美日韩久久久久久| 免费看黄色91| 国产精品美女www爽爽爽| 色噜噜狠狠色综合欧洲selulu| 久久久www成人免费无遮挡大片| 国产真实乱偷精品视频免| 欧美国产精品v| 欧美精品在线观看一区二区| 秋霞av亚洲一区二区三| 国产欧美一区二区精品婷婷| www.日韩大片| 精品在线观看视频| 亚洲嫩草精品久久| 一区二区三区中文在线观看| 日韩免费观看高清完整版在线观看| 国产99久久久久久免费看农村| 国产欧美视频一区二区三区| 欧美日韩一级黄| 91国内精品野花午夜精品| 国产精品亚洲一区二区三区在线 | 捆绑紧缚一区二区三区视频| 中文字幕成人网| 欧美高清hd18日本| 一本色道久久综合亚洲精品按摩| 另类小说图片综合网| 一卡二卡欧美日韩| 欧美国产精品久久| 亚洲欧美一区二区不卡| 欧美一激情一区二区三区| 欧美亚洲国产bt| 成av人片一区二区| av一区二区三区黑人| 国产福利一区二区| 国产一区二区在线看| 老色鬼精品视频在线观看播放| 亚洲尤物视频在线| 亚洲精品写真福利| 一区二区国产视频| 亚洲成人免费电影| 亚洲国产日韩av| 日韩av网站在线观看| 日韩在线一区二区三区| 亚州成人在线电影| 日韩精品国产欧美| 99精品偷自拍| 日韩欧美一级特黄在线播放| 99视频国产精品| 91麻豆国产自产在线观看| 91免费看`日韩一区二区| 国产风韵犹存在线视精品| 99久久er热在这里只有精品66| 色丁香久综合在线久综合在线观看| 欧洲av一区二区嗯嗯嗯啊| 欧美xxxxx裸体时装秀| 亚洲欧美另类综合偷拍| 秋霞国产午夜精品免费视频| 国产精品888| 在线视频你懂得一区| 欧美一级在线视频| 亚洲精品视频在线看| 另类小说一区二区三区| 成人黄色大片在线观看| 欧美一级国产精品| 亚洲欧洲日韩综合一区二区| 一区二区三区在线播| 玖玖九九国产精品| 在线视频欧美精品| 亚洲欧美日韩国产另类专区| 久久99精品国产.久久久久久 | 亚洲激情图片qvod| 国产剧情av麻豆香蕉精品| 欧美日韩视频在线第一区| 欧美经典一区二区三区| 久久精品国产澳门| 欧美三级在线视频| 夜夜嗨av一区二区三区中文字幕| 精品一区二区在线免费观看| 在线一区二区视频| 亚洲猫色日本管| 色呦呦一区二区三区| 亚洲丝袜制服诱惑| 色噜噜狠狠成人中文综合| 国产午夜精品一区二区三区四区 | 国产精品美女久久久久久2018| 日本不卡一区二区三区 | 一区二区三区日本| 欧美调教femdomvk| 午夜成人在线视频| 91精品国产福利在线观看 | 欧美裸体bbwbbwbbw| 日本亚洲三级在线| 国产亚洲一区字幕| 99精品视频一区二区| 国产精品久久久久久久第一福利| 粉嫩在线一区二区三区视频| 亚洲色图制服诱惑 | 午夜精品一区二区三区三上悠亚| 欧美精品777| 波多野结衣中文一区| 亚洲在线一区二区三区| 日韩欧美在线123| av资源网一区| 另类小说一区二区三区| 中文字幕一区二区三区视频| 欧美色倩网站大全免费| 国产一区二区三区观看| 国产精品美女久久久久高潮| 欧美美女喷水视频| 99re热这里只有精品免费视频| 麻豆专区一区二区三区四区五区| 国产精品久久久久久亚洲毛片| 欧美老女人在线| 在线观看亚洲精品| 丁香网亚洲国际| 国产一区二区三区美女| 免费xxxx性欧美18vr| 亚洲一本大道在线| 中文字幕一区二区三区不卡在线| 欧美zozo另类异族| 4438亚洲最大| 欧美伦理电影网| 69av一区二区三区| 911精品产国品一二三产区| 欧美日韩亚州综合| 欧美综合一区二区| 91麻豆精品秘密| 欧美在线制服丝袜| 在线精品视频小说1| 一本一道久久a久久精品综合蜜臀| 懂色av中文一区二区三区| 国产成人免费高清| 国产一区二区在线看| 国产一区二区三区四区五区美女| 韩国理伦片一区二区三区在线播放 | 亚洲男人的天堂在线aⅴ视频| 国产精品视频一二三区| 国产精品无遮挡| 亚洲美女视频在线| 美国精品在线观看| 国产成人免费高清| 日本高清不卡视频| 精品美女一区二区| 亚洲欧美日韩中文字幕一区二区三区 | 亚洲天天做日日做天天谢日日欢| 亚洲一区在线观看免费观看电影高清| 亚洲国产精品麻豆| 国产精品一级片| 884aa四虎影成人精品一区| 久久综合色一综合色88| 亚洲欧美欧美一区二区三区| 麻豆精品视频在线观看免费| www.亚洲激情.com| 久久影院午夜片一区| 亚洲黄色av一区| 97精品电影院| 久久久亚洲高清| 日韩av一二三|