亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? at91sam7s64_inc.h

?? IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR
?? H
?? 第 1 頁 / 共 5 頁
字號:
// ----------------------------------------------------------------------------
//          ATMEL Microcontroller Software Support  -  ROUSSET  -
// ----------------------------------------------------------------------------
//  The software is delivered "AS IS" without warranty or condition of any
//  kind, either express, implied or statutory. This includes without
//  limitation any warranty or condition with respect to merchantability or
//  fitness for any particular purpose, or against the infringements of
//  intellectual property rights of others.
// ----------------------------------------------------------------------------
// File Name           : AT91SAM7S64.h
// Object              : AT91SAM7S64 definitions
// Generated           : AT91 SW Application Group  07/16/2004 (07:43:09)
// 
// CVS Reference       : /AT91SAM7S64.pl/1.12/Mon Jul 12 13:02:30 2004//
// CVS Reference       : /SYSC_SAM7Sxx.pl/1.5/Mon Jul 12 16:22:12 2004//
// CVS Reference       : /MC_SAM02.pl/1.3/Wed Mar 10 08:37:04 2004//
// CVS Reference       : /UDP_1765B.pl/1.3/Fri Aug  2 14:45:38 2002//
// CVS Reference       : /AIC_1796B.pl/1.1.1.1/Fri Jun 28 09:36:48 2002//
// CVS Reference       : /lib_pmc_SAM.h/1.6/Tue Apr 27 13:53:52 2004//
// CVS Reference       : /PIO_1725D.pl/1.1.1.1/Fri Jun 28 09:36:48 2002//
// CVS Reference       : /DBGU_1754A.pl/1.4/Fri Jan 31 12:18:24 2003//
// CVS Reference       : /US_1739C.pl/1.2/Mon Jul 12 17:26:24 2004//
// CVS Reference       : /SPI2.pl/1.2/Fri Oct 17 08:13:40 2003//
// CVS Reference       : /SSC_1762A.pl/1.2/Fri Nov  8 13:26:40 2002//
// CVS Reference       : /lib_tc_1753b.h/1.1/Fri Jan 31 12:20:02 2003//
// CVS Reference       : /TWI_1761B.pl/1.4/Fri Feb  7 10:30:08 2003//
// CVS Reference       : /PDC_1734B.pl/1.2/Thu Nov 21 16:38:24 2002//
// CVS Reference       : /ADC_SAM.pl/1.7/Fri Oct 17 08:12:38 2003//
// CVS Reference       : /lib_PWM_SAM.h/1.3/Thu Jan 22 10:10:50 2004//
// ----------------------------------------------------------------------------

// Hardware register definition

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR System Peripherals
// *****************************************************************************
// *** Register offset in AT91S_SYSC structure ***
#define SYSC_AIC_SMR    ( 0) // Source Mode Register
#define SYSC_AIC_SVR    (128) // Source Vector Register
#define SYSC_AIC_IVR    (256) // IRQ Vector Register
#define SYSC_AIC_FVR    (260) // FIQ Vector Register
#define SYSC_AIC_ISR    (264) // Interrupt Status Register
#define SYSC_AIC_IPR    (268) // Interrupt Pending Register
#define SYSC_AIC_IMR    (272) // Interrupt Mask Register
#define SYSC_AIC_CISR   (276) // Core Interrupt Status Register
#define SYSC_AIC_IECR   (288) // Interrupt Enable Command Register
#define SYSC_AIC_IDCR   (292) // Interrupt Disable Command Register
#define SYSC_AIC_ICCR   (296) // Interrupt Clear Command Register
#define SYSC_AIC_ISCR   (300) // Interrupt Set Command Register
#define SYSC_AIC_EOICR  (304) // End of Interrupt Command Register
#define SYSC_AIC_SPU    (308) // Spurious Vector Register
#define SYSC_AIC_DCR    (312) // Debug Control Register (Protect)
#define SYSC_AIC_FFER   (320) // Fast Forcing Enable Register
#define SYSC_AIC_FFDR   (324) // Fast Forcing Disable Register
#define SYSC_AIC_FFSR   (328) // Fast Forcing Status Register
#define SYSC_DBGU_CR    (512) // Control Register
#define SYSC_DBGU_MR    (516) // Mode Register
#define SYSC_DBGU_IER   (520) // Interrupt Enable Register
#define SYSC_DBGU_IDR   (524) // Interrupt Disable Register
#define SYSC_DBGU_IMR   (528) // Interrupt Mask Register
#define SYSC_DBGU_CSR   (532) // Channel Status Register
#define SYSC_DBGU_RHR   (536) // Receiver Holding Register
#define SYSC_DBGU_THR   (540) // Transmitter Holding Register
#define SYSC_DBGU_BRGR  (544) // Baud Rate Generator Register
#define SYSC_DBGU_C1R   (576) // Chip ID1 Register
#define SYSC_DBGU_C2R   (580) // Chip ID2 Register
#define SYSC_DBGU_FNTR  (584) // Force NTRST Register
#define SYSC_DBGU_RPR   (768) // Receive Pointer Register
#define SYSC_DBGU_RCR   (772) // Receive Counter Register
#define SYSC_DBGU_TPR   (776) // Transmit Pointer Register
#define SYSC_DBGU_TCR   (780) // Transmit Counter Register
#define SYSC_DBGU_RNPR  (784) // Receive Next Pointer Register
#define SYSC_DBGU_RNCR  (788) // Receive Next Counter Register
#define SYSC_DBGU_TNPR  (792) // Transmit Next Pointer Register
#define SYSC_DBGU_TNCR  (796) // Transmit Next Counter Register
#define SYSC_DBGU_PTCR  (800) // PDC Transfer Control Register
#define SYSC_DBGU_PTSR  (804) // PDC Transfer Status Register
#define SYSC_PIOA_PER   (1024) // PIO Enable Register
#define SYSC_PIOA_PDR   (1028) // PIO Disable Register
#define SYSC_PIOA_PSR   (1032) // PIO Status Register
#define SYSC_PIOA_OER   (1040) // Output Enable Register
#define SYSC_PIOA_ODR   (1044) // Output Disable Registerr
#define SYSC_PIOA_OSR   (1048) // Output Status Register
#define SYSC_PIOA_IFER  (1056) // Input Filter Enable Register
#define SYSC_PIOA_IFDR  (1060) // Input Filter Disable Register
#define SYSC_PIOA_IFSR  (1064) // Input Filter Status Register
#define SYSC_PIOA_SODR  (1072) // Set Output Data Register
#define SYSC_PIOA_CODR  (1076) // Clear Output Data Register
#define SYSC_PIOA_ODSR  (1080) // Output Data Status Register
#define SYSC_PIOA_PDSR  (1084) // Pin Data Status Register
#define SYSC_PIOA_IER   (1088) // Interrupt Enable Register
#define SYSC_PIOA_IDR   (1092) // Interrupt Disable Register
#define SYSC_PIOA_IMR   (1096) // Interrupt Mask Register
#define SYSC_PIOA_ISR   (1100) // Interrupt Status Register
#define SYSC_PIOA_MDER  (1104) // Multi-driver Enable Register
#define SYSC_PIOA_MDDR  (1108) // Multi-driver Disable Register
#define SYSC_PIOA_MDSR  (1112) // Multi-driver Status Register
#define SYSC_PIOA_PPUDR (1120) // Pull-up Disable Register
#define SYSC_PIOA_PPUER (1124) // Pull-up Enable Register
#define SYSC_PIOA_PPUSR (1128) // Pad Pull-up Status Register
#define SYSC_PIOA_ASR   (1136) // Select A Register
#define SYSC_PIOA_BSR   (1140) // Select B Register
#define SYSC_PIOA_ABSR  (1144) // AB Select Status Register
#define SYSC_PIOA_OWER  (1184) // Output Write Enable Register
#define SYSC_PIOA_OWDR  (1188) // Output Write Disable Register
#define SYSC_PIOA_OWSR  (1192) // Output Write Status Register
#define SYSC_PMC_SCER   (3072) // System Clock Enable Register
#define SYSC_PMC_SCDR   (3076) // System Clock Disable Register
#define SYSC_PMC_SCSR   (3080) // System Clock Status Register
#define SYSC_PMC_PCER   (3088) // Peripheral Clock Enable Register
#define SYSC_PMC_PCDR   (3092) // Peripheral Clock Disable Register
#define SYSC_PMC_PCSR   (3096) // Peripheral Clock Status Register
#define SYSC_PMC_MOR    (3104) // Main Oscillator Register
#define SYSC_PMC_MCFR   (3108) // Main Clock  Frequency Register
#define SYSC_PMC_PLLR   (3116) // PLL Register
#define SYSC_PMC_MCKR   (3120) // Master Clock Register
#define SYSC_PMC_PCKR   (3136) // Programmable Clock Register
#define SYSC_PMC_IER    (3168) // Interrupt Enable Register
#define SYSC_PMC_IDR    (3172) // Interrupt Disable Register
#define SYSC_PMC_SR     (3176) // Status Register
#define SYSC_PMC_IMR    (3180) // Interrupt Mask Register
#define SYSC_RSTC_RCR   (3328) // Reset Control Register
#define SYSC_RSTC_RSR   (3332) // Reset Status Register
#define SYSC_RSTC_RMR   (3336) // Reset Mode Register
#define SYSC_RTTC_RTMR  (3360) // Real-time Mode Register
#define SYSC_RTTC_RTAR  (3364) // Real-time Alarm Register
#define SYSC_RTTC_RTVR  (3368) // Real-time Value Register
#define SYSC_RTTC_RTSR  (3372) // Real-time Status Register
#define SYSC_PITC_PIMR  (3376) // Period Interval Mode Register
#define SYSC_PITC_PISR  (3380) // Period Interval Status Register
#define SYSC_PITC_PIVR  (3384) // Period Interval Value Register
#define SYSC_PITC_PIIR  (3388) // Period Interval Image Register
#define SYSC_WDTC_WDCR  (3392) // Watchdog Control Register
#define SYSC_WDTC_WDMR  (3396) // Watchdog Mode Register
#define SYSC_WDTC_WDSR  (3400) // Watchdog Status Register
#define SYSC_SYSC_VRPM  (3424) // Voltage Regulator Power Mode Register
// -------- VRPM : (SYSC Offset: 0xd60) Voltage Regulator Power Mode Register -------- 
#define AT91C_SYSC_PSTDBY         (0x1 <<  0) // (SYSC) Voltage Regulator Power Mode

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Advanced Interrupt Controller
// *****************************************************************************
// *** Register offset in AT91S_AIC structure ***
#define AIC_SMR         ( 0) // Source Mode Register
#define AIC_SVR         (128) // Source Vector Register
#define AIC_IVR         (256) // IRQ Vector Register
#define AIC_FVR         (260) // FIQ Vector Register
#define AIC_ISR         (264) // Interrupt Status Register
#define AIC_IPR         (268) // Interrupt Pending Register
#define AIC_IMR         (272) // Interrupt Mask Register
#define AIC_CISR        (276) // Core Interrupt Status Register
#define AIC_IECR        (288) // Interrupt Enable Command Register
#define AIC_IDCR        (292) // Interrupt Disable Command Register
#define AIC_ICCR        (296) // Interrupt Clear Command Register
#define AIC_ISCR        (300) // Interrupt Set Command Register
#define AIC_EOICR       (304) // End of Interrupt Command Register
#define AIC_SPU         (308) // Spurious Vector Register
#define AIC_DCR         (312) // Debug Control Register (Protect)
#define AIC_FFER        (320) // Fast Forcing Enable Register
#define AIC_FFDR        (324) // Fast Forcing Disable Register
#define AIC_FFSR        (328) // Fast Forcing Status Register
// -------- AIC_SMR : (AIC Offset: 0x0) Control Register -------- 
#define AT91C_AIC_PRIOR           (0x7 <<  0) // (AIC) Priority Level
#define 	AT91C_AIC_PRIOR_LOWEST               (0x0) // (AIC) Lowest priority level
#define 	AT91C_AIC_PRIOR_HIGHEST              (0x7) // (AIC) Highest priority level
#define AT91C_AIC_SRCTYPE         (0x3 <<  5) // (AIC) Interrupt Source Type
#define 	AT91C_AIC_SRCTYPE_INT_LEVEL_SENSITIVE  (0x0 <<  5) // (AIC) Internal Sources Code Label Level Sensitive
#define 	AT91C_AIC_SRCTYPE_INT_EDGE_TRIGGERED   (0x1 <<  5) // (AIC) Internal Sources Code Label Edge triggered
#define 	AT91C_AIC_SRCTYPE_EXT_HIGH_LEVEL       (0x2 <<  5) // (AIC) External Sources Code Label High-level Sensitive
#define 	AT91C_AIC_SRCTYPE_EXT_POSITIVE_EDGE    (0x3 <<  5) // (AIC) External Sources Code Label Positive Edge triggered
// -------- AIC_CISR : (AIC Offset: 0x114) AIC Core Interrupt Status Register -------- 
#define AT91C_AIC_NFIQ            (0x1 <<  0) // (AIC) NFIQ Status
#define AT91C_AIC_NIRQ            (0x1 <<  1) // (AIC) NIRQ Status
// -------- AIC_DCR : (AIC Offset: 0x138) AIC Debug Control Register (Protect) -------- 
#define AT91C_AIC_DCR_PROT        (0x1 <<  0) // (AIC) Protection Mode
#define AT91C_AIC_DCR_GMSK        (0x1 <<  1) // (AIC) General Mask

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Debug Unit
// *****************************************************************************
// *** Register offset in AT91S_DBGU structure ***

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91精品国产福利| 成人av集中营| 91精品国产免费| www.在线成人| 亚洲综合一区二区| 综合色中文字幕| 亚洲欧洲99久久| 国产精品电影一区二区三区| 国产精品日日摸夜夜摸av| 日本一二三四高清不卡| 国产精品美女视频| 亚洲日本在线观看| 一区二区三区在线观看网站| 亚洲综合久久av| 亚欧色一区w666天堂| 婷婷六月综合网| 秋霞午夜鲁丝一区二区老狼| 麻豆专区一区二区三区四区五区| 首页国产丝袜综合| 老司机午夜精品| 国产精品一区二区在线看| 国产xxx精品视频大全| 成人av中文字幕| 日本国产一区二区| 欧美日韩一二三| 日韩西西人体444www| 久久久国产精品午夜一区ai换脸| 欧美激情一区二区三区全黄| 亚洲乱码中文字幕| 日日摸夜夜添夜夜添精品视频| 蜜桃av一区二区在线观看 | 日日嗨av一区二区三区四区| 日本人妖一区二区| 国产精品一区二区免费不卡 | 在线观看一区二区精品视频| 欧美乱妇15p| 久久久九九九九| 中文字幕一区不卡| 亚洲成人福利片| 经典三级一区二区| 91在线视频在线| 91精品国产色综合久久ai换脸| 久久亚洲影视婷婷| 亚洲乱码日产精品bd| 日本中文字幕一区二区视频| 国产成人av影院| 欧美日韩亚洲综合在线| 久久久久久久久久看片| 一区二区三区成人在线视频| 麻豆精品国产传媒mv男同| 国产一区二区三区视频在线播放| 国产成人精品www牛牛影视| 97se狠狠狠综合亚洲狠狠| 色欧美片视频在线观看在线视频| 欧美日韩国产天堂| 26uuu精品一区二区在线观看| 亚洲三级在线播放| 黄色日韩三级电影| 国产精品久久二区二区| 97se狠狠狠综合亚洲狠狠| 日韩亚洲欧美成人一区| 亚洲猫色日本管| 国产综合色在线| 欧美色综合网站| 国产午夜精品福利| 三级精品在线观看| av电影天堂一区二区在线观看| 欧美精品自拍偷拍动漫精品| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 日韩欧美激情在线| 亚洲激情成人在线| 国产精品一二三| 制服丝袜激情欧洲亚洲| 亚洲精品国产精华液| 国产乱对白刺激视频不卡| 欧美福利一区二区| 一区二区三区在线免费观看| 国产91精品免费| 91精品国产全国免费观看| 伊人色综合久久天天| 成人免费毛片片v| 久久久.com| 蜜桃av噜噜一区二区三区小说| 91同城在线观看| 国产精品视频线看| 精品午夜久久福利影院| 777亚洲妇女| 亚洲成人高清在线| 欧洲在线/亚洲| 一区二区三区在线观看欧美 | 久久一区二区视频| 美女诱惑一区二区| 欧美精品一级二级| 亚洲综合男人的天堂| 色综合天天综合| 国产精品久久久久久久久免费丝袜 | 五月婷婷另类国产| 一本一道久久a久久精品综合蜜臀| 国产欧美中文在线| 国产河南妇女毛片精品久久久| 精品久久国产老人久久综合| 麻豆成人久久精品二区三区红| 91精品国产麻豆| 日本欧美大码aⅴ在线播放| 欧美电影影音先锋| 日本人妖一区二区| 日韩欧美黄色影院| 国内外成人在线| 精品成人一区二区三区| 美女被吸乳得到大胸91| 欧美不卡视频一区| 国模一区二区三区白浆| 久久精品夜色噜噜亚洲aⅴ| 国产精品一级在线| 一区精品在线播放| 99re免费视频精品全部| 亚洲精品免费在线| 欧美丝袜丝交足nylons| 天堂资源在线中文精品| 3atv一区二区三区| 久久国产精品99久久人人澡| 精品国产一区二区三区忘忧草| 国产一区在线观看麻豆| 26uuu国产一区二区三区| 国产成人高清视频| 国产色婷婷亚洲99精品小说| 成人三级在线视频| 国产精品无码永久免费888| 成人综合日日夜夜| 中文字幕av资源一区| 粉嫩aⅴ一区二区三区四区五区| 国产欧美一区视频| 国产真实乱子伦精品视频| 精品国产免费人成电影在线观看四季 | 日韩欧美视频一区| 国产成人av电影免费在线观看| 中文字幕电影一区| 91精品福利在线| 蜜桃精品视频在线观看| 中文字幕一区二区三中文字幕| 欧美性受xxxx黑人xyx性爽| 久久福利资源站| 中文字幕日韩精品一区 | 亚洲另类一区二区| 69av一区二区三区| 成人综合婷婷国产精品久久蜜臀 | 日韩中文字幕一区二区三区| 久久婷婷综合激情| 91高清在线观看| 久久99最新地址| 亚洲三级免费观看| 日韩午夜激情av| 91亚洲资源网| 九九视频精品免费| 亚洲精品日产精品乱码不卡| 日韩小视频在线观看专区| 91色九色蝌蚪| 国内成人免费视频| 亚洲国产精品久久一线不卡| 久久久影院官网| 欧美色综合网站| www.亚洲激情.com| 久久草av在线| 亚洲一区二区影院| 国产精品视频一二| 99久久精品国产精品久久| 一区二区三区视频在线观看| 欧美电影免费观看高清完整版在| av午夜精品一区二区三区| 激情综合色播激情啊| 夜夜操天天操亚洲| 久久蜜桃一区二区| 51精品久久久久久久蜜臀| 99久久久免费精品国产一区二区| 久久国产成人午夜av影院| 亚洲成人综合视频| 亚洲丝袜精品丝袜在线| 2020日本不卡一区二区视频| 欧美日韩不卡一区| 99精品久久只有精品| 国产一区视频导航| 丝袜a∨在线一区二区三区不卡| 亚洲欧美日韩一区| 国产亚洲婷婷免费| 欧美一区二区三区白人| 国产69精品久久久久777| 麻豆极品一区二区三区| 午夜久久久久久久久久一区二区| 亚洲色图色小说| 中文字幕第一页久久| 久久久国际精品| 精品盗摄一区二区三区| 日韩一区二区三区三四区视频在线观看 | 亚洲嫩草精品久久| 欧美激情一区在线| 亚洲国产精品激情在线观看| 欧美在线观看一二区| 日韩在线播放一区二区| 亚洲精品在线三区| 国产成+人+日韩+欧美+亚洲|