亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? at91sam7s64_inc.h

?? IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR IAR
?? H
?? 第 1 頁 / 共 5 頁
字號:
// ----------------------------------------------------------------------------
//          ATMEL Microcontroller Software Support  -  ROUSSET  -
// ----------------------------------------------------------------------------
//  The software is delivered "AS IS" without warranty or condition of any
//  kind, either express, implied or statutory. This includes without
//  limitation any warranty or condition with respect to merchantability or
//  fitness for any particular purpose, or against the infringements of
//  intellectual property rights of others.
// ----------------------------------------------------------------------------
// File Name           : AT91SAM7S64.h
// Object              : AT91SAM7S64 definitions
// Generated           : AT91 SW Application Group  07/16/2004 (07:43:09)
// 
// CVS Reference       : /AT91SAM7S64.pl/1.12/Mon Jul 12 13:02:30 2004//
// CVS Reference       : /SYSC_SAM7Sxx.pl/1.5/Mon Jul 12 16:22:12 2004//
// CVS Reference       : /MC_SAM02.pl/1.3/Wed Mar 10 08:37:04 2004//
// CVS Reference       : /UDP_1765B.pl/1.3/Fri Aug  2 14:45:38 2002//
// CVS Reference       : /AIC_1796B.pl/1.1.1.1/Fri Jun 28 09:36:48 2002//
// CVS Reference       : /lib_pmc_SAM.h/1.6/Tue Apr 27 13:53:52 2004//
// CVS Reference       : /PIO_1725D.pl/1.1.1.1/Fri Jun 28 09:36:48 2002//
// CVS Reference       : /DBGU_1754A.pl/1.4/Fri Jan 31 12:18:24 2003//
// CVS Reference       : /US_1739C.pl/1.2/Mon Jul 12 17:26:24 2004//
// CVS Reference       : /SPI2.pl/1.2/Fri Oct 17 08:13:40 2003//
// CVS Reference       : /SSC_1762A.pl/1.2/Fri Nov  8 13:26:40 2002//
// CVS Reference       : /lib_tc_1753b.h/1.1/Fri Jan 31 12:20:02 2003//
// CVS Reference       : /TWI_1761B.pl/1.4/Fri Feb  7 10:30:08 2003//
// CVS Reference       : /PDC_1734B.pl/1.2/Thu Nov 21 16:38:24 2002//
// CVS Reference       : /ADC_SAM.pl/1.7/Fri Oct 17 08:12:38 2003//
// CVS Reference       : /lib_PWM_SAM.h/1.3/Thu Jan 22 10:10:50 2004//
// ----------------------------------------------------------------------------

// Hardware register definition

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR System Peripherals
// *****************************************************************************
// *** Register offset in AT91S_SYSC structure ***
#define SYSC_AIC_SMR    ( 0) // Source Mode Register
#define SYSC_AIC_SVR    (128) // Source Vector Register
#define SYSC_AIC_IVR    (256) // IRQ Vector Register
#define SYSC_AIC_FVR    (260) // FIQ Vector Register
#define SYSC_AIC_ISR    (264) // Interrupt Status Register
#define SYSC_AIC_IPR    (268) // Interrupt Pending Register
#define SYSC_AIC_IMR    (272) // Interrupt Mask Register
#define SYSC_AIC_CISR   (276) // Core Interrupt Status Register
#define SYSC_AIC_IECR   (288) // Interrupt Enable Command Register
#define SYSC_AIC_IDCR   (292) // Interrupt Disable Command Register
#define SYSC_AIC_ICCR   (296) // Interrupt Clear Command Register
#define SYSC_AIC_ISCR   (300) // Interrupt Set Command Register
#define SYSC_AIC_EOICR  (304) // End of Interrupt Command Register
#define SYSC_AIC_SPU    (308) // Spurious Vector Register
#define SYSC_AIC_DCR    (312) // Debug Control Register (Protect)
#define SYSC_AIC_FFER   (320) // Fast Forcing Enable Register
#define SYSC_AIC_FFDR   (324) // Fast Forcing Disable Register
#define SYSC_AIC_FFSR   (328) // Fast Forcing Status Register
#define SYSC_DBGU_CR    (512) // Control Register
#define SYSC_DBGU_MR    (516) // Mode Register
#define SYSC_DBGU_IER   (520) // Interrupt Enable Register
#define SYSC_DBGU_IDR   (524) // Interrupt Disable Register
#define SYSC_DBGU_IMR   (528) // Interrupt Mask Register
#define SYSC_DBGU_CSR   (532) // Channel Status Register
#define SYSC_DBGU_RHR   (536) // Receiver Holding Register
#define SYSC_DBGU_THR   (540) // Transmitter Holding Register
#define SYSC_DBGU_BRGR  (544) // Baud Rate Generator Register
#define SYSC_DBGU_C1R   (576) // Chip ID1 Register
#define SYSC_DBGU_C2R   (580) // Chip ID2 Register
#define SYSC_DBGU_FNTR  (584) // Force NTRST Register
#define SYSC_DBGU_RPR   (768) // Receive Pointer Register
#define SYSC_DBGU_RCR   (772) // Receive Counter Register
#define SYSC_DBGU_TPR   (776) // Transmit Pointer Register
#define SYSC_DBGU_TCR   (780) // Transmit Counter Register
#define SYSC_DBGU_RNPR  (784) // Receive Next Pointer Register
#define SYSC_DBGU_RNCR  (788) // Receive Next Counter Register
#define SYSC_DBGU_TNPR  (792) // Transmit Next Pointer Register
#define SYSC_DBGU_TNCR  (796) // Transmit Next Counter Register
#define SYSC_DBGU_PTCR  (800) // PDC Transfer Control Register
#define SYSC_DBGU_PTSR  (804) // PDC Transfer Status Register
#define SYSC_PIOA_PER   (1024) // PIO Enable Register
#define SYSC_PIOA_PDR   (1028) // PIO Disable Register
#define SYSC_PIOA_PSR   (1032) // PIO Status Register
#define SYSC_PIOA_OER   (1040) // Output Enable Register
#define SYSC_PIOA_ODR   (1044) // Output Disable Registerr
#define SYSC_PIOA_OSR   (1048) // Output Status Register
#define SYSC_PIOA_IFER  (1056) // Input Filter Enable Register
#define SYSC_PIOA_IFDR  (1060) // Input Filter Disable Register
#define SYSC_PIOA_IFSR  (1064) // Input Filter Status Register
#define SYSC_PIOA_SODR  (1072) // Set Output Data Register
#define SYSC_PIOA_CODR  (1076) // Clear Output Data Register
#define SYSC_PIOA_ODSR  (1080) // Output Data Status Register
#define SYSC_PIOA_PDSR  (1084) // Pin Data Status Register
#define SYSC_PIOA_IER   (1088) // Interrupt Enable Register
#define SYSC_PIOA_IDR   (1092) // Interrupt Disable Register
#define SYSC_PIOA_IMR   (1096) // Interrupt Mask Register
#define SYSC_PIOA_ISR   (1100) // Interrupt Status Register
#define SYSC_PIOA_MDER  (1104) // Multi-driver Enable Register
#define SYSC_PIOA_MDDR  (1108) // Multi-driver Disable Register
#define SYSC_PIOA_MDSR  (1112) // Multi-driver Status Register
#define SYSC_PIOA_PPUDR (1120) // Pull-up Disable Register
#define SYSC_PIOA_PPUER (1124) // Pull-up Enable Register
#define SYSC_PIOA_PPUSR (1128) // Pad Pull-up Status Register
#define SYSC_PIOA_ASR   (1136) // Select A Register
#define SYSC_PIOA_BSR   (1140) // Select B Register
#define SYSC_PIOA_ABSR  (1144) // AB Select Status Register
#define SYSC_PIOA_OWER  (1184) // Output Write Enable Register
#define SYSC_PIOA_OWDR  (1188) // Output Write Disable Register
#define SYSC_PIOA_OWSR  (1192) // Output Write Status Register
#define SYSC_PMC_SCER   (3072) // System Clock Enable Register
#define SYSC_PMC_SCDR   (3076) // System Clock Disable Register
#define SYSC_PMC_SCSR   (3080) // System Clock Status Register
#define SYSC_PMC_PCER   (3088) // Peripheral Clock Enable Register
#define SYSC_PMC_PCDR   (3092) // Peripheral Clock Disable Register
#define SYSC_PMC_PCSR   (3096) // Peripheral Clock Status Register
#define SYSC_PMC_MOR    (3104) // Main Oscillator Register
#define SYSC_PMC_MCFR   (3108) // Main Clock  Frequency Register
#define SYSC_PMC_PLLR   (3116) // PLL Register
#define SYSC_PMC_MCKR   (3120) // Master Clock Register
#define SYSC_PMC_PCKR   (3136) // Programmable Clock Register
#define SYSC_PMC_IER    (3168) // Interrupt Enable Register
#define SYSC_PMC_IDR    (3172) // Interrupt Disable Register
#define SYSC_PMC_SR     (3176) // Status Register
#define SYSC_PMC_IMR    (3180) // Interrupt Mask Register
#define SYSC_RSTC_RCR   (3328) // Reset Control Register
#define SYSC_RSTC_RSR   (3332) // Reset Status Register
#define SYSC_RSTC_RMR   (3336) // Reset Mode Register
#define SYSC_RTTC_RTMR  (3360) // Real-time Mode Register
#define SYSC_RTTC_RTAR  (3364) // Real-time Alarm Register
#define SYSC_RTTC_RTVR  (3368) // Real-time Value Register
#define SYSC_RTTC_RTSR  (3372) // Real-time Status Register
#define SYSC_PITC_PIMR  (3376) // Period Interval Mode Register
#define SYSC_PITC_PISR  (3380) // Period Interval Status Register
#define SYSC_PITC_PIVR  (3384) // Period Interval Value Register
#define SYSC_PITC_PIIR  (3388) // Period Interval Image Register
#define SYSC_WDTC_WDCR  (3392) // Watchdog Control Register
#define SYSC_WDTC_WDMR  (3396) // Watchdog Mode Register
#define SYSC_WDTC_WDSR  (3400) // Watchdog Status Register
#define SYSC_SYSC_VRPM  (3424) // Voltage Regulator Power Mode Register
// -------- VRPM : (SYSC Offset: 0xd60) Voltage Regulator Power Mode Register -------- 
#define AT91C_SYSC_PSTDBY         (0x1 <<  0) // (SYSC) Voltage Regulator Power Mode

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Advanced Interrupt Controller
// *****************************************************************************
// *** Register offset in AT91S_AIC structure ***
#define AIC_SMR         ( 0) // Source Mode Register
#define AIC_SVR         (128) // Source Vector Register
#define AIC_IVR         (256) // IRQ Vector Register
#define AIC_FVR         (260) // FIQ Vector Register
#define AIC_ISR         (264) // Interrupt Status Register
#define AIC_IPR         (268) // Interrupt Pending Register
#define AIC_IMR         (272) // Interrupt Mask Register
#define AIC_CISR        (276) // Core Interrupt Status Register
#define AIC_IECR        (288) // Interrupt Enable Command Register
#define AIC_IDCR        (292) // Interrupt Disable Command Register
#define AIC_ICCR        (296) // Interrupt Clear Command Register
#define AIC_ISCR        (300) // Interrupt Set Command Register
#define AIC_EOICR       (304) // End of Interrupt Command Register
#define AIC_SPU         (308) // Spurious Vector Register
#define AIC_DCR         (312) // Debug Control Register (Protect)
#define AIC_FFER        (320) // Fast Forcing Enable Register
#define AIC_FFDR        (324) // Fast Forcing Disable Register
#define AIC_FFSR        (328) // Fast Forcing Status Register
// -------- AIC_SMR : (AIC Offset: 0x0) Control Register -------- 
#define AT91C_AIC_PRIOR           (0x7 <<  0) // (AIC) Priority Level
#define 	AT91C_AIC_PRIOR_LOWEST               (0x0) // (AIC) Lowest priority level
#define 	AT91C_AIC_PRIOR_HIGHEST              (0x7) // (AIC) Highest priority level
#define AT91C_AIC_SRCTYPE         (0x3 <<  5) // (AIC) Interrupt Source Type
#define 	AT91C_AIC_SRCTYPE_INT_LEVEL_SENSITIVE  (0x0 <<  5) // (AIC) Internal Sources Code Label Level Sensitive
#define 	AT91C_AIC_SRCTYPE_INT_EDGE_TRIGGERED   (0x1 <<  5) // (AIC) Internal Sources Code Label Edge triggered
#define 	AT91C_AIC_SRCTYPE_EXT_HIGH_LEVEL       (0x2 <<  5) // (AIC) External Sources Code Label High-level Sensitive
#define 	AT91C_AIC_SRCTYPE_EXT_POSITIVE_EDGE    (0x3 <<  5) // (AIC) External Sources Code Label Positive Edge triggered
// -------- AIC_CISR : (AIC Offset: 0x114) AIC Core Interrupt Status Register -------- 
#define AT91C_AIC_NFIQ            (0x1 <<  0) // (AIC) NFIQ Status
#define AT91C_AIC_NIRQ            (0x1 <<  1) // (AIC) NIRQ Status
// -------- AIC_DCR : (AIC Offset: 0x138) AIC Debug Control Register (Protect) -------- 
#define AT91C_AIC_DCR_PROT        (0x1 <<  0) // (AIC) Protection Mode
#define AT91C_AIC_DCR_GMSK        (0x1 <<  1) // (AIC) General Mask

// *****************************************************************************
//              SOFTWARE API DEFINITION  FOR Debug Unit
// *****************************************************************************
// *** Register offset in AT91S_DBGU structure ***

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
香蕉久久夜色精品国产使用方法| 国产亲近乱来精品视频| 亚洲国产精品精华液2区45| 亚洲国产中文字幕在线视频综合 | 日韩欧美视频一区| 亚洲欧美视频在线观看视频| 国模冰冰炮一区二区| 欧美日韩一二区| 亚洲色图.com| 成人中文字幕合集| 久久综合中文字幕| 日产国产高清一区二区三区| 色综合一个色综合亚洲| 国产精品丝袜一区| 国产一区二区三区观看| 91.成人天堂一区| 亚洲综合色视频| 91视频免费看| 国产精品久久久久影视| 国产伦精一区二区三区| 欧美r级电影在线观看| 亚洲va天堂va国产va久| 91小视频免费观看| 国产精品久久三区| 国产高清不卡一区| 欧美精品一区二区三| 人人精品人人爱| 欧美三级韩国三级日本一级| 精品写真视频在线观看 | 成人午夜视频在线观看| 欧美日本一道本在线视频| 蜜桃视频一区二区三区在线观看| 91蝌蚪porny| 国产精品动漫网站| 成人免费毛片高清视频| 久久精品人人做人人爽97| 老司机午夜精品| 精品理论电影在线观看| 男人的j进女人的j一区| 91精品国产综合久久婷婷香蕉 | 欧美精品一区二区三| 蜜臀av国产精品久久久久 | 91在线国产观看| 亚洲欧美在线视频观看| www.色精品| 中文字幕一区av| 一本一道波多野结衣一区二区| 成人欧美一区二区三区白人| 91在线码无精品| 亚洲最大成人网4388xx| 欧美日韩亚洲不卡| 日本成人在线一区| 在线观看免费视频综合| 成人综合激情网| 91麻豆精品国产无毒不卡在线观看| 亚洲不卡一区二区三区| 欧美精品1区2区3区| 奇米色一区二区| 欧美成人一区二区三区片免费 | 一二三区精品视频| 欧美三级日本三级少妇99| 日韩高清在线观看| 欧美精品一区二区在线播放| 国产一区二区三区电影在线观看| 国产视频亚洲色图| 不卡av在线免费观看| 亚洲另类中文字| 欧美日韩一级大片网址| 久久99国内精品| 欧美激情一区二区三区全黄| 91免费国产在线| 天使萌一区二区三区免费观看| 日韩欧美精品在线视频| 丰满少妇在线播放bd日韩电影| 亚洲欧洲中文日韩久久av乱码| 欧美少妇bbb| 久久精品国产99久久6| 国产精品―色哟哟| 欧美亚洲动漫制服丝袜| 麻豆一区二区三区| 中文字幕不卡三区| 欧美中文字幕一区| 国产综合色视频| 亚洲素人一区二区| 欧美一级日韩一级| 成人一区二区在线观看| 亚洲国产精品自拍| 久久精品网站免费观看| 日本道色综合久久| 韩国v欧美v亚洲v日本v| 亚洲天天做日日做天天谢日日欢| 欧美一区二区在线观看| 成人午夜视频免费看| 亚洲第一二三四区| 国产亚洲欧美日韩在线一区| 在线观看亚洲专区| 国产美女主播视频一区| 一区二区三区免费看视频| wwwwww.欧美系列| 日本二三区不卡| 国产乱对白刺激视频不卡| 亚洲精品菠萝久久久久久久| 精品国产一二三区| 在线视频欧美精品| 国产麻豆成人精品| 五月天一区二区三区| 国产精品国产自产拍高清av王其| 欧美高清激情brazzers| av在线不卡电影| 久久99久久99小草精品免视看| 最新热久久免费视频| 欧美刺激午夜性久久久久久久| 日本高清不卡aⅴ免费网站| 国产成人av影院| 免费成人深夜小野草| 伊人夜夜躁av伊人久久| 国产拍揄自揄精品视频麻豆| 91精品国产综合久久久久久久久久| 99国产欧美另类久久久精品| 国产在线不卡一区| 日韩精品亚洲专区| 一个色综合网站| 中文字幕一区视频| 久久久久国产成人精品亚洲午夜| 欧美日本一区二区在线观看| 色综合天天综合色综合av| 国产高清精品久久久久| 美女mm1313爽爽久久久蜜臀| 亚洲国产一区二区三区| 亚洲视频在线一区二区| 国产欧美一区二区三区沐欲| 日韩视频不卡中文| 欧美美女一区二区在线观看| 色婷婷狠狠综合| 波多野结衣中文一区| 国产成人丝袜美腿| 极品少妇一区二区三区精品视频 | 亚洲欧美综合在线精品| 日本一区二区三区dvd视频在线| 日韩欧美一二三| 欧美一区二区日韩| 欧美精品tushy高清| 欧美日韩精品二区第二页| 在线一区二区视频| 色哟哟一区二区在线观看| 99国产一区二区三精品乱码| 不卡视频一二三| 风间由美性色一区二区三区| 国产高清不卡一区| 风间由美一区二区三区在线观看| 国产精品系列在线观看| 国产伦精品一区二区三区在线观看| 九一九一国产精品| 久久99精品久久久久久国产越南 | 亚洲天堂a在线| 亚洲日本va午夜在线影院| 中文字幕在线不卡视频| 中文幕一区二区三区久久蜜桃| 国产亚洲自拍一区| 久久久久久久电影| 亚洲国产精品激情在线观看| 国产精品网站一区| 中文字幕在线不卡| 亚洲伦在线观看| 亚洲一二三四在线观看| 亚洲国产aⅴ成人精品无吗| 亚洲午夜电影在线| 日韩va亚洲va欧美va久久| 日本欧美韩国一区三区| 卡一卡二国产精品| 国产精品99久久久久久有的能看 | 日本特黄久久久高潮| 日本视频一区二区三区| 久久99精品国产.久久久久久| 国产一区二区在线看| 国产成人精品一区二区三区四区 | 日本二三区不卡| 欧美日韩一级二级| 日韩午夜激情视频| 欧美白人最猛性xxxxx69交| 国产亚洲成年网址在线观看| 欧美国产精品一区| 一区二区三区高清在线| 三级影片在线观看欧美日韩一区二区| 日韩精品五月天| 国产精品综合二区| 97精品国产露脸对白| 欧美视频一区二区三区四区| 337p亚洲精品色噜噜| 久久久精品综合| 亚洲免费av在线| 日日夜夜精品视频天天综合网| 久久国产尿小便嘘嘘尿| 成人动漫视频在线| 欧美日韩成人激情| 国产片一区二区三区| 一区二区三区在线影院| 蜜桃久久久久久| 成人国产电影网| 欧美丰满高潮xxxx喷水动漫|