亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達開發板的基于dsp的串口通信(spi)源程序調試。
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人国产精品免费| 97aⅴ精品视频一二三区| 亚洲风情在线资源站| 亚洲精品视频在线观看网站| 国产精品乱码人人做人人爱| 中文字幕一区二区在线播放| 国产精品人人做人人爽人人添| 欧美韩国日本综合| 亚洲美女区一区| 亚洲激情图片小说视频| 亚洲成a人在线观看| 免费在线观看日韩欧美| 卡一卡二国产精品| 粉嫩高潮美女一区二区三区| 成人国产亚洲欧美成人综合网| 99国产精品久久久久| 在线视频亚洲一区| 欧美一级高清片| 久久精品亚洲精品国产欧美kt∨| 国产亚洲成aⅴ人片在线观看| 中文字幕一区二区三区蜜月| 亚洲一区二区三区四区在线 | 91在线免费看| 欧美最新大片在线看| 欧美一级片在线观看| 久久嫩草精品久久久精品一| 亚洲欧美日本韩国| 蜜臀久久久久久久| 成人午夜精品一区二区三区| 欧美在线免费视屏| 欧美精品一区二区精品网| 国产精品国产三级国产aⅴ原创| 亚洲一区二三区| 精久久久久久久久久久| 99国产精品99久久久久久| 欧美麻豆精品久久久久久| 国产欧美日韩另类一区| 亚洲成人自拍一区| 丁香激情综合国产| 91精品国产综合久久久久久久久久 | 99re在线精品| 欧美一区二区私人影院日本| 国产精品嫩草99a| 麻豆精品一区二区av白丝在线| 成人免费观看av| 在线成人av网站| 日韩毛片高清在线播放| 毛片av一区二区| 欧美视频在线一区二区三区| 日本一区二区三区在线观看| 免费看欧美女人艹b| 色哦色哦哦色天天综合| 欧美激情在线一区二区| 精品中文字幕一区二区| 精品视频一区三区九区| 一区二区三区日韩精品视频| 国产乱色国产精品免费视频| 欧美一区二区三区爱爱| 亚洲午夜精品17c| 91丨porny丨蝌蚪视频| 久久欧美中文字幕| 另类小说欧美激情| 欧美一区二区三区免费大片| 亚洲va欧美va天堂v国产综合| 91亚洲永久精品| 国产精品久久影院| av电影天堂一区二区在线观看| 久久久久久久电影| 国产一二精品视频| 日韩精品综合一本久道在线视频| 奇米影视一区二区三区| 在线播放91灌醉迷j高跟美女| 一区二区三区在线观看国产| 91丝袜美腿高跟国产极品老师 | 黄一区二区三区| 日韩欧美二区三区| 免费精品视频在线| 欧美一卡二卡在线观看| 麻豆精品蜜桃视频网站| 日韩精品专区在线| 国产二区国产一区在线观看| 欧美激情在线看| 91在线你懂得| 亚洲一区在线视频| 欧美高清hd18日本| 免费高清在线视频一区·| 欧美v日韩v国产v| 国产一区二区三区国产| 欧美国产精品劲爆| 91视频xxxx| 奇米影视一区二区三区| 国产亚洲人成网站| 91麻豆精东视频| 亚洲线精品一区二区三区八戒| 91精品综合久久久久久| 国产一区二区中文字幕| 日韩理论片一区二区| 日本高清不卡视频| 麻豆精品一二三| 国产精品乱码一区二区三区软件 | 国产亚洲一区二区在线观看| 成人免费三级在线| 亚洲欧美aⅴ...| 欧美一区二视频| 福利电影一区二区| 天天综合日日夜夜精品| 久久久久久久久蜜桃| 色综合天天视频在线观看| 亚洲va欧美va人人爽| 国产日产精品一区| 欧美三级电影在线看| 国产美女av一区二区三区| 亚洲人123区| 日韩一二在线观看| 色综合天天综合网天天狠天天| 日韩精品国产欧美| 亚洲欧洲另类国产综合| 欧美一区二区在线看| 99久久精品国产麻豆演员表| 日韩精品乱码免费| 亚洲精品一二三| 久久先锋影音av鲁色资源网| 欧美制服丝袜第一页| 国产.精品.日韩.另类.中文.在线.播放 | 国产精品一区免费在线观看| 亚洲国产精品久久久久秋霞影院| 中文字幕精品—区二区四季| 日韩一区二区麻豆国产| 91搞黄在线观看| 丁香婷婷深情五月亚洲| 开心九九激情九九欧美日韩精美视频电影 | 91精品1区2区| 粉嫩嫩av羞羞动漫久久久| 美女爽到高潮91| 亚洲成人自拍网| 伊人色综合久久天天| 国产精品入口麻豆原神| 久久色视频免费观看| 欧美日韩国产大片| 欧美中文字幕久久| 色欧美日韩亚洲| 99国产精品久久久久| 丁香婷婷综合激情五月色| 国产麻豆精品视频| 麻豆免费看一区二区三区| 视频一区二区国产| 日韩av一区二| 蜜桃视频一区二区| 蜜臀99久久精品久久久久久软件| 午夜精品视频在线观看| 亚洲成国产人片在线观看| 午夜精彩视频在线观看不卡| 亚洲国产aⅴ天堂久久| 午夜精品福利视频网站| 午夜精品久久久久久久久| 午夜精品久久一牛影视| 日韩黄色片在线观看| 日韩av电影天堂| 久久精品国产第一区二区三区| 蜜臀av性久久久久蜜臀aⅴ四虎| 秋霞电影网一区二区| 久久精品国产网站| 国产一本一道久久香蕉| 丁香亚洲综合激情啪啪综合| 99久久免费精品| 欧美性受xxxx| 日韩一卡二卡三卡| 国产日韩欧美电影| 亚洲品质自拍视频| 日韩专区中文字幕一区二区| 免费的国产精品| 顶级嫩模精品视频在线看| 91丨porny丨最新| 欧美二区三区的天堂| 精品国产乱码久久久久久久| 中文字幕的久久| 亚洲444eee在线观看| 国产一区二区在线影院| 91丝袜美腿高跟国产极品老师| 欧美日韩高清一区二区不卡| 久久亚洲精华国产精华液| 国产精品成人午夜| 视频一区二区三区入口| 高清免费成人av| 欧美日本一区二区三区四区| 久久久国产一区二区三区四区小说| 中文字幕一区二区在线播放 | 欧美一区二区日韩一区二区| 久久久久九九视频| 亚洲综合视频在线| 九一九一国产精品| 91麻豆精东视频| 久久久国际精品| 亚洲国产一区二区三区青草影视| 久久99热这里只有精品| 99精品欧美一区二区蜜桃免费 | 亚洲精品国产成人久久av盗摄| 九九国产精品视频| 欧美写真视频网站| 久久久精品蜜桃|