亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 自己編寫的DSP 鍵盤掃描程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品久久看| 国产欧美一二三区| 91在线精品一区二区三区| 免费成人结看片| 美腿丝袜一区二区三区| 色综合一个色综合| 欧美精品成人一区二区三区四区| 麻豆精品国产91久久久久久| 国产精品美女久久久久久久久| 欧美一区二区三区四区高清| 欧美老女人在线| 欧美日韩另类一区| 欧美一区二区三区四区五区| 精品久久人人做人人爽| 亚洲h动漫在线| 日韩欧美电影一区| 狠狠色综合日日| 国产一区三区三区| 国产麻豆一精品一av一免费| 国产91综合网| 在线视频国产一区| 日韩一区二区精品葵司在线 | 色综合 综合色| 91年精品国产| 精品卡一卡二卡三卡四在线| 日韩精品一区二区三区四区视频| 日韩一区二区精品在线观看| 亚洲精品在线电影| 成人欧美一区二区三区小说| 亚洲午夜免费视频| 美女一区二区在线观看| 国产精品自拍一区| 色综合久久久久综合体桃花网| 在线播放91灌醉迷j高跟美女| 精品国产成人在线影院 | 欧洲色大大久久| 5858s免费视频成人| 国产日韩成人精品| 亚洲www啪成人一区二区麻豆| 国产专区综合网| 91精品福利在线| 91精品久久久久久久99蜜桃| 久久久久久久久久看片| 一区二区在线免费| 九九热在线视频观看这里只有精品 | 日本一区二区三区dvd视频在线| 亚洲精品视频在线| 国产一区美女在线| 欧美日韩在线播| 国产欧美日韩精品在线| 日韩精品电影在线观看| 国产成人8x视频一区二区| 欧美三级在线视频| 日本一区二区三区视频视频| 日精品一区二区| 99re成人精品视频| 久久精品网站免费观看| 人人爽香蕉精品| 欧美视频在线播放| 亚洲人成伊人成综合网小说| 久草这里只有精品视频| 欧美日韩国产123区| 中文字幕一区免费在线观看| 久久99久久精品欧美| 欧美亚洲动漫精品| 中文字幕在线不卡视频| 国产精品一区在线观看你懂的| 欧美一区二区网站| 午夜日韩在线观看| 3d动漫精品啪啪1区2区免费| 中文字幕一区二区三| 国产成人免费高清| 久久影视一区二区| 国产资源在线一区| 久久久久国产精品麻豆| 极品少妇xxxx精品少妇| 日韩精品资源二区在线| 国内成+人亚洲+欧美+综合在线 | 国产乱淫av一区二区三区| 精品久久久久av影院| 精彩视频一区二区| 欧美大片一区二区三区| 久久国产福利国产秒拍| 日韩一区二区在线观看视频| 亚洲综合丁香婷婷六月香| 欧美视频在线观看一区二区| 亚洲成av人片一区二区| 91精品国产综合久久久蜜臀图片 | proumb性欧美在线观看| 国产精品美女久久久久久2018| 成人手机电影网| 国产精品乱码久久久久久| 色婷婷一区二区| 香蕉影视欧美成人| 精品日韩成人av| 成人黄色片在线观看| 亚洲精品中文在线影院| 欧美日韩在线免费视频| 免费在线一区观看| 国产欧美日韩不卡| 欧美亚洲综合一区| 久草精品在线观看| 国产精品久久久久aaaa| 日本丶国产丶欧美色综合| 亚洲18色成人| 久久久久久电影| 99re热视频精品| 日韩av成人高清| 欧美激情在线一区二区三区| 色8久久精品久久久久久蜜| 视频在线在亚洲| 久久久精品影视| 91黄色免费看| av不卡在线播放| 首页国产欧美久久| 亚洲色图另类专区| 91精品国产丝袜白色高跟鞋| 国产高清成人在线| 午夜精品爽啪视频| 亚洲视频一区二区免费在线观看| 欧美一二区视频| 91丝袜高跟美女视频| 狠狠色丁香久久婷婷综合_中| 一区二区在线观看视频| www日韩大片| 欧美高清视频一二三区| www..com久久爱| 国产精品一二三区在线| 日本欧美一区二区三区乱码 | 欧美视频一区二区| 成人av资源在线观看| 美女网站一区二区| 亚洲一区影音先锋| 亚洲女爱视频在线| 欧美国产精品一区| 日韩一区二区电影在线| 欧美综合亚洲图片综合区| av午夜一区麻豆| 国产成人精品网址| 国产在线国偷精品产拍免费yy| 日韩成人伦理电影在线观看| 亚洲男人的天堂网| 国产精品国产馆在线真实露脸| 亚洲精品一线二线三线| 3d成人h动漫网站入口| 在线观看视频一区二区| 不卡视频在线看| 成人高清视频在线| 丁香亚洲综合激情啪啪综合| 九九九精品视频| 九九精品一区二区| 狠狠色丁香九九婷婷综合五月| 日韩成人精品在线| 美女网站色91| 久88久久88久久久| 精油按摩中文字幕久久| 91免费在线播放| 99久久免费精品高清特色大片| 成人综合在线网站| 成人福利视频网站| 99久久精品国产网站| 成人在线视频首页| av不卡免费电影| 在线免费不卡电影| 欧美日韩一区国产| 日韩一二在线观看| 久久综合精品国产一区二区三区| 国产亚洲自拍一区| 国产精品美女久久福利网站| ...av二区三区久久精品| 18成人在线观看| 午夜天堂影视香蕉久久| 久久精品国产999大香线蕉| 国产精品资源在线看| 一本一道综合狠狠老| 欧美日韩精品二区第二页| 欧美一区二区精品久久911| 久久奇米777| 亚洲美女屁股眼交| 日韩—二三区免费观看av| 老色鬼精品视频在线观看播放| 国产大片一区二区| 欧洲精品一区二区三区在线观看| 在线不卡的av| 国产欧美日韩三级| 午夜一区二区三区在线观看| 国产综合色视频| 在线视频欧美区| 久久你懂得1024| 一区二区三区产品免费精品久久75| 亚洲成人激情av| 成人黄色网址在线观看| 91精品国产一区二区三区蜜臀 | 99精品视频免费在线观看| 欧美成人一区二区三区| 欧美国产丝袜视频| 日韩高清不卡一区二区三区| 不卡一区二区中文字幕| 精品国精品国产| 午夜免费久久看|